DE29809299U1 - Functional unit - Google Patents
Functional unitInfo
- Publication number
- DE29809299U1 DE29809299U1 DE29809299U DE29809299U DE29809299U1 DE 29809299 U1 DE29809299 U1 DE 29809299U1 DE 29809299 U DE29809299 U DE 29809299U DE 29809299 U DE29809299 U DE 29809299U DE 29809299 U1 DE29809299 U1 DE 29809299U1
- Authority
- DE
- Germany
- Prior art keywords
- slot
- functional unit
- line
- address
- ali
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
- 239000013256 coordination polymer Substances 0.000 description 12
- 230000002093 peripheral effect Effects 0.000 description 4
- 238000010586 diagram Methods 0.000 description 2
- 238000004088 simulation Methods 0.000 description 2
- 230000003213 activating effect Effects 0.000 description 1
- 230000004913 activation Effects 0.000 description 1
- 238000012806 monitoring device Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4063—Device-to-bus coupling
- G06F13/4068—Electrical coupling
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/22—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
- G06F11/26—Functional testing
- G06F11/261—Functional testing by simulating additional hardware, e.g. fault simulation
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/06—Addressing a physical block of locations, e.g. base addressing, module addressing, memory dedication
- G06F12/0646—Configuration or reconfiguration
- G06F12/0684—Configuration or reconfiguration with feedback, e.g. presence or absence of unit detected by addressing, overflow detection
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Quality & Reliability (AREA)
- Liquid Developers In Electrophotography (AREA)
Description
GR 98 G 4415 DEGR 98 G 4415 DE
Beschreibung
FunktionseinheitDescription
Functional unit
Die Erfindung betrifft eine Funktionseinheit, welche in eine Anordnung mit mehreren Steckplätzen steckbar ist, die über mehrere Adreßleitungen und über eine Steckplatz-Verbindungsleitung miteinander verbunden sind, wobei die Funktionseinheit mit Mitteln zum Anschluß an mindestens eine Adreßleitung und an die Steckplatz-Verbindungsleitung versehen ist, über die der Funktionseinheit durch eine CPU-Einheit ein Steckplatz-Identifizierungspegel zuführbar ist, aufgrund dessen die Funktionseinheit durch Umschalten eines Adreßsignalpegels der CPU-Einheit eine Steckplatzbelegung anzeigt, wobei jedem Steckplatz eine Adreßleitung zugeordnet.ist.The invention relates to a functional unit which can be plugged into an arrangement with several slots which are connected to one another via several address lines and a slot connecting line, the functional unit being provided with means for connection to at least one address line and to the slot connecting line, via which a slot identification level can be supplied to the functional unit by a CPU unit, on the basis of which the functional unit indicates a slot occupancy by switching an address signal level of the CPU unit, each slot being assigned an address line.
Eine derartige Funktionseinheit ist aus der EP 0 674 786 Bl bekannt. Diese Funktionseinheit ist mit Mitteln zum Anschluß an einen Auswahlanschluß eines Steckplatzes versehen, welcher über eine zusätzliche Leitung (Stichleitung) mit einer Adreßleitung verbunden ist. Ferner ist die Funktionseinheit mit Pegelumschaltmitteln versehen, welche über den Auswahlanschluß, die zusätzliche Leitung und die Adreßleitung der CPU-Einheit die Belegung des Steckplatzes anzeigen, falls die Funktionseinheit von der CPU-Einheit den Steckplatz-Identifizierungspegel empfängt.Such a functional unit is known from EP 0 674 786 B1. This functional unit is provided with means for connection to a selection connection of a slot, which is connected to an address line via an additional line (spur line). Furthermore, the functional unit is provided with level switching means which indicate the occupancy of the slot to the CPU unit via the selection connection, the additional line and the address line if the functional unit receives the slot identification level from the CPU unit.
Mit dieser bekannten Funktionseinheit ist es nicht möglich, ein Ziehen und/oder Stecken einer Funktionseinheit auf Steckplätzen zu simulieren.With this known functional unit it is not possible to simulate pulling and/or plugging a functional unit into slots.
Der vorliegenden Erfindung liegt die Aufgabe zugrunde, eine Funktionseinheit der eingangs genannten Art zu schaffen, welche geeignet ist, ein Ziehen und/oder Stecken einer Funktionseinheit zu simulieren.The present invention is based on the object of creating a functional unit of the type mentioned at the outset, which is suitable for simulating the pulling and/or plugging of a functional unit.
GR 98 G 4415 DEGR 98 G 4415 DE
Diese Aufgabe wird dadurch gelöst,This task is solved by
- daß die Funktionseinheit mit einem mehrere Datenleitungen aufweisenden Controller versehen ist, wobei jeweils eine Datenleitung jeweils mit einer Adreßleitung verbunden ist, - daß der Controller derart einstellbar ist, daß mindestens eine Datenleitung aktivierbar ist zum Umschalten des Pegels der dieser Datenleitung zugeordneten Adreßleitung.- that the functional unit is provided with a controller having several data lines, each data line being connected to an address line, - that the controller can be set in such a way that at least one data line can be activated to switch the level of the address line assigned to this data line.
Vorteilhaft ist, daß zum Testen der Anzeige "Steckplatz belegt" eines mehrere Steckplätze aufweisenden Baugruppenträgers,
z. B. ein Baugruppenträger einer speicherprogrammierbaren Steuerung, nicht alle Steckplätze mit Ein-/Ausgabebaugruppen
bestückt sein müssen.
Unabhängig davon, in welchem Steckplatz die Funktionseinheit gesteckt ist, kann eine Anzeige "Steckplätze belegt" bzw. ein
"Ziehen einer Funktionseinheit aus einem Steckplatz" und/oder ein "Stecken einer Funktionseinheit in einen Steckplatz" simuliert
werden. Für den Fall, daß z. B. der zweite Steckplatz in einem achtzehn Steckplätze aufweisenden Baugruppenträger
einer speicherprogrammierbaren Steuerung im Hinblick auf ein "Ziehen und/oder Stecken" getestet werden soll, wird der
Controller derart eingestellt, daß die mit der zweiten Adreßleitung verbundene Datenleitung aktiviert wird, falls die
Funktionseinheit den Steckplatz-Identifizierungspegel durch
die CPU-Einheit empfängt. Durch die Aktivierung wird der Adreßsignalpegel auf dieser zweiten Adreßleitung umgeschaltet,
wodurch der CPU-Einheit die Belegung des zweiten Steckplatzes und somit ein Stecken einer Funktionseinheit in
diesen Steckplatz angezeigt wird. Für den Fall, daß die Datenleitung wieder deaktiviert wird, was auf ein Ziehen
einer in diesem zweiten Steckplatz gesteckten Funktionseinheit hinweist, wird der Pegel auf der zweiten Adreßleitung
zurückgeschaltet, falls die CPU-Einheit der Funktionseinheit den Steckplatz-Identifizierungspegel erneut zuführt.It is advantageous that in order to test the "slot occupied" display of a rack with several slots, e.g. a rack of a programmable logic controller, not all slots have to be equipped with input/output modules.
Regardless of the slot in which the functional unit is plugged, a "slot occupied" display or a "removal of a functional unit from a slot" and/or a "plugging of a functional unit into a slot" can be simulated. If, for example, the second slot in an eighteen-slot rack of a programmable logic controller is to be tested with regard to "removal and/or plugging", the controller is set in such a way that the data line connected to the second address line is activated if the functional unit receives the slot identification level from the CPU unit. Activation switches the address signal level on this second address line, which indicates to the CPU unit that the second slot is occupied and thus that a functional unit has been plugged into this slot. In the event that the data line is deactivated again, indicating that a functional unit plugged into this second slot has been pulled, the level on the second address line is switched back if the CPU unit supplies the slot identification level to the functional unit again.
GR 98 G 4415 DEGR 98 G 4415 DE
Vorteilhafte Ausgestaltungen der Erfindung ergeben sich aus den Unteransprüchen.Advantageous embodiments of the invention emerge from the subclaims.
Anhand der Zeichnung, in der ein Ausführungsbeispiel der Erfindung veranschaulicht ist, werden im folgenden die Erfindung, deren Ausgestaltungen sowie Vorteile näher erläutert.The invention, its embodiments and advantages are explained in more detail below with reference to the drawing, in which an embodiment of the invention is illustrated.
Es zeigenShow it
Figur 1 ein Blockschaltbild eines Controllers und Figur 2 ein Prinzipschaltbild einer an sich bekannten Anordnung mit Steckplätzen.Figure 1 is a block diagram of a controller and Figure 2 is a schematic diagram of a known arrangement with slots.
Zunächst wird auf Figur 2 verwiesen, in welcher eine aus der EP 0 674 786 Bl bekannte Anordnung mit Steckplätzen SPl ...First, reference is made to Figure 2, which shows an arrangement known from EP 0 674 786 Bl with slots SPl ...
SP4 dargestellt ist. Die Steckplätze sind z. B. Bestandteile eines Baugruppenträgers einer speicherprogrammierbaren Steuerung und sind über einen Daten- und Steuerleitungen aufweisenden Systembus SYB miteinander verbunden. In diese Steckplätze sind periphere Funktionseinheiten PE2, PE4, z. B. in Form von Digitalein- und/oder Digitalausgabeeinheiten, eine zur Ausführung von Lese- und/oder Schreibzugriffen geeignete CPU-Einheit CP und eine Funktionseinheit in Form einer Simulationseinheit SE steckbar, wozu die Steckplätze SPl ... SP4 geeignete Verbindungsmittel, z. B. in Form von Feder- und/oder Messerkontakten, aufweisen. Die Einheiten PE2, PE4, CP, SE sind beliebig in die Steckplätze SPl ... SP4 steckbar. Dazu sind die Einheiten PE2, PE4, CP, SE mit entsprechenden Verbindungsmitteln zum Kontaktieren mit einer Steckplatz-Verbindungsleitung JD und zum Kontaktieren mit Auswahlanschlüssen ANl, AN2, AN3, AN4 versehen. Ferner weist die CPU-Einheit CP zusätzliche Verbindungsmittel zum Kontaktieren mit Adreßleitungen ALI, AL2, AL3, AL4 auf, welche ebenfalls die Steckplätze SPl ... SP4 miteinander verbinden und jeweils über einen Widerstand R an ein Potential gelegt sind, das einem Pegel log. "1" entspricht. In der Zeichnung sind die An-SP4 is shown. The slots are, for example, components of a module rack of a programmable logic controller and are connected to one another via a system bus SYB with data and control lines. Peripheral functional units PE2, PE4, e.g. in the form of digital input and/or digital output units, a CPU unit CP suitable for executing read and/or write accesses and a functional unit in the form of a simulation unit SE can be plugged into these slots, for which the slots SPl ... SP4 have suitable connecting means, e.g. in the form of spring and/or blade contacts. The units PE2, PE4, CP, SE can be plugged into the slots SPl ... SP4 as desired. For this purpose, the units PE2, PE4, CP, SE are provided with appropriate connecting means for contacting a slot connecting line JD and for contacting selection connections ANl, AN2, AN3, AN4. Furthermore, the CPU unit CP has additional connecting means for contacting with address lines ALI, AL2, AL3, AL4, which also connect the slots SP1 ... SP4 with each other and are each connected via a resistor R to a potential that corresponds to a level logical "1". In the drawing, the connections
GR 98 G 4415 DEGR 98 G 4415 DE
Schlüsse bzw. Verbindungen in Form schwarzer Quadrate gezeichnet. Im vorliegenden Beispiel ist die Simulationseinheit SE in den Steckplatz SPl, die periphere Einheit PE2 in den Steckplatz SP2, die CPU-Einheit CP in den Steckplatz SP3 und die periphere Einheit PE4 in den Steckplatz SP4 gesteckt.Keys or connections are drawn in the form of black squares. In this example, the simulation unit SE is plugged into slot SP1, the peripheral unit PE2 into slot SP2, the CPU unit CP into slot SP3 and the peripheral unit PE4 into slot SP4.
Jede der Adreßleitungen ALI ... AL4 ist über eine zusätzliche Leitung in Form einer Stichleitung SLl, SL2, SL3, SL4 an den entsprechenden Auswahlanschluß ANl, AN2, AN3, AN4 angeschlossen, was bedeutet, daß jedem Steckplatz SPl, SP2, ... eine Adreßleitung ALI, AL2 ... zugeordnet ist. Eine in den Steckplatz SPl gesteckte Einheit ist durch die CPU-Einheit CP über die Adreßleitung ALI, die Stichleitung SLl und den Auswahlanschluß ANl adressierbar. Entsprechend greift die CPU-Einheit lesend und/oder schreibend auf eine in den Steckplatz SP2 gesteckte Einheit über die Adreßleitung AL2, die Stichleitung SL2 und den Auswahlanschluß AN2 zu, ferner auf eine in den Steckplatz SP3 gesteckte Einheit über die Adreßleitung AL3, die Stichleitung SL3 und den Auswahlanschluß AN3 und auf eine in den Steckplatz SP4 gesteckte Einheit über die Adreßleitung AL4, die Stichleitung SL4 und den Auswahlanschluß AN4. Wie die in den Steckplätzen SPl ... SP4 gesteckten Einheiten SE, PE2 und PE4 adressiert werden und wie die peripheren Funktionseinheiten PE2, PE4 über eine entsprechende Pegelumschaltung der jeweiligen Adreßleitung AL2, AL4 der CPU-Einheit CP anzeigen, ob der jeweilige Steckplatz SP2, SP4 belegt ist, ist in der EP 0 674 786 Bl beschrieben und braucht daher nicht näher erläutert zu werden. Die Funktionseinheit SE, die ebenso wie die CPU-Einheit CP Verbindungsmittel zum Kontaktieren mit den Adreßleitungen ALI, ... AL4 und zum Kontaktieren mit der Steckplatz-Verbindungsleitung JD aufweist, ist dazu vorgesehen, ein "Ziehen einer Funktionseinheit aus einem Steckplatz" und/oder ein "Stecken einer Funktionseinheit in einen Steckplatz" (Steckplatz frei oder belegt) zu simulieren.Each of the address lines ALI ... AL4 is connected to the corresponding selection connection ANl, AN2, AN3, AN4 via an additional line in the form of a stub line SLl, SL2, SL3, SL4, which means that each slot SPl, SP2, ... is assigned an address line ALI, AL2 ... A unit plugged into the slot SPl can be addressed by the CPU unit CP via the address line ALI, the stub line SLl and the selection connection ANl. Accordingly, the CPU unit reads and/or writes to a unit plugged into slot SP2 via the address line AL2, the stub line SL2 and the selection connection AN2, to a unit plugged into slot SP3 via the address line AL3, the stub line SL3 and the selection connection AN3 and to a unit plugged into slot SP4 via the address line AL4, the stub line SL4 and the selection connection AN4. How the units SE, PE2 and PE4 plugged into slots SP1 ... SP4 are addressed and how the peripheral functional units PE2, PE4 indicate to the CPU unit CP whether the respective slot SP2, SP4 is occupied via a corresponding level switch of the respective address line AL2, AL4 is described in EP 0 674 786 B1 and therefore does not need to be explained in more detail. The functional unit SE, which, like the CPU unit CP, has connecting means for contacting the address lines ALI, ... AL4 and for contacting the slot connection line JD, is intended to simulate "pulling a functional unit out of a slot" and/or "inserting a functional unit into a slot" (slot free or occupied).
GR 98 G 4415 DEGR 98 G 4415 DE
Zur näheren Erläuterung wird im folgenden auf Figur 1 verwiesen, in welcher Bestandteile eines Controllers einer Funktionseinheit dargestellt sind. Die in den Figuren 1 und 2 vorkommenden gleichen Teile sind mit gleichen Bezugszeichen versehen.For a more detailed explanation, please refer to Figure 1, which shows components of a controller of a functional unit. The same parts that appear in Figures 1 and 2 are provided with the same reference numerals.
Die Funktionseinheit SE weist einen Controller CO mit mehreren Datenleitungen Dl, D2, D3, D4 auf, die mit den Eingängen eines steuerbaren Registers RG verbunden sind. An die Ausgänge des Registers RG sind die Adreßleitungen ALI ... AL4 angeschlossen. Die Steckplatz-Identifizierungsleitung JD ist an einen ersten Steuereingang STl des Registers RG angeschlossen, wobei ein zweiter Steuereingang ST2 über eine Datentransferleitung LD mit dem Controller CO verbunden ist. Es ist angenommen, daß die Steckplätze SP2, SP4 nicht mit Funktionseinheiten bestückt sind und zunächst ein "Stecken einer Funktionseinheit in die Steckplätze SP2, SP4" und anschließend ein "Ziehen einer Funktionseinheit aus den Steckplätzen SP2, SP4" zu simulieren sind, um die Funktionsfähigkeit der Anordnung zu testen. Dazu wird der Controller CO in einer Test-Betriebsart derart eingestellt, daß der Controller CO die Datenleitungen D2, D4 mit einem Pegel log. "1", die Datenleitungen Dl, D3 mit einem Pegel log. "0" beaufschlagt und durch Aktivieren die Datentransferleitung LD diese Pegel in das Register RG einschreibt. Für den Fall, daß die CPU-Einheit CP der Funktionseinheit SE den Steckplatz-Identifizierungssignalpegel über die Steckplatz-Verbindungsleitung JD dem ersten Steuereingang STl zuführt, schaltet das Register RG die im Register RG hinterlegten Pegel auf die Adreßleitungen ALI ... AL4. Im Beispiel werden die Adreßleitungen ALI, AL3 mit einem Pegel log. "0" und die Adreßleitungen AL2, AL4 mit einem Pegel log. "1" beaufschlagt. Diese Pegel zeigen der CPU-Einheit CP an, daß die Steckplätze SP2, SP4 belegt und "Funktionseinheiten gesteckt" sind, die Steckplätze SPl, SP3 dagegen frei und keine Funktionseinheiten gesteckt sind. Dabei ist vorausgesetzt, daß in der Test-Betriebsart die Pegel-The functional unit SE has a controller CO with several data lines Dl, D2, D3, D4 which are connected to the inputs of a controllable register RG. The address lines ALI ... AL4 are connected to the outputs of the register RG. The slot identification line JD is connected to a first control input STl of the register RG, with a second control input ST2 being connected to the controller CO via a data transfer line LD. It is assumed that the slots SP2, SP4 are not equipped with functional units and that first "inserting a functional unit into the slots SP2, SP4" and then "removing a functional unit from the slots SP2, SP4" are to be simulated in order to test the functionality of the arrangement. For this purpose, the controller CO is set in a test operating mode such that the controller CO connects the data lines D2, D4 with a level log. "1" and the data lines Dl, D3 with a level log. "0" and by activating the data transfer line LD, this level is written into the register RG. In the event that the CPU unit CP of the functional unit SE supplies the slot identification signal level to the first control input STl via the slot connection line JD, the register RG switches the levels stored in the register RG to the address lines ALI ... AL4. In the example, the address lines ALI, AL3 are supplied with a level of logical "0" and the address lines AL2, AL4 are supplied with a level of logical "1" . These levels indicate to the CPU unit CP that the slots SP2, SP4 are occupied and "functional units are plugged in", while the slots SPl, SP3 are free and no functional units are plugged in. This assumes that in the test operating mode the level
GR 98 G 4415 DEGR 98 G 4415 DE
umschaltmittel der Funktionseinheit SE und der CPU-Einheit CP, wie in der EP 0 674 786 Bl beschrieben, den Pegel über den jeweiligen Auswahlanschluß ANl, AN3, über die jeweilige Stichleitung SLl, SL3 und die jeweilige Adreßleitung ALI, AL3 nicht umschalten.switching means of the functional unit SE and the CPU unit CP, as described in EP 0 674 786 Bl, do not switch the level via the respective selection connection ANl, AN3, via the respective stub line SLl, SL3 and the respective address line ALI, AL3.
Anschließend wird in der entsprechenden Art und Weise die Funktion "Ziehen einer Funktionseinheit aus den Steckplätzen SP2, SP4" simuliert. Der Controller CO wird derart parametriert, daß in diesem Fall auch die Datenleitungen D2, D4 jeweils mit einem Pegel log. "0" beaufschlagt werden. Diese Pegel werden im Register RG hinterlegt und anschließend für den Fall, daß die CPU-Einheit CP der Funktionseinheit SE den Steckplatz-Identifizierungssignalpegel zuführt, auf die Adreßleitungen AL2, AL4 gelegt. Der CPU-Einheit wird dadurch angezeigt, daß die "Funktionseinheiten aus den Steckplätzen gezogen" und dadurch die Steckplätze SP2, SP4 nicht mehr belegt sind.The function "pulling a functional unit out of slots SP2, SP4" is then simulated in the corresponding manner. The controller CO is parameterized in such a way that in this case the data lines D2, D4 are each given a logical "0" level. These levels are stored in the register RG and then placed on the address lines AL2, AL4 in the event that the CPU unit CP supplies the slot identification signal level to the functional unit SE. This indicates to the CPU unit that the "functional units have been pulled out of the slots" and that the slots SP2, SP4 are no longer occupied.
Die Einstellung des Controllers erfolgt vorteilhaft menügesteuert . Über ein an die Anordnung angeschaltetes Bedien- und Beobachtungsgerät (nicht dargestellt), auf welchem ein Testprogramm abläuft, parametriert ein Anwender die zu testenden Steckplätze mittels einer Bildschirmmaske. Über eine weitere Bildschirmmaske werden dem Anwender die Testergebnisse angezeigt, wobei nach der Einstellung und dem Start einer Testroutine die CPU-Einheit programmgesteuert ein Steckplatz-Identifizierungssignal der Steckplatz-Verbindungsleitung JD aufschaltet.The controller is preferably set up using a menu. A user uses a control and monitoring device (not shown) connected to the arrangement, on which a test program runs, to parameterize the slots to be tested using a screen mask. The test results are displayed to the user on another screen mask, whereby after the setting and the start of a test routine, the CPU unit programmatically switches on a slot identification signal of the slot connection line JD.
Claims (3)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE29809299U DE29809299U1 (en) | 1998-05-22 | 1998-05-22 | Functional unit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE29809299U DE29809299U1 (en) | 1998-05-22 | 1998-05-22 | Functional unit |
Publications (1)
Publication Number | Publication Date |
---|---|
DE29809299U1 true DE29809299U1 (en) | 1998-07-30 |
Family
ID=8057580
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE29809299U Expired - Lifetime DE29809299U1 (en) | 1998-05-22 | 1998-05-22 | Functional unit |
Country Status (1)
Country | Link |
---|---|
DE (1) | DE29809299U1 (en) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE2932868A1 (en) | 1978-08-29 | 1980-03-13 | Schrack Elektrizitaets Ag E | Data processor with central unit connected to peripherals - uses address storage enabling convenient peripheral interchange by use of switching stages each with memory address |
US5161102A (en) | 1988-09-09 | 1992-11-03 | Compaq Computer Corporation | Computer interface for the configuration of computer system and circuit boards |
WO1994015299A1 (en) | 1992-12-21 | 1994-07-07 | Siemens Aktiengesellschaft | Arrangement with plug-in functional units |
-
1998
- 1998-05-22 DE DE29809299U patent/DE29809299U1/en not_active Expired - Lifetime
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE2932868A1 (en) | 1978-08-29 | 1980-03-13 | Schrack Elektrizitaets Ag E | Data processor with central unit connected to peripherals - uses address storage enabling convenient peripheral interchange by use of switching stages each with memory address |
US5161102A (en) | 1988-09-09 | 1992-11-03 | Compaq Computer Corporation | Computer interface for the configuration of computer system and circuit boards |
WO1994015299A1 (en) | 1992-12-21 | 1994-07-07 | Siemens Aktiengesellschaft | Arrangement with plug-in functional units |
Non-Patent Citations (1)
Title |
---|
Bus Hardware Diagnostic Interface. In: IBM Technical Disclosure Bulletin, Vol.32, No.3A, Aug. 1989, S.372-375 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE69209538T2 (en) | Automatic configuration of a unit for connectable computers | |
EP1720100B1 (en) | Method and apparatus for emulating a programmable unit | |
DE69033482T2 (en) | Control system for system bus | |
DE69900993T2 (en) | MODULE COMPATIBILITY REVIEW | |
DE102015108064B4 (en) | Test system and method for automated testing of at least two simultaneously connected to the test system control units and ECU connection and control unit switching unit for use in such a test system | |
DE4406094C2 (en) | Device for operating a control application | |
DE10244922B4 (en) | A program-controlled unit and method for debugging programs executed by a program-controlled unit | |
DE3820728A1 (en) | METHOD FOR CHECKING A FIXED VALUE STORAGE AND ARRANGEMENT FOR IMPLEMENTING THE METHOD | |
DE29604130U1 (en) | Pluggable bus device | |
DE29809299U1 (en) | Functional unit | |
WO1994015299A1 (en) | Arrangement with plug-in functional units | |
DE19581540C2 (en) | High speed test pattern transfer device for a semiconductor test device | |
EP0670062B1 (en) | Arrangement with plug-in functional units | |
DE4243348A1 (en) | Memory programmable control device | |
EP0888588A1 (en) | Bus segment or bus interface for connection of a subassembly of a programmable controller to a bus | |
DE102019111081B3 (en) | LIN data bus system for ultrasonic applications with compact bypass switches | |
WO2009103728A1 (en) | Method and device for storing information data | |
DE10223167A1 (en) | Method of testing storage units in digital circuit, requires selecting register via unit receiving activation signal | |
EP0613077B1 (en) | Method for generating a reset signal in a data processing system | |
DE3225823A1 (en) | Device for testing assemblies and/or for traffic simulation in an electronically controlled dialling system, in particular for a digital telephone dialling system | |
DE4032044A1 (en) | CONTROL CIRCUIT FOR SCREEN UNITS | |
DE29604125U1 (en) | Pluggable bus device | |
EP2229626B1 (en) | Electronic digital device | |
DE102015101327B4 (en) | Method for adjusting the division of bus lines of a communication bus in a computer system | |
DE10311428A1 (en) | Memory error checking device, especially for RAM or ROM memory chips, can be user-configured to carry out different combinations of checking and correction to suit user preferences |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
R207 | Utility model specification |
Effective date: 19980910 |
|
R163 | Identified publications notified |
Effective date: 19981106 |
|
R079 | Amendment of ipc main class |
Free format text: PREVIOUS MAIN CLASS: G06F0013000000 Ipc: G06F0013400000 Effective date: 19981214 Free format text: PREVIOUS MAIN CLASS: G06F0013400000 Ipc: G06F0013000000 Effective date: 19980701 |
|
R150 | Utility model maintained after payment of first maintenance fee after three years |
Effective date: 20010927 |
|
R151 | Utility model maintained after payment of second maintenance fee after six years |
Effective date: 20040922 |
|
R152 | Utility model maintained after payment of third maintenance fee after eight years |
Effective date: 20060804 |
|
R071 | Expiry of right |