DE2606558A1 - Circuitry forming analogue lead quantity - dependent upon digital coded number held ready in store using D-A converter - Google Patents

Circuitry forming analogue lead quantity - dependent upon digital coded number held ready in store using D-A converter

Info

Publication number
DE2606558A1
DE2606558A1 DE19762606558 DE2606558A DE2606558A1 DE 2606558 A1 DE2606558 A1 DE 2606558A1 DE 19762606558 DE19762606558 DE 19762606558 DE 2606558 A DE2606558 A DE 2606558A DE 2606558 A1 DE2606558 A1 DE 2606558A1
Authority
DE
Germany
Prior art keywords
digital
analog converter
shift register
daw
inputs
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
DE19762606558
Other languages
German (de)
Inventor
Bernd Dipl Ing Bruenschwitz
Wolfgang Dipl Phys Fickel
Dietmar Dipl Ing Sobottka
Manfred Dipl Ing Springer
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Starkstrom Anlagenbau VEB
Original Assignee
Starkstrom Anlagenbau VEB
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Starkstrom Anlagenbau VEB filed Critical Starkstrom Anlagenbau VEB
Publication of DE2606558A1 publication Critical patent/DE2606558A1/en
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

The circuitry forms an analogue lead quantity dependent upon digital-analogue converter. The latter is arranged for a limited position capacity than the store. The inputs of the d-a converter are made receptacle to only a group of character positions of the number corresponding to the first signals. The value range of the group is determined through the data content of high value character positions of the number. An output of the d-a converter can be switched to the first terminals of the evaluating resistors via a first region switching controllable through the high valued character positions of the number corresponding to the second signals.

Description

Schaltungsanordnung zur Bildung einer analogen Führungsgröße Die flrtfindung bezieht sich auf eine chaltungsanordnung zur Bildung einer analogen Führungsgröße in Abhängigkeit von einer digital verschlüsselten Zahl mit Hilfe eines Digital-Analogwandlers Beispielsweise zur Vorschubsteuerung von Werkseugmaschinen ist es bekannt, die digital verschlüsselte Differenz zwischen einem vorgegebenen Wegsollwert und dem ermittelten Wegistwert in einem als Vor-Rückwärtszähler ausgebildeten Speicher bereitzustellen, dessen hpazität dem maximal möglichen Nachlauffehler entspricht. Den Zählstufenausgangen des Vor-Rückwärtszählers ist ein Digital-Anloandler gleicher Stellenkapazität nachgeachaltet, dessen analoges Ausgangssignal über einen Verstärker als Führungsgröße an den Vorscbubantrieb geleitet wird.Circuit arrangement for the formation of an analog reference variable relates to a circuit arrangement for forming an analog reference variable depending on a digitally encrypted number with the help of a digital-to-analog converter For example, for the feed control of factory suction machines, it is known that digital encrypted difference between a specified path setpoint and the determined one Provide actual position value in a memory designed as an up / down counter, whose capacity corresponds to the maximum possible follow-up error. The counting level outputs the up / down counter is followed by a digital input converter with the same digit capacity, its analog output signal via an amplifier as a reference variable to the actuator is directed.

Diese Lösung bedingt jedoch einen recht hohen Aufwand für die Ausführung des Digital-Analogwandlers .However, this solution requires a very high level of effort for execution of the digital-to-analog converter.

Zweck der Erfindung ist es, diesen Aufwand zu verringern.The purpose of the invention is to reduce this effort.

Es ist Aufgabe der Erfindung eine Schaltungsanordnung zur Bildung einer analogen Führungsgröße in Abhängigkeit von einer in einem Speicher bereitgestellten digital verschlüsselten Zahl unter Verwendung eines Digital-Änalogwandlers zu schaffen.It is the object of the invention to provide a circuit arrangement for formation an analog reference variable as a function of one provided in a memory digitally encrypted number using a digital to analog converter.

Diese Aufgabe wird erfindungsgemäß dadurch gelöst, daß der Digital-Analogwandler für eine geringere Stellenkapazität als der Speicher ausgelegt ist, daß Eingängen des Digital-Analogwandlers nur einer Gruppe von Ziffernatellen der Zahl entsprechende erste Signale zuführbar sind, wobei der ifertumSang der Gruppe durch den Informationsgehalt hochwertiger Ziffernstellen der Zahl bestimmt ist, daß ein Ausgang des Digital-Analogwandlers über einen ew ersten Bereichsumschalter der durch den hochwertigen Ziffernatellen der Zahl entsprechende zweite Signale steuerbar ist, an erste Anschlüsse von Beunertungewiderständen schaltbar ist, und daß sweite Anschlüsse der Bewertungawiderstände mit einem invertierenden eingang eines gegengekoppelten Operationsverstärkers verbunden sind.According to the invention, this object is achieved in that the digital-to-analog converter is designed for a smaller capacity than the memory that inputs of the digital-to-analog converter only corresponds to a group of digits of the number first signals can be supplied, the ifertumSang of the group through the information content high-quality digits of the number is determined that an output of the digital-to-analog converter via an ew first range switch that is provided by the high-quality number dials the number corresponding second signals can be controlled to first connections of evaluation resistors is switchable, and that sweite connections of the evaluation resistors with an inverting input of a counter-coupled operational amplifier are connected.

Nach einer ersten Ausgestaltung der Erfindung ist vorgesehen, daß der Speicher als Schieberegister ausgeführt ist, daß dessen niedrigwertigste Stellenausgänge auf die Eingänge des Digital-Analogwandlers geführt sind, daß hochwertige Stellenausgänge des Schieberegisters mit Steuereingängen des ersten Bereichsumschalters und parallel dazu mit Steuereingängen eines Impulsgruppengenerators verbunden sind, und daß ein Ausgang des Impulsgruppengenerators auf einen Schiebetakteingang des Schieberegisters schaltbar ist.According to a first embodiment of the invention it is provided that the memory is designed as a shift register that its lowest value digit outputs to the inputs of the digital-to-analog converter that high-quality digit outputs of the shift register with control inputs of the first range switch and in parallel are connected to control inputs of a pulse group generator, and that a Output of the pulse group generator to a shift clock input of the shift register is switchable.

Eine zweite Ausgestaltung der Erfindung besteht darin, daß Ausgänge des Schieberegisters über einen zweiten Bereichsumschalter auf Eingänge desDigital-Analovandlers geführt sind, und daß die hochwertigen Stellenausgänge des Schieberegisters mit Steuereingängen des zweiten Bereichsumschalters verbunden sind.A second embodiment of the invention is that outputs of the shift register via a second range switch to inputs of the digital-to-analog converter are performed, and that the high-quality digit outputs of the shift register with Control inputs of the second range switch are connected.

Bei Anwendung der Erfindung wird die erforderliche Stellenkapazität des Digital-hnalogwandlers verringert. Dadurch wird eine beachtliche Kostensenkung ermöglicht.Using the invention, the required digit capacity of the digital-to-analog converter. This will result in a significant cost reduction enables.

Die Erfindung soll nun anhand eines Ausführungsbeispieles in erbindung mit der zugehörigen Zeichnung näher erläutert werden.The invention will now be based on an exemplary embodiment in connection are explained in more detail with the accompanying drawing.

Die umzusetzende Zahl wird über den Eingang EI einem binärtetradisch aufgebauten Schieberegister SR zugeführt. Der Einlesevorgang wird durch Schiebetaktimpulse gesteuert, die über den Eingang ES und das ODER-Gatter OG an den Schiebetakteingang des Schieberegisters SR geleitet werden.The number to be converted becomes a binary tetradic via the EI input built shift register SR supplied. The reading process is carried out by shift clock pulses controlled via the input ES and the OR gate OG to the shift clock input of the shift register SR.

Das Schiebetaktregister SR ist für die Dezimalen 10°, iOl, 102 und 103 ausgelegt. Seine Stellenausgänge für die Dezimalen 100, 101 und 102 sind mit den Eingängen des für nur drei Dezimalen ausgeführten Digital-Analogwandlers DAW verbunden.The shift clock register SR is for the decimals 10 °, iOl, 102 and 103 designed. Its digit outputs for the decimals 100, 101 and 102 are with the inputs of the digital-to-analog converter DAW, which is designed for only three decimal places tied together.

Der Ausgang deskSgital-Analogwandlers DAW ist auf den Eingang eines Bereichsumschalters BU geführt, der durch ein Signal vom Stellenausgang des Schieberegisters SR für die Deimale 103 steuerbar ist. Dieses Signal steuert gleichzeitig den Impulsgruppengenerator IG an, der daraufhin über das ODER-Gatter OG vier Schiebetaktimpulse an den Schiebetakteingang des Schieberegi3ters SR ausgibt. Die Ausgänge des Bereichsumschalters BU sind über die Bewertungswiderstände R 1 und R 2 mit den invertierenden Eingang - des Operationsverstärkers 0-S verbunden, der mit dem Gegenkopplungswiderstand R 3 beschaltet erste Uber den Eingang EB wird dem nichtinvertierenden Eingang + des Operationsverstärkers OV eine Bezugsspannung zugeführt.The output deskSgital analog converter DAW is on the input of a Range switch BU led by a signal from the digit output of the shift register SR for the Deimale 103 is controllable. This signal controls the pulse group generator at the same time IG, which then sends four shift clock pulses to the shift clock input via the OR gate OG of the slider SR outputs. The outputs of the range switch BU are above the evaluation resistors R 1 and R 2 with the inverting input - of the operational amplifier 0-S connected, the first connected to the negative feedback resistor R 3 Above the input EB becomes the non-inverting input + of the operational amplifier OV is supplied with a reference voltage.

Am Ausgang A ist eine der in das Schieberegister SR eingegebenen Zahl proportionale Spannung als analoge Führuwgröße abnehmbar.At output A is one of the numbers entered in the shift register SR Proportional voltage can be removed as an analog reference variable.

Ist die umzusetzende Zahl < 103, so wird an den Bereichsumschalter BU und den Impulsgruppengenerator IG kein Signal ausgegeben. Dadurch ist der Ausgang des Digital-Analogwandlers DAW über den Bereichsumschalter BU nur mit dem Widerstand R 1 verbunden. Durch eine entw rechende Bemessung der Widerstände R 1 und R 3 wird die vom Digital-Analogwandler DAW ausgegebene Spannung mit dem Faktor 10 untersetzt und steht am Ausgang h bereit.If the number to be converted is <103, the range switch BU and the pulse group generator IG no signal is output. This is the exit of the digital-to-analog converter DAW via the range switch BU only with the resistor R 1 connected. By dimensioning the resistances R 1 and R 3, the voltage output by the digital-to-analog converter DAW is reduced by a factor of 10 and is available at exit h.

Ist die umzusetzende Zahl > 10³ werden der Bereiohsumschalter 3U und der Impulagruppengenerator IG angesteuert. Dadurch werden dem Schiebetakteingang des Schieberegisters SR vier Schiebetaktv impulse vom Impulsgruppengenerator IG zugeführt. Somit werden vom Digital-Analogwandler DAW die Dezimalen 101, 102 und 103 ausgewertet. Gleichzeitig wird der Bereichsumachalter BU auf den Ausgang umgeschaltet, dem der Widerstand R 2 nachgeordnet ist.If the number to be converted is> 10³, the range switch will be 3U and the pulse group generator IG is controlled. This will be the shift clock input of the shift register SR four shift clock pulses from the pulse group generator IG fed. Thus, the digital-to-analog converter DAW converts the decimals 101, 102 and 103 evaluated. At the same time, the area changeover switch BU is switched to the output, which is followed by the resistor R 2.

Der Widerstand R 2 ist so dimensëioniert, daß die Auagangsspannung des DigitalrAna logwandlers DAX über den Operationsverstärker OV mit dem Faktor 1 übertragen wird.The resistor R 2 is dimensioned so that the output voltage of the digital analog converter DAX via the operational amplifier OV with the factor 1 is transmitted.

Anstelle der Verschiebung des Registerinhaltes kann auch eine Umschaltung der Eingänge des Digital-Analogwandlers DAW von den Stellenausgängen für die Dezimalen 100, 101 und 102 auf die der Dezimalen 101, 102 und 103 durch einen zweiten zwischen das Schieberegister SR und den Digital-Analogwandler DAW zu schaltenden Bereichsumachalter vorgenommen werden. Die Ansteuerung des zweiten Bereichsumschalters erfolgt ebenfalls vom Stellenausgang des Schieberegisters für die Dezimale 103. Der Impulsgruppengenerator IG kann dann entfallen.Instead of shifting the contents of the register, it is also possible to switch the inputs of the digital-to-analog converter DAW from the digit outputs for the decimals 100, 101 and 102 to those of the decimals 101, 102 and 103 with a second between the shift register SR and the digital-to-analog converter DAW to be switched range changeover be made. The second range switch is also activated from the digit output of the shift register for the decimals 103. The pulse group generator IG can then be omitted.

Claims (3)

Patentansprüche Claims &1 Schaltungsanordnung zur Bildung einer analogen Führungsgbße in Abhängigkeit von einer in einem Speicher bereitgestellten digital verschlüsselten Zahl unter Verwendung eines Digital-Ånalogwandlers, dadurch gekennzeichnet, daß der Digital-Analogwandler ( DAW ) für eine geringere Stellenkapazität als der Speicher ( SR ) ausgelegt ist, daß Eingängen des Digital-Analogwandlers ( DAW ) nur einer Gruppe von Ziffernstellen der Zahl entsprechende erste Signale zuführbar sind, wobei der Wertumfang der Gruppe durch den Informationsgehalt hochwertiger Ziffernstellen der Zahl bestimmt ist, daß ein Ausgang des Digital-Analogwandlers ( DAW ) über einen ersten Bereichsumschalter ( 3U ), der durch den hochwertigen Ziffernstellen der Zahl entsprechende zweite Signale steuerbar ist, an erste Anschlüsse von Bewertungswiderständen ( R 1, R 2 ) schaltbar ist, und daß zweite Anschlüssse der Bewertungswiderstände ( R 1, R 2 ) mit einem invertierenden Eingang eines gegengekoppelten Operationsverstärkers ( OV ) verbunden sind.& 1 circuit arrangement for creating an analog control parameter depending on a digitally encrypted one provided in a memory Number using a digital-to-analog converter, characterized in that the digital-to-analog converter (DAW) for a smaller digit capacity than the memory (SR) is designed that inputs of the digital-to-analog converter (DAW) only one First signals corresponding to the number can be supplied to a group of digits, wherein the scope of value of the group through the information content of high-quality digits the number is determined that an output of the digital-to-analog converter (DAW) via a first range switch (3U), which is activated by the high-quality digits of the Number of corresponding second signals can be controlled to first connections of evaluation resistors (R 1, R 2) is switchable, and that second terminals of the evaluation resistors (R 1, R 2) with an inverting input of a negative feedback operational amplifier (OV) are connected. 2. Schaltungsanordnung nach Anspruch 1, dadurch gekennzeichnet, daß der Speicher als Schieberegister ( SR ) ausgeführt ist, daß dessen niedrigwertigste Stellenausgänge auf die Eingänge des Digital-Analogwandlers ( DAW ) geführt sind, daß hochwertig Stellenausgänge des Schieberegisters ( SR ) mit Steuereingängen des ersten Bereichsumschalters ( BU ) und parallel dazu mit Steuereingängen eines Impulsgruppengenerators ( IG ) verbunden sind und daß ein Ausgang des Impulsgruppengenerators ( IG ) auf einen Scäiebetakteingang des Schieberegisters ( SR ) schaltbar ist.2. Circuit arrangement according to claim 1, characterized in that the memory is designed as a shift register (SR) that its lowest value Digit outputs are routed to the inputs of the digital-to-analog converter (DAW), that high quality digit outputs of the shift register (SR) with control inputs of the first range switch (BU) and parallel to it with control inputs of a pulse group generator (IG) are connected and that an output of the pulse group generator (IG) a scan clock input of the shift register (SR) can be switched. 3. Schaltungsanordnung nach Anspruch 1, dadurch gekennzeichnet, daß Ausgänge des Schieberegisters ( SR ) über einen zweiten Bereichsumschalter auf Eingänge des Digital-nalogwandlers ( DAW ) geführt sind, und daß die hochwertigen Stellenausgänge des Schieberegisters ( SR ) mit Steue3eingängen des zweiten Bereichsumschalters verbunden sind.3. Circuit arrangement according to claim 1, characterized in that Outputs of the shift register (SR) via a second range switch to inputs of the digital-to-analog converter (DAW) and that the high-quality digit outputs of the shift register (SR) with control inputs of the second range switch are connected. LeerseiteBlank page
DE19762606558 1975-07-04 1976-02-19 Circuitry forming analogue lead quantity - dependent upon digital coded number held ready in store using D-A converter Pending DE2606558A1 (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DD187085A DD122014A1 (en) 1975-07-04 1975-07-04

Publications (1)

Publication Number Publication Date
DE2606558A1 true DE2606558A1 (en) 1977-01-20

Family

ID=5500935

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19762606558 Pending DE2606558A1 (en) 1975-07-04 1976-02-19 Circuitry forming analogue lead quantity - dependent upon digital coded number held ready in store using D-A converter

Country Status (4)

Country Link
CS (1) CS185439B1 (en)
DD (1) DD122014A1 (en)
DE (1) DE2606558A1 (en)
HU (1) HU173520B (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1997013326A1 (en) * 1995-10-06 1997-04-10 Analog Devices, Inc. A serial data interface apparatus and method for detecting an input word length and selecting an operating mode accordingly

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1997013326A1 (en) * 1995-10-06 1997-04-10 Analog Devices, Inc. A serial data interface apparatus and method for detecting an input word length and selecting an operating mode accordingly
US5686913A (en) * 1995-10-06 1997-11-11 Analog Devices, Inc. Serial data interface apparatus and method for detecting an input word length and selecting an operating mode accordingly

Also Published As

Publication number Publication date
CS185439B1 (en) 1978-09-15
DD122014A1 (en) 1976-09-05
HU173520B (en) 1979-06-28

Similar Documents

Publication Publication Date Title
DE2725864C2 (en) Color correction unit for printing form production
DE2300514A1 (en) COLOR SCANNER
DE2522247C3 (en) Channel selector
DE3013333C2 (en)
DE2302222A1 (en) ARRANGEMENT FOR GENERATING SOUND VIBRATIONS
DE2754264A1 (en) FACSIMILE RECIPIENT
DE2602382C2 (en) Series-parallel analog-to-digital converter device
EP0421395B2 (en) Arrangement for the conversion of an electrical input value to a direct electrical signal proportional thereto
DE2552628A1 (en) ELECTRONIC MUSICAL INSTRUMENT
DE3407594A1 (en) THERMAL PRINTER
DE3126084C2 (en) Circuit arrangement for producing analog television signals with amplitude adjustment
DE2733257C3 (en) Electrical device for composing a digital audio signal
DE2606558A1 (en) Circuitry forming analogue lead quantity - dependent upon digital coded number held ready in store using D-A converter
DE4232642B4 (en) Solenoid drive system for an automatic musical performance device
DE2645013A1 (en) CIRCUIT ARRANGEMENT FOR ANALOGUE-DIGITAL AND DIGITAL-ANALOGUE IMPLEMENTATION
DE2946335C2 (en)
DE2746552C2 (en) Computerized communications equipment
DE2756260A1 (en) DATA PROCESSING SYSTEM
DE2114814A1 (en)
EP0103232A2 (en) Method of correcting objective-dependent linearity and registration errors
DE2100470A1 (en) Compensation circuits for cathode ray display systems
DE2357371C2 (en) Channel selector
DE2233316C3 (en) Electronic control system for fuel injection in an internal combustion engine
DE3937724A1 (en) DIGITAL DATA SYNTHESIZER
DE2738359C3 (en) Programmable drawbar mechanism for an electronic organ

Legal Events

Date Code Title Description
OHJ Non-payment of the annual fee