DE2420763C3 - Data processing system, in particular process computer system - Google Patents

Data processing system, in particular process computer system

Info

Publication number
DE2420763C3
DE2420763C3 DE19742420763 DE2420763A DE2420763C3 DE 2420763 C3 DE2420763 C3 DE 2420763C3 DE 19742420763 DE19742420763 DE 19742420763 DE 2420763 A DE2420763 A DE 2420763A DE 2420763 C3 DE2420763 C3 DE 2420763C3
Authority
DE
Germany
Prior art keywords
address
connection point
interrupt
data processing
register
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
DE19742420763
Other languages
German (de)
Other versions
DE2420763B2 (en
DE2420763A1 (en
Inventor
Winfried Dipl.-Ing. 8000 München Blumann
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Siemens AG
Original Assignee
Siemens AG
Filing date
Publication date
Application filed by Siemens AG filed Critical Siemens AG
Priority to DE19742420763 priority Critical patent/DE2420763C3/en
Priority to FR7513206A priority patent/FR2330077A1/en
Publication of DE2420763A1 publication Critical patent/DE2420763A1/en
Publication of DE2420763B2 publication Critical patent/DE2420763B2/en
Application granted granted Critical
Publication of DE2420763C3 publication Critical patent/DE2420763C3/en
Expired legal-status Critical Current

Links

Description

Die Erfindung betrifft eine Datenverarbeitungsanlage mit einer einen Hauptspeicher enthaltenden Zentraleinheit und mit an diese angeschlossenen peripheren Geräten, die durch Abgabe von Unterbrechungssignalen eine in der Zentraleinheit enthaltene Unterbrechungsanordnung ansteuern, die bei Eintreffen eines Unterbrechungssignals den Programmablauf in der Zentraleinheit unterbricht und die vorrangige Bearbeitung des Unterbrechungsereignisses veranlaßt, bei der die Unterbrechungssignale mit unterschiedlicher Priorität, die von einem Prioritätsnetzwerk ermittelt wird, welches die Priorität der von den peripheren Geräten an die Zentraleinheit gegebenen Unterbrechungssignale feststellt, bearbeitet werden, bei der das Prioritätsnetzwerk ein Ausgangssignal in Form einer codierten, das Unterbrechungssignal abgebende periphere Gerät kennzeichnende Nummer abgibt, sowie mit einem Vergleicher.The invention relates to a data processing system with a main memory containing a Central processing unit and peripheral devices connected to it, which are activated by issuing interrupt signals control an interruption arrangement contained in the central unit, which upon arrival an interrupt signal interrupts the program sequence in the central unit and the priority Processing of the interrupt event caused in which the interrupt signals with different Priority determined by a priority network, which is the priority of the detects interrupt signals given to the central unit on peripheral devices, are processed, in which the priority network emits an output signal in the form of a coded, the interrupt signal peripheral device emits identifying number, as well as with a comparator.

Datenverarbeitungsanlagen, insbesondere Prozeßrechneranlagen, müssen auf äußere Ereignisse, wieData processing systems, in particular process computer systems, must respond to external events such as

Alarme, bestimmte Meldungen und Meßergebnisse, rasch reagieren. Hierzu wird das laufende Programm unterbrochen, indem der Zentraleinheit ein Unterbrechungssignal von einem peripheren Gerät zugeführt wird. Entsprechend der Bedeutung der Unterbrechungsereignisse sind ihnen unterschiedliche Bearbeitungsprioritäten zugeordnet, damit die Rechneranlage die vordringlichsten Ereignisse möglichst rasch bearbeitet. Zur Bearbeitung jedes Unterbrechungsereignisses wird ein bestimmtes Systemprogramm auf-Alarms, certain messages and measurement results, react quickly. The current program interrupted by the central unit supplied an interrupt signal from a peripheral device will. Depending on the importance of the interruption events, they have different processing priorities assigned so that the computer system can handle the most urgent events as quickly as possible processed. A specific system program is set up to process every interruption event.

IS gerufen, das dann in der Zentraleinheit abläuft.IS called, which then runs in the central unit.

In der aus der DT-AS 2002165 bekannten Datenverarbeitungsanlage werden Anforderungen von peripheren Einrichtungen einem Eingaberegister, das ein 1 -Bit-Speicher ist, zugeführt. Eine an dieses Register angeschlossene Auswahleinrichtung wählt das Signal mit der höchsten Priorität aus und gibt ein entsprechendes Signal auf einen Codierer, der daraus eine Nummer bildet, die somit den Eingang, an dem die Anforderung mit der höchsten Priorität auftrat, kennzeichnet. In einem Vergleicher wird diese Nummer mit der Nummer des gerade laufenden Programms verglichen. Hat die Anforderung des peripheren Gerätes eine höhere Priorität als das laufende Programm, wird dieses unterbrochen und ein Programm zur Bearbeitung der Anforderung gestartet. In einer derartigen Anlage wird von jedem peripheren Gerät nur eine Anforderung abgegeben, auf jeder Eingangsleitung des das Eingangsregister, die Auswahlschaltung und den Vergleicher enthaltenden Prioritätsnetzwerkes tritt nur eine Anforderung auf, und die Priorität der Anforderung ist durch den Anschluß des peripheren Gerätes an das Prioritätsnetzwerk gegeben.In the data processing system known from DT-AS 2002165 requests from peripheral devices are fed to an input register which is a 1-bit memory. One at this register connected selection device selects the signal with the highest priority and issues a corresponding one Signal to an encoder, which forms a number from it, which is the input to which the request with the highest priority occurred. In a comparator, this number becomes compared with the number of the currently running program. Has the requirement of the peripheral If the device has a higher priority than the current program, this is interrupted and a program started to process the request. In such a facility, every peripheral Device issued only one request on each input line of the input register, the selection circuit and the priority network containing the comparator, only one request occurs and the priority of the request is due to the connection of the peripheral device to the priority network given.

In umfangreichen Anlagen geben die peripheren Geräte unterschiedliche Anforderungen ab, die ausgewertet werden müssen, und zwar nicht nur nach ihrer Herkunft, sondern auch nach ihrer Ursache. Unterschiedliche Anforderungen können dasselbe Bearbeitungsprogramm, jedoch mit verschiedener Prioritat erfordern.In extensive systems, the peripheral devices submit different requirements that are evaluated not only according to their origin, but also according to their cause. Different Requirements can be the same machining program, but with different priorities require.

Der vorliegenden Erfindung liegt die Aufgabe zugrunde, eine Datenverarbeitungsanlage zu schaffen, mit der die A nalyse nach Absender und Ursache rasch durchgeführt werden kann und die es ermöglicht, dieselben Programme zur Bearbeitung verschiedener Anforderungen mit unterschiedlicher Priorität aufzurufen. The present invention is based on the object of creating a data processing system, with which the analysis by sender and cause can be carried out quickly and which makes it possible to identify the same Calling programs for processing various requirements with different priorities.

Erfindungsgemäß wird diese Aufgabe dadurch gelöst, daß aus der codierten Nummer ein Adressengenerator Adressen von Sollanzeigen enthaltenden Zellen des Hauptspeichers bildet, daß der Vergleicher die aus dem Hauptcpeicher ausgegebenen Sollanzeigen mit den in den Unterbrechungssignalen enthaltenen Istanzeigen über das Unterbrechungsereignis vergleicht und bei Gleichheit einen weiteren Adressengenerator ansteuert, der eine Adresse bildet, die der mit der Istanzeige übereinstimmenden Sollanzeige zugeordnet ist und mit der Zellen des Hauptspeichers aufgerufen werden, in denen das Programm zur Bearbeitungdes Unterbrechungssignals eingeschrieben ist. Das Prioritiitsnetzwcrk bildet, wie die bekannte Anordnung, aus seinen Eingangssignalen eine Nummer, die den Eingang kennzeichnet, an dem das höchst-According to the invention, this object is achieved in that an address generator is made from the coded number Addresses of target displays containing cells of the main memory forms that the comparator the Target displays output from the main memory with those contained in the interrupt signals Compares actual displays of the interruption event and if they are equal, controls a further address generator which forms an address that the is assigned to the target display corresponding to the actual display and to the cells of the main memory can be called in which the program for processing the Interrupt signal is written. The priority network forms, like the known arrangement, a number from its input signals that identifies the input at which the highest

priore Signal anliegt. Darüber hinaus können aber je Ausgabeziffer des Prioritätsnetzwerkes eine Vielzahl von den einzelnen Unterbrechungsereignissen zugeordnete Programme aufgerufen werden. Die erfindungsgemäße Anlage bietet bei einer hohen Geschwindigkeit der Analyse des Unterbrechungsereignisses eine weitgehende Analyseflexib'lität.priority signal is present. In addition, however, each Output number of the priority network assigned to a large number of the individual interruption events Programs are called. The inventive system provides at a high speed the analysis of the interruption event provides extensive analysis flexibility.

An Hand der Zeichnung, in der ein Ausführungsbeispiel der Erfindung 'm Prinzip gezeigt ist, werden im folgenden die Erfindung sowie weitere Vorteile und Ergänzungen näher beschrieben und erläutert. Es zeigtWith reference to the drawing, in which an embodiment of the invention is shown 'm principle in the following the invention and further advantages and additions are described and explained in more detail. It indicates

Fig. 1 ein Übersichtsschaltbild einer Datenverarbeitungsanlage, 1 shows an overview circuit diagram of a data processing system,

Fig. 2 das Blockschaltbild des einen Teils einer Unterbrechungsanordnung einer Datenverarbeitungsanlage, 2 shows the block diagram of part of an interruption arrangement of a data processing system,

Fig. 3,4,5 und 6 Listen und Adreßbücher für den Betrieb der Unterbrechungsanordnung und3, 4, 5 and 6 lists and address books for the operation of the interruption arrangement and

Fig. 7 das Blockschaltbild des zweiten Teils der Unterbrechungsanordnung.7 shows the block diagram of the second part of the interruption arrangement.

In Fig. 1 ist mit HSP der Hauptspeicher einer Datenverarbeitungsanlage, z. B. eines Prozeßrechners, bezeichnet, der über einen Hauptspeicherkoordinator HSPK einerseits mit einem Ein-/Ausgabeprozessor EAP und andererseits mit einem Zentralprozessor ZP jeweils über eine Schnittstelle 51 verbunden ist. Beide Prozessoren verkehren untereinander und mit dem Hauptspeicher ausschließlich über den Hauptspeicherkoordinator HSPK. Der Ein-/Ausgabeprozessor hat mehrere Anschlußstellen 52, 53... Sn, über die er mit peripheren Geräten PEG verbunden ist. Der Zentral- und der Ein-/Ausgabeprozessor können auch zu einem einzigen Prozessor integriert sein, der mit dem Hauptspeicher für den Programmlauf und den Ein-/Ausgabeverkehr korrespondiert.In Fig. 1 is provided with HSP of the main memory of a data processing system, z. B. a process computer, which is connected via a main memory coordinator HSPK on the one hand to an input / output processor EAP and on the other hand to a central processor ZP in each case via an interface 51. Both processors communicate with each other and with the main memory exclusively via the main memory coordinator HSPK. The input / output processor has several connection points 52, 53 ... Sn, via which it is connected to peripheral devices PEG . The central processor and the input / output processor can also be integrated into a single processor, which corresponds to the main memory for the program run and the input / output traffic.

Jede Anschlußstelle 52, 53...5« des Ein-/Ausgabeprozessors EA P ist gekennzeichnet, ob sie im Simplex- oder im Multiplexbetrieb arbeitet. Im ersten Falle ist an eine Anschlußstelle 52, S3, nur ein Gerät, im zweiten Falle, Sn, sind mehrere Geräte angeschlossen. Jede Anschlußstelle weist u. a. einen Eingang für periphere Unterbrechungssignale auf. Die Ursache jeder Unterbrechung wird durch Anzeigenworte beschrieben. Bei Anschlußstellen, die im Multiplexbetrieb arbeiten, zählt zur Ursache auch die Nummer des unterbrechenden Gerätes.Each connection point 52, 53 ... 5 ″ of the input / output processor EA P is identified as to whether it works in simplex or multiplex mode. In the first case, only one device is connected to a connection point 52, S3, in the second case, Sn, several devices are connected. Each connection point has, inter alia, an input for peripheral interrupt signals. The cause of each interruption is described by indicator words. In the case of connection points that work in multiplex mode, the cause also includes the number of the interrupting device.

Über die Anschlußstelle Sl ruft der Ein-/Ausgabeprozessor EA P den Hauptspeicher HSP oder den Zentralprozessor ZP auf. Dabei hinterlegt er im Hauptspeicher Informationen für die Unterbrechungsanordnung; durch Aufruf des Zentralprozessors ZP wird die Unterbrechungsanordnung erregt. Die Anschlußstelle Sl des Zentralprozessors ZP dient zum Verkehr mit dem Ein-/Ausgabeprozessor EA P oder dem Hauptspeicher HSP. Der Zentralprozessor ZP weist einen Sammeleingang für periphere Programmunterbrechungen auf. Jedem peripheren Unterbrechungseingang des Ein-/Ausgabeprozessors EA P ist eine Stelle eines Unterbrechungsregisters zugeordnet. Jede Stelle ist ergänzt durch eine Kennung, ob die entsprechende Anschlußstelle im Simplex- oder Multiplexbetrieb arbeitet.The input / output processor EA P calls the main memory HSP or the central processor ZP via the connection point S1. In doing so, it stores information for the interruption order in the main memory; by calling the central processor ZP , the interruption arrangement is excited. The connection point S1 of the central processor ZP is used for communication with the input / output processor EA P or the main memory HSP. The central processor ZP has a collective input for peripheral program interruptions. One position of an interrupt register is assigned to each peripheral interrupt input of the input / output processor EA P. Each point is supplemented by an identifier indicating whether the corresponding connection point is operating in simplex or multiplex mode.

Fig. 2 zeigt den dem Ein-ZAusgabeprozcssor EAP zugeordneten Teil der Unterbrechungsanordnung. Die von den peripheren Einheiten auf die Schnittstelle gegebenen Informationen gelangen in ein Prioritätsnetzwerk PRNl, in welchem die Priorität der An schlußstelle ermittelt wird, in der ein Unterbrechungssignal auftritt. Das Ausgangssignal des Prioritätsnetzwerkes PRNl ist die Nummer der mit dem höchstprioren Unterbrechungssignal belegten Anschlußstelle. Mit dieser Nummer wird u. a. ein Multiplexernetzwerk MPXl angesteuert, das daraufhin die Unterbrechungsanzeigen in ein Anzeigenregister ANZl übernimmt. Ferner bewirkt das Ausgangssignal des Prioritätsnetzwerkes PRNl durch Ansteuern ίο eines Demultiplexernetzwerkes DMPX das Quittieren des Unterbrechungssignals. In einem Anschlußstellentypentscheider TYPl wird festgestellt, ob die Anschlußstelle, an der das Unterbrechungssignal auftrat, im Simplex- oder Multiplexbetrieb arbeitet. Im letzteren Falle steuert die Einheit TYPl eine Einheit GNR an, die aus den ihr ferner zugeführten Unterbrechungsanzeigen die Nummer des Gerätes ermittelt, welches das Unterbrechungssignal abgegeben hat.2 shows that part of the interrupt arrangement assigned to the input / output processor EAP. The information given by the peripheral units to the interface enter a priority network PRN1, in which the priority of the connection point is determined in which an interrupt signal occurs. The output signal of the priority network PRN1 is the number of the connection point occupied by the highest priority interrupt signal. With this number, a multiplexer network MPX1 is controlled, among other things, which then takes over the interrupt displays in a display register ANZ1. Furthermore, the output signal of the priority network PRN1 causes the interrupt signal to be acknowledged by controlling a demultiplexer network DMPX. In a connection point type decider TYP1 it is determined whether the connection point at which the interruption signal occurred is operating in simplex or multiplex mode. In the latter case, the unit TYP1 controls a unit GNR , which determines the number of the device which has issued the interrupt signal from the interrupt displays supplied to it.

Aus der von dem Prioritätsnetzwerk PRNl gelieferten Nummer der Anschlußstelle und der von der Einheit GNR abgegebenen Gerätenummer wird in einem Adreßgenerator ADRGl eine Adresse gebildet, die an den Hauptspeicher gegeben wird. Ferner werden im Hauptspeicher enthaltene Anzeigendepots ANZD Unterbrechungsanzeigen von der Einheit ANZl zugeführt. Diese werden in die Zellen mit der im Adreßgenerator ADRGl gebildeten Adresse bzw. in Speicherzellen mit von diesen Adressen abgeleiteten Adressen eingeschrieben. Ferner wird die Nummer der höchstprioren Anschlußstelle dem Zentralprozessor übergeben.From the number of the connection point supplied by the priority network PRN1 and the device number given by the unit GNR , an address is formed in an address generator ADRG1 , which is sent to the main memory. Furthermore, display repositories ANZD contained in the main memory are supplied by the unit ANZ1 . These are written into the cells with the address formed in the address generator ADRG1 or into memory cells with addresses derived from these addresses. In addition, the number of the connection point with the highest priority is transferred to the central processor.

Im Hauptspeicher sind daher Depots für die Anzeigen enthalten, und zwar ein Depot für simplexbetriebene Anschlußstellen und eines für multiplexbetriebene. In Fig. 3 sind diese beiden Depots veranschaulicht. Das erste Depot (Fig. 3a) ist für die im Simplexbetrieb arbeitenden Anschlußstellen vorgesehen. Sie beginnt mit der Adresse Kl. Jeder Anschlußstelle sind je Worte, entsprechend der Länge einer Anzeige, zugeordnet, der Anschlußstelle 0 daher die Speicherzellen Kl... Kl 4- χ — 1, der Anschlußstelle 1 die Speicherzellen Kl + x... Kl + 2x~l usw. Die gerätespezifische Liste nach Fig. 3b beginnt mit der Anfangsadresse Kl. Jedem Gerät sind ebenfalls χ Zellen zugeordnet, so daß die Anzeigen für das Gerät 2 in die Zellen mit den Adressen Kl + 2 x... Kl +3 ■ x—\ eingetragen werden. Die Größe je ist abhängig von der Anzahl der Worte je Anzeige und deren Datenbreite und von der Abbildungsregel zwischen peripher angelieferten und intern abgespeicherten Anzeigenworten.The main memory therefore contains depots for the displays, namely one depot for simplex-operated connection points and one for multiplex-operated connection points. These two depots are illustrated in FIG. 3. The first depot (Fig. 3a) is provided for the connection points operating in simplex mode. It begins with the address Kl. Each connection point is assigned to each word, corresponding to the length of a display, the connection point 0 therefore the memory cells Kl ... Kl 4- χ - 1, the connection point 1 the memory cells Kl + x ... Kl + 2x ~ 1 etc. The device-specific list according to Fig. 3b begins with the start address Kl. Each device is also assigned χ cells, so that the displays for device 2 in the cells with the addresses Kl + 2 x ... Kl + 3 ■ x— \ must be entered. The size depends on the number of words per display and their data width and on the mapping rule between peripherally supplied and internally stored display words.

In diesem Zusammenhang wird vorweggenommen, daß außer den Anzeigendepots noch weitere Hauptspeicherbereiche dem Unterbrechungssystem zugeordnet sind. Es sind dies zwei Adreßbücher ADRl und ADRl, eine Sollanzeigenliste SA und ein Systemprogrammadreßbuch. Die Zellen des Adreßbuches ADRl (Fig. 4a) werden, beginnend mit einer Anfangsadresse K3, mit den Nummern der im Simplexbetrieb arbeitenden Anschlußstellen adressiert, die Speicherzellen des Adreßbuches ADRl (Fig. 4b), beginnend mit einer Anfangsadresse KA, mit den Nummern der Geräte, die an im Multiplexmodus arbeitende Anschlußstellen angeschlossen sind. Die Ing5 halte der Adreßbücher ADRl und ADRl sind Adreßpaare. Jedes Paar zeigt auf eine Sollanzeigenliste SA und ein Systemprogrammadreßbuch SYS. Es ist möglich, daß von unterschiedlichen Anschlußstcl-In this connection it is anticipated that, in addition to the advertisement repositories, further main memory areas are also assigned to the interruption system. These are two address books ADRI and ADRI, a target display list SA and a system program address book. The cells of the address book ADRl (Fig. 4a) are addressed, beginning with a start address K3, with the numbers of the simplexed connection points, the memory cells of the address book ADRl (Fig. 4b), beginning with a start address KA, with the numbers of the devices connected to connection points operating in the multiplex mode. The Ing 5 hold of the address books ADRl and ADRl are address pairs. Each pair points to a target display list SA and a system program address book SYS. It is possible that different connection pieces

lon oder Geräten auf gleiche Sollanzeigenlistcn oder Systemprogrammadreßbücher verwiesen wird. Dadurch kann Speicherplatz eingespart werden. Zwei oder mehr Adreßpaare haben z. B. eine gemeinsame Sollanzeigenliste und ein gemeinsames Systemprogrammadreßbuch, wenn die Geräte vom gleichen Typ sind. Eine gemeinsame Sollanzeigenliste, aber verschiedene Systemprogrammadreßbücher haben zwei oder mehr Adreßpaare, wenn die Geräte zwar unterschiedlichen Typs sind, aber formal identische Sollanzeigen liefern. Zwei oder mehr Adreßpaare haben ein gemeinsames Systemprogrammadreßbuch und je eine individuelle Sollanzeigenliste, wenn die Geräte zwar unterschiedlichen Typs sind, aber die unterschiedlichen Sollanzeigen identische Maßnahmen erfordern. Nur dann, wenn die zugeordneten Geräte unterschiedlichen Typs und ohne formale Ähnlichkeiten sind, haben zwei Adreßpaare je eine individuelle Sollanzeigenliste und je ein individuelles Systemprogrammadreßbuch. lon or devices on the same target display lists or System program address books are referenced. This can save storage space. Two or more address pairs have e.g. B. a common target display list and a common system program address book, if the devices are of the same type. A common target display list, but different System program address books have two or more address pairs if the devices are different Type, but provide formally identical target indications. Two or more address pairs have one common system program address book and an individual target display list each, if the devices do are of different types, but the different target displays require identical measures. Only if the assigned devices are of different types and have no formal similarities two address pairs each have an individual target display list and an individual system program address book each.

Die Sollanzeigenlisten sind nach dem in Fig. 5 gezeigten Schema aufgebaut. Im ersten Wort steht die Maximalzahl ζ der je Anschlußstelle bzw. Gerät möglichen unterschiedlichen Unterbrechungsereignisse t/l, t/2... Uz. Solche Unterbrechungsereignisse sind z. B. Alarm, Abschlußunterbrechung, Abschlußunterbrechung mit Sekundäranzeigenkennung. Anschließend sind in der Sollanzeigenliste die einzelnen Ereignisse beschrieben, und zwar mit einer bestimmten Anzahl Worte, die gleich der Anzahl der Worte der Istanzeigen ist. Die Ereignisse können nach frei wählbaren Kriterien sortiert sein, z. B. können die Listenplätze mit niedrigen Adressen mit den hochprioren Ereignissen, z. B. Alarme, oder mit den häufigen Ereignissen belegt sein.The target display lists are structured according to the scheme shown in FIG. The first word contains the maximum number ζ of the different interruption events t / 1, t / 2 ... Uz possible per connection point or device. Such interruption events are e.g. B. Alarm, termination interruption, termination interruption with secondary display identification. The individual events are then described in the target display list, with a certain number of words that is equal to the number of words in the actual displays. The events can be sorted according to freely selectable criteria, e.g. B. the list places with low addresses with the high priority events, z. B. alarms, or be occupied with the frequent events.

In jedem Systemprogrammadreßbuch stehen Adressen von cingangsinvarianten, simultan benutzbaren Codestücken. Die Adressen sind in derselben Reihenfolge angeordnet wie die Unterbrechungsereignisse in der zugehörigen Sollanzeigenliste. Am Ende jedes Adreßbuchs steht eine Adresse, für die es kein korrespondierendes Unterbrechungsereignis gibt. Diese Adresse ist dazu bestimmt, nicht definierten Istanzeigen Bearbeitungscodes zuweisen zu können. Sie kann auch dazu verwendet werden, um die Anzahl der tatsächlich aufgelisteten Unterbrechungsereignisse stetig, gegebenenfalls bis auf Null, zu reduzieren. Dies ist mit Hilfe der System-Software beliebig frei wählbar, ebenso wie die Zuweisung gemeinsamer oder individueller Bearbeitungsroutinen zu unterschiedlichen, aufgelisteten Unterbrechungsereignissen. Diese Listen werden geladen von der System-Software und ausschließlich von der erfindungsgemäßen Unterbrechungsanordnung des Zentralprozessors interpretiert.In every system program address book there are addresses of input invariants that can be used simultaneously Pieces of code. The addresses are arranged in the same order as the interrupt events in the associated target display list. At the end of each address book there is an address for which there is no corresponding interrupt event. This address is intended to be undefined To be able to assign processing codes to actual displays. It can also be used to target the Number of actually listed interruption events steady, possibly down to zero, to reduce. This can be freely selected with the help of the system software, as can the assignment of common or individual processing routines for different, listed interruption events. These lists are loaded by the system software and exclusively by the software according to the invention Interpreted order of the central processor.

Eine weitere Liste ist das sekundäre Unterbrechungsregister SUR, das mit einer konstanten Adresse beginnt und dessen auf die Anfangsadresse relativierten Adressen den Nummern der Geräte entsprechen, die an die im Multiplexbetrieb arbeitenden Anschlußstellen angeschlossen sind. Das Register wird vom Ein-/Ausgabeprozessor EAP geladen und vom Zentralprozessor ZP interpretiert und gelöscht.Another list is the secondary interrupt register SUR, which begins with a constant address and whose addresses relative to the initial address correspond to the numbers of the devices that are connected to the multiplexed connection points. The register is loaded by the input / output processor EAP and interpreted and deleted by the central processor ZP.

Nachdem der Ein-/Ausgabeprozessor EA P für den höchstprioren Unterbrechungseingang seiner Anschlußstellen die charakteristischen Daten im Anzeigendepot und gegebenenfalls im sekundären Lnterbrechungsregister hinterlegt hat, ruft er den Zentralprozessor ZP auf. In Fig. 7 ist das Prinzipschaltbild der Unterbrechungsanordnung dargestellt, soweit es im Zentralprozessor enthalten ist. Der Zentralprozessor wird vom Ein-/Ausgabeprozessor aufgerufen, indem dieser in das Unterbrechungsregister UR des Zentralprozessors ZP die unterbrechende Anschlußstelle einträgt. Daraufhin spricht die Unterbrechungsanordnung des Zentralprozessors an. Der gerade stattfindende Programmablauf wird, falls der Zentralprozessor sich in einem unterbrechbaren Zustand befindet, unterbrochen. Das Unterbrechungsregister UR steuert ein Prioritätsnetzwerk PNRl an. Dessen Aufgabe ist die Ermittlung der höchstprioren Unterbrechung in Form einer Anschlußstellennummer. Mit dieser Nummer liefert ein Anschlußstellentypentscheider TYPl die Aussage, ob die Anschlußstelle im Simplex- oder Multiplexmodus arbeitet.After the input / output processor EA P has stored the characteristic data for the highest priority interrupt input of its connection points in the advertisement repository and, if necessary, in the secondary interrupt register, it calls the central processor ZP . In Fig. 7 the basic circuit diagram of the interruption arrangement is shown insofar as it is contained in the central processor. The central processor is called by the input / output processor by entering the interrupting connection point in the interrupt register UR of the central processor ZP. The central processor interrupt command then responds. The current program sequence is interrupted if the central processor is in an interruptible state. The interrupt register UR controls a priority network PNR1 . Its task is to determine the highest priority interruption in the form of a connection point number. With this number, a connection point type decider TYP1 provides the information as to whether the connection point is operating in simplex or multiplex mode.

Im folgenden wird zunächst vorausgesetzt, daß die unterbrechende Anschlußstelle im Simplexmodus betrieben wird. Aus der von dem Prioritätsnetzwerk PRNl über einen Umschalter USl gelieferten Nummer ermittelt ein Adressengenerator ADRGl die Adresse der Speicherzellen des Anzeigendepots, in denen die zugehörige Anzeige gespeichert ist. Diese Adresse wird ferner in einem Standardregister STR abgesetzt. Die Anzeigen werden in eine Einheit ANZl gelesen.In the following it is initially assumed that the interrupting connection point is operated in simplex mode. From the number supplied by the priority network PRN1 via a changeover switch US1 , an address generator ADRG1 determines the address of the memory cells in the display repository in which the associated display is stored. This address is also placed in a standard register STR . The displays are read in a unit ANZl.

In einem Adressengenerator ADRG3 wird aus der von dem Prioritätsnetzwerk PRNl über einen Umschalter USl ausgegebenen Nummer die Adresse der zugehörigen Zellen im Adreßbuch ADRlbzw. ADRl (vgl. Fig. 4) gebildet. Die in diesen Zellen stehende Adresse der Sollanzeigenliste wird in ein Register SOLR und die Adresse des Systemprogrammadreßbuchs in ein Register SYSTR eingetragen. Danach wird mittels eines Suchgene/ators SUG die Maximalzahl ζ der zu unterscheidenden Unterbrechungsereignisse aus der Kopfzelle der Sollanzeigenliste SA in einen Zähler RZ eingetragen. Mit Hilfe des Suchgenerators SUG werden ferner die Zellen der Sollanzeigenliste SA fortlaufend aufgerufen. Die Inhalte dieser Zellen werden mit der in der Einheit ANZl stehenden Istanzeige in einem Vergleicher VGL verglichen. Bei Gleichheit wird der Suchvorgang abgebrochen und mit einer aus dem Stand des Zählers RZ von einem Adressengenerator ADRGA gebildeten Adresse die der zuletzt aufgerufenen Zelle der Sollanzeigenliste entsprechende Zelle des Systemadreßbuchs, dessen Anfangsadresse sich im Register SYSTR befindet, aufgerufen. Mit der in diesen Zellen enthaltenen Information wird die System-Software angestoßen. Wird keine Identität zwischen einer Soll- und einer Istanzeige gefunden, so wird bei Listenende der Suchvorgang ebenfalls abgebrochen und die System-Software angesprochen. In beiden Fällen bearbeitet sie direkt die Ursache der aufgetretenen Unterbrechung. Sie kann die tatsächlich aufgetretenen Istanzeigen selbst noch interpretieren, da deren Adressen im Standardregister STR enthalten sind. Nicht alle mögliehen Istanzeigen brauchen also zwingend in der Sollanzeigenliste zu stehen. In jedem Falle muß die System-Software dafür sorgen, daß die aufgetretenen Istanzeigen im Anzeigendepot gelöscht werden.
Im vorstehenden wurde der Fall beschrieben, bei dem ein Unterbrechungssignal an einer im Simplexbetrieb arbeitenden Anschlußstelle auftritt. Bei Auftreten eines Unterbrechungssignals an einer im Multiplexmodus arbeitenden Anschlußstelle läuft den für
In an address generator ADRG3 the address of the associated cell in the address book is ADRlbzw from the output from the priority network PRNl via a changeover switch USL number. ADRl (see. Fig. 4) formed. The address of the target display list contained in these cells is entered in a register SOLR and the address of the system program address book in a register SYSTR . Then, by means of a search generator SUG, the maximum number ζ of the interruption events to be distinguished from the header cell of the target display list SA is entered in a counter RZ . With the help of the search generator SUG , the cells of the target display list SA are also continuously called up. The contents of these cells are compared with the actual display in the unit ANZ1 in a comparator VGL . If they are the same, the search process is aborted and the cell of the system address book, the start address of which is in the SYSTR register, is called up with an address formed from the counter RZ by an address generator ADRGA. The system software is started with the information contained in these cells. If no identity is found between a target and an actual display, the search process is also aborted at the end of the list and the system software is addressed. In both cases, it deals directly with the cause of the interruption that has occurred. It can still interpret the actual displays that have actually occurred, since their addresses are contained in the standard STR register . Not all possible actual advertisements therefore need to be in the target advertisement list. In any case, the system software must ensure that the actual advertisements that have occurred in the advertisement repository are deleted.
In the above, the case has been described in which an interrupt signal occurs at a connection point operating in simplex mode. When an interrupt signal occurs at a connection point operating in multiplex mode, the runs for

709 618/312709 618/312

den Simpiexbetrieb geschilderten Schritten ein zusätzlicher Schritt voraus. Die in dem vom Adreßgenerator ADRGl (Fig. 2) angesteuerten sekundären Unterbrechungsregister SUR enthaltenen Gerätenummern werden in einem Nummerndecoder NUDE auf die Priorität des zugeordneten Gerätes untersucht und die ermittelte Nummer des höchstprioren Gerätes den Umschaltern USl und US2 zugeführt. Bei Multiplexbetrieb werden vom Anschlußstellentypentscheider TYP2 die Umschalter so gesteuert, daß zu den Adressengeneratoren ADRG2 und ADRCi das Ausgangssignal des Nummerndecoders NUDE durchgeschaltet wird.an additional step ahead of the Simpiex operation. The device numbers contained in the secondary interrupt register SUR controlled by the address generator ADRGl (FIG. 2) are examined in a number decoder NUDE for the priority of the assigned device and the determined number of the highest priority device is supplied to the switches US1 and US2. In multiplex operation, the TYPE2 connection point type decider controls the switch so that the output signal of the number decoder NUDE is switched through to the address generators ADRG2 and ADRCi.

In der beschriebenen Unterbrechungsanordnung ist eine scharfe Trennung zwischen dem eigentlichen Verfahren der Unterbrechung und den Verfahren steuernden Daten vorgenommen. Das Verfahren kann vollständig in Hardware ablaufen. Diese erhält Eingangsdaten von der Peripherie und interpretiert daneben von der Systemsoftware bereitgestellte verfahrenssteuernde Daten. Dadurch ergeben sich die Vorteile, daß das Verfahren zur Analyse peripherer Unterbrechungsereignisse nach Absender und Ursache abläuft, für das eigentliche Verfahren kein Hauptspeicherplatz erforderlich ist und das Verfahren durch die verfahrenssteuernden Daten flexibel beeinflußt werden kann. Da das Verfahren und damit die Analyse des Unterbrechungsereignisses in Hardware ausgeführt wird, ergibt sich eine kurze Reaktionszeit. Ferner wird die Frequenz der Unterbrechungsauflösung erhöht und der verwaltungstechnische Zeitbedarf des Systemprogramms verkleinert. Diese Eigenschaften sind insbesondere für alle Anwendungen mit Echtzeitforderungen vorteilhaft.In the described interruption arrangement there is a sharp separation between the actual Procedure of the interruption and the procedure-controlling data carried out. The procedure can run entirely in hardware. This receives input data from the periphery and interprets it process-controlling data also provided by the system software. This results in the Advantages that the method for analyzing peripheral interrupt events according to sender and cause runs, no main memory space is required for the actual process and the process through the process-controlling data can be influenced flexibly. Because the procedure and therefore the analysis of the interrupt event is executed in hardware, the response time is short. Furthermore, the frequency of interrupt resolution is increased and the administrative time required of the system program. These properties are particularly useful for all applications Real-time demands advantageous.

Die Software-Prozeduren zur Bearbeitung von peripheren Unterbrechungen belegen nur so viel Hauptspeicherplatz, wie zur individuellen Bearbeitung eines vollständig identifizierten Unterbrechungsereignisses unbedingt notwendig ist. Dadurch, daß über Software-Daten der Ablauf der Hardware-Prozedur einschließlich der Ausgänge und damit der Übergänge zur Software gesteuert werden können, wird die gesamte Unterbrechungsanordnung test-, änderungs-, erweiterungs- und wartungsfreundlich. Die verfahrenssteuernden Daten können bei der Bildung der System-Software niedergelegt werden; es ist aber auch möglich, die Daten an ausgesuchten Stellen dynamisch zu modifizieren. Dies ist insbesondere dann vorteilhaft, wenn Unterbrechungsursachen eine Funktion des vorausgegangenen Gerätebefehls, z. B. Eingabe-, Ausgabe-, binäre oder alphanumerische Übertragung, sind. Darüber hinaus lassen sich die verfahrenssteuernden Daten in ökonomischer Art und Weise mit den geschilderten Verweistechniken mehrfach für verschiedene Geräte ausnutzen. Im folgenden wird an Hand eines Beispiels im Zusammenhang die Funktion der Unterbrechungsanordnung beschrieben. Es werde angenommen, daß das Gerät mit der Nummer 2, das an die im Multiplexbetrieb arbeitende Anschlußstelle 1 angeschlossen ist, eine Meldung abgibt. Es muß daher nach Fig. 4b die Sollanzeigenliste SAS und das Systemadreßbuch SYS4 aufgerufen werden. Es wird ferner vorausgesetzt, daß die dritte Sollanzeige in der Sollanzeigenliste SAS die im Unterbrechungssignal enthaltene Istanzeige ist.The software procedures for processing peripheral interruptions only occupy as much main memory space as is absolutely necessary for the individual processing of a fully identified interruption event. Since the execution of the hardware procedure including the outputs and thus the transitions to the software can be controlled via software data, the entire interruption arrangement is easy to test, change, expand and maintain. The process-controlling data can be stored when the system software is created; however, it is also possible to dynamically modify the data at selected points. This is particularly advantageous if the cause of the interruption is a function of the previous device command, e.g. B. input, output, binary or alphanumeric transmission are. In addition, the process-controlling data can be used repeatedly for different devices in an economical manner with the reference techniques described. The function of the interruption arrangement is described below using an example in connection. It is assumed that the device with the number 2, which is connected to the multiplexed connection point 1, issues a message. The target display list SAS and the system address book SYS4 must therefore be called according to FIG. 4b. It is also assumed that the third target display in the target display list SAS is the actual display contained in the interrupt signal.

Die Meldung des Gerätes Nummer 2 gelangt auf den Multiplexer MPX (Fig. 2). Ferner stellt das Prioritätsnetzwerk PRNl fest, daß die Meldung über die Anschlußstelle 1 eingetroffen isl; es gibt daher die Ziffer 1 als Ausgangssignal ab. Dur Demultiplexer DMPX quittiert den Empfang der Meldung durch Ausgabe eines Signals auf die Anschlußstelle 1. Aus der Anschlußstelle Nummer 1 erkennt der Anschlußstellentypentscheider TYPl, daß die Meldung über eine im Multiplex betriebene Anschlußstelle eingetroffen ist, und er steuert deshalb die Einheit GNR an, die aus der inzwischen in das AnzeigenregisterThe message from device number 2 reaches the multiplexer MPX (Fig. 2). Furthermore, the priority network PRN1 determines that the message has arrived via the connection point 1; it therefore emits the number 1 as an output signal. Dur demultiplexer DMPX acknowledges receipt of the message by outputting a signal to connection point 1. From connection point number 1, the connection point type decider TYPl recognizes that the message has arrived via a multiplexed connection point, and it therefore controls the unit GNR , which from which meanwhile in the advertisement register

ίο ANZl übernommenen Istanzeige erkennt, daß das Gerät Nummer 2 die Meldung abgegeben hat. Dem Adressengenerator ADRGl wird daher die Anschlußstelle 1 und die Gerätenummer 2 zugeführt. Er bildet daraus die Adressen für das Anzeigendepot nach Fig. 3 b und das sekundäre Unterbrechungsregister SUR. Dieses kann z. B. ein Speicher sein mit Zellen von je 1 Bit Kapazität, die jeweils einem Gerät zugeordnet sind. Es wird die dem Gerät Nummer 2 zugeordnete Zelle gesetzt. In die Anzeigenliste nachίο ANZl accepted actual display recognizes that device number 2 has issued the message. The connection point 1 and the device number 2 are therefore fed to the address generator ADRGL. From this it forms the addresses for the display repository according to FIG. 3b and the secondary interrupt register SUR. This can e.g. B. be a memory with cells of 1 bit capacity, which are each assigned to a device. The cell assigned to device number 2 is set. In the ad list after

Fig. 3b wird daher in den Platz, der für das Gerät 2 vorgesehen ist, die Istanzeige aus dem Anzeigenregister ANZl eingetragen. Dies kann z. B. die Meldung sein, daß ein bestimmter Meßwert bereitgestellt ist. Die vom Prioritätsnetzwerk PRNl abgegebeneFig. 3b is therefore entered in the space provided for the device 2, the actual display from the display register ANZl. This can e.g. B. be the message that a certain measured value is available. The output from the priority network PRNl

Anschlußstellennummer 1 wird in das Unterbrechungsregister UR (Fig. 7) eingetragen. Das Prioritätsnetzwerk PRN2 entnimmt dem Unterbrechungsregister UR jeweils die Nummer der Anschlußstelle, welche die höchste Priorität von den in das Unterbrechungsregister UR eingetragenen Anschlußstellen hat. Erst wenn die Unterbrechungsereignisse, die über Anschlußstellen gemeldet wurden, weiche eine höhere Priorität als die Anschlußstelle 1 haben, abgearbeitet sind, gibt das Prioritätsnetzwerk PRN2 die Anschlußstellennummer 1 ab. Der Anschlußstellentypentscheider TYP2 stellt fest, daß es sich bei dieser Anschlußstelle um eine im Multiplexbetrieb arbeitende handelt. Er sperrt daher den Umschalter USl für das Ausgangssignal des PrioritätsnetzwerkesTerminal number 1 is entered in the interrupt register UR (Fig. 7). The priority network PRN2 takes from the interruption register UR the number of the connection point which has the highest priority of the connection points entered in the interruption register UR. Only when the interruption events reported via connection points which have a higher priority than connection point 1 have been processed does the priority network PRN2 output the connection point number 1. The connection point type decider TYP2 determines that this connection point is one that operates in multiplex mode. It therefore blocks the switch USl for the output signal of the priority network

PRN2 und gibt ihn für den Nummerndecodierer NUDE frei, den er mit demselben Ausgangssignal anregt. Dieser Nummerndecodierer sucht im sekundären Unterbrechungsregister SUR das Gerät mit der höchsten Priorität aus. Ist das Gerät 2 an der Reihe, so gibt der Nummerndecodierer NUDE die Gerätenummer an die Adressengeneratoren ADRG2 und ADRGi. Der Adressengenerator ADRG2 erzeugt daraus die Adresse der Speicherzellen der Anzeigenliste nach Fig. 3b, in welchem die Istanzeigen des Ge- PRN2 and enables it for the number decoder NUDE , which it excites with the same output signal. This number decoder selects the device with the highest priority in the secondary interrupt register SUR. If the device 2 in the series, so gi number decoder NUDE bt the device number to the address generators ADRG2 and ADRGi. The address generator ADRG2 uses this to generate the address of the memory cells in the display list according to FIG.

rätes 2 enthalten sind. Diese Istanzeigen werden dadurch abgerufen und in das Anzeigenregister ANZ2 eingetragen.rätes 2 are included. These actual displays are called up and entered in the display register ANZ2.

Der Adressengenerator ADRGi erzeugt nach Ansteuerung durch den Nummerndecodierer NUDE die Adresse der Speicherzellen im Adreßbuch nach Fig. 4b, die dem Gerät 2 zugeordnet sind. In diesen Speicherzellen steht die Anfangsadresse der Sollanzeigenliste SAS und des Systemprogrammadreßbuchs SYS4. Die Anfangsadresse der Sollanzeigenliste SAS The address generator generates ADRGi after actuation by the number decoder NUDE the address of the memory cells in the address book according to Fig. 4b, which are associated with the apparatus 2. The start address of the target display list SAS and the system program address book SYS4 are located in these memory cells. The start address of the target display list SAS

wird in das Register SOLR, die andere Anfangsadresse in das Register SYSTR eingetragen. Die Sollanzeigenliste habe die in Fig. 5 gezeigte Form. Es wird also zunächst die Anzahl ζ der Sollanzeigen, das ist im Beispiel vier, in den Rückwärtszähler RZ eingetra-is entered in the register SOLR, the other start address in the register SYSTR . The target display list has the form shown in FIG. First the number ζ of target displays, that is four in the example, is entered in the down counter RZ .

gen. Ferner ruft der Suchgenerator SUG die erste Sollanzeige, das ist die das Ereignis Ul kennzeichnende, auf, die daraufhin dem zweiten Eingang des Vergleichers VGL zugeführt wird. Es wird erinnert,In addition, the search generator SUG calls up the first nominal display, that is the one characterizing the event Ul , which is then fed to the second input of the comparator VGL. It is remembered

daß vorausgesetzt wurde, am Gerät 2 sei das Ereignis i/3 aufgetreten. Der Vergleicher stellt keine Übereinstimmung zwischen Soll- und Istanzeige fest; es wird daher der Stand des Zählers RZ um Eins auf die Ziffer 3 erniedrigt. Gleichzeitig ruft der Suchgenerator die zweite Sollanzeigc auf. Auch hier wird keine Überein- ! 'immung mit der Istanzeige festgestellt, so daß beim nächsten Zyklus die dritte Sollanzeige, das ist die für das Ereignis 1/3, mit der Istanzeige, verglichen wird. Der Stand des Zählers RZ wird abermals um 1 erniedrigt, der Zählerstand ist daher 2. Der Vergleicher stellt nun Übereinstimmung zwischen Soll- und Istanzeige fest, hält daher den Suchgenerator SUG an und gibt ferner dem Adressengenerator ADRGA den Befehl, aus der im Systemprogrammadreßregister SYSTR enthaltenen Anfangsadresse und dem Stand des Zählers RZ die Adresse des Systemprogramms zu bilden, das bei Eintritt des Ereignisses (73 zu bearbeiten ist. Die zu den Soilanzeigen gehörenden Systempro-that it was assumed that event i / 3 had occurred on device 2. The comparator does not determine any correspondence between the target and actual display; the reading of the counter RZ is therefore decreased by one to the number 3. At the same time, the search generator calls up the second target display. Again, there is no match! This is determined in relation to the actual display, so that in the next cycle the third target display, that is for the event 1/3, is compared with the actual display. The count of the counter RZ is again decreased by 1, the count is therefore 2. The comparator now determines the correspondence between the target and actual display, therefore stops the search generator SUG and also gives the address generator ADRGA the command from the SYSTR contained in the system program address register Start address and the status of the counter RZ to form the address of the system program that is to be processed when the event (73) occurs.

gramme A, B, C und D nach Fig. 6 sind in derselber Reihenfolge in das Systemprogrammadle ßbuch eingetragen wie die zugehörigen Sollanzeigen. Da die dritte Sollanzeige mit der Istanzeige übereinstimmte wird das dritte Systemprogramm vom Adreßgcneratoi ADRGA auf Grund der im Register SOLR und derr Zähler RZ enthaltenen Ziffern aufgerufen. Dieses Systemprogramm ist durch seine Anfangsadresse gekennzeichnet. Mit diesem Programm wird das vorrGrams A, B, C and D according to FIG. 6 are entered in the system program directory in the same order as the associated nominal displays. Since the third target display matched the actual display, the third system program is called by the address generator ADRGA on the basis of the digits contained in the register SOLR and the counter RZ. This system program is identified by its start address. With this program the vorr

ίο Gerät 2 festgestellte Unterbrechungsereignis bearbeitet. ίο Device 2 detected interruption event processed.

Hätte das Gerät 2 eine Anzeige abgegeben, die ir der Sollanzeigenliste nach Fig. 5 nicht enthalten ist so wäre der Stand des Zählers RZ nach Abruf allei vier Soilanzeigen Null. Dies wäre das Signal für der Adressengenerator ADRG4, das Systempro gramm D aufzurufen, das für die Bearbeitung diese: Sonderfalles vorgesehen ist. Mit ihm können ζ. Β Kontrollen und Tests durchgeführt werden.If the device 2 had given a display which is not included in the target display list according to FIG. 5, the reading of the counter RZ would be zero after all four soil displays had been called up. This would be the signal for the address generator ADRG4 to call up the system program D , which is intended for processing this: special case. With him you can ζ. Β Checks and tests are carried out.

Hierzu 6 Blatt ZeichnungenIn addition 6 sheets of drawings

Claims (13)

Patentansprüche:Patent claims: 1. Datenverarbeitungsanlage mit einer einen Hauptspeicher enthaltenden Zentraleinheit und s mit an diese angeschlossenen peripheren Geräten, die durch Abgabe von Unterbrechungssignalen eine in der Zentraleinheit enthaltene Unterbrechungsanordnung ansteuern, die bei Eintreffen eines Unterbrechungssignals den Programmablauf »° in der Zentraleinheit unterbricht und die vorrangige Bearbeitung des Unterbrechungsereignisses veranlaßt, bei der die Unterbrechungssignale mit unterschiedlicher Priorität, die von einem Prioritätsnetzwerk ermittelt wird, welches die Priorität der von den peripheren Geräten an die Zentraleinheit gegebenen Unterbrechungssignale feststellt, bearbeitet werden, bei der das Prioritätsnetzwerk ein Ausgangssignal in Form einer codierten, das Unterbrechungssignal abgebende periphere Gerät kennzeichnende Nummer abgibt, sowie mit einem Vergleicher, dadurch gekennzeichnet, daß aus der codierten Nummer ein Adressengenerator (ADRGi) Adressen von Sollanzeigen enthaltenden Zellen des Hauptspeichers (HSP) bildet, daß der Vergleicher ( VGL) die aus dem Hauptspeicher (HSP) ausgegebenen Sollanzeigen mit dem in den Unterbrechungssignalen enthaltenden Istanzeigen über das Unterbrechungsereignis vergleicht und bei Gleichheit einen weiteren Adressengenerator (ADRG4) ansteuert, der eine Adresse bildet, die der mit der Istanzeige übereinstimmenden Sollanzeige zugeordnet ist und mit der Zellen des Hauptspeichers aufgerufen werden, in denen das Programm zur Bearbeitung des Unterbrechungssignals eingeschrieben ist.1. Data processing system with a central processing unit containing a main memory and with peripheral devices connected to it, which, by emitting interruption signals, control an interruption arrangement contained in the central processing unit which, when an interruption signal arrives, interrupts the program sequence in the central processing unit and the priority processing of the interruption event caused, in which the interrupt signals with different priority, which is determined by a priority network, which determines the priority of the interrupt signals given by the peripheral devices to the central unit, processed, in which the priority network has an output signal in the form of a coded, the interrupt signal emitting peripheral Device emits identifying number, as well as with a comparator, characterized in that from the coded number an address generator (ADRGi) addresses of target displays containing cells of the main memory (HSP) forms that the comparator ( VGL) compares the target displays output from the main memory (HSP) with the actual displays about the interrupt event contained in the interrupt signals and, if they are equal, controls a further address generator (ADRG4) which forms an address which is assigned to the target display that matches the actual display and is called up with the cells of the main memory in which the program for processing the interrupt signal is written. 2. Datenverarbeitungsanlage nach Anspruch 1, dadurch gekennzeichnet, daß ein erstes Anzeigeregister (ANZl) vorgesehen ist, in das nach Eingang eines Unterbrechungssignals dieses eingetragen wird, und daß eine Quittierungsschaltung nach Eintragung des Unterbrechungssignals in das Anzeigeregister (ANZl) ein Quittungssignal zu dem das Unterbrechungssignal sendenden peripheren Gerät (PEG) abgibt.2. Data processing system according to claim 1, characterized in that a first display register (ANZl) is provided into which this is entered after receipt of an interrupt signal, and that an acknowledgment circuit after entry of the interrupt signal in the display register (ANZl) an acknowledgment signal to which the interrupt signal sending peripheral device (PEG) . 3. Datenverarbeitungsanlage nach Anspruch 1 oder 2, dadurch gekennzeichnet, daß das Prioritätsnetzwerk einen Anschlußstellendecodierer (PRNl) enthält, der als Ausgangssignal die Nummer der Anschlußstelle abgibt, über die das Unterbrechungssignal zur Zentraleinheit (ZE) übertragen ist, und der mit dieser Nummer einerseits einen Adressengenerator (ADRGl) ansteuert, der die Adressen von Zellen einer Anzeigenliste im Hauptspeicher (HSP) bildet, in welche die im Unterbrechungssignal enthaltenen Istanzeigen eingetragen werden, und der andererseits die Nummer der Anschlußstelle, über die das Unterbrechungssignal der Zentraleinheit zugeführt wurde, in ein Unterbrechungsregister (UR) einträgt, an welches das Prioritätsnetzwerk (PRN2) angeschlossen ist, welches von den im Unterbrechungsregister (UR) eingetragenen Nummern der peripheren Geräte diejenige mit der höchsten Priorität feststellt und mit dessen Nummer einen Adressengenerator (ADRG2) ansteuert, der aus der Anzeigenliste die Istanzeigen des peripheren Gerätes mit der höchsten Priorität in ein Anzeigenregister (ANZl) abruft, an weiches der eine Eingang des Vergleichers ( VGL) angeschlossen3. Data processing system according to claim 1 or 2, characterized in that the priority network contains a connection point decoder (PRNl) which emits the number of the connection point as an output signal via which the interrupt signal to the central unit (ZE) is transmitted, and with this number on the one hand one Address generator (ADRGl) controls , which forms the addresses of cells of a display list in the main memory (HSP) , in which the actual displays contained in the interrupt signal are entered, and on the other hand, the number of the connection point via which the interrupt signal was fed to the central unit in an interrupt register (UR) to which the priority network (PRN2) is connected, which of the peripheral device numbers entered in the interrupt register (UR) determines the one with the highest priority and with its number controls an address generator (ADRG2) that controls the Actual displays of the peripheral device with the highest priority in a display register (ANZl) , to which the one input of the comparator ( VGL) is connected 4. Datenverarbeitungsanlage nach einem der Ansprüche 1 bis 3, dadurch gekennzeichnet, daß die Zentraleinheit (ZE) mehrere numerierte Anschlußstellen aufweist, die zumindest zum Teil im Simplexbetrieb arbeiten, und daß der Anschlußstellendecodierer (PRNl) und/oder das Prioritätsnetzwerk (PRN2) als Ausgangssignal die Nummer einer Anschlußstelle ausgibt.4. Data processing system according to one of claims 1 to 3, characterized in that the central unit (ZE) has several numbered connection points which work at least partially in simplex mode, and that the connection point decoder (PRNl) and / or the priority network (PRN2) as an output signal outputs the number of a connection point. 5. Datenverarbeitungsanlage nach einem der Ansprüche 1 bis 4, dadurch gekennzeichnet, daß dem Anschlußstellendecodierer (PRNl) ein Anschlußstellentypentscheider (TYPl) nachgeschaltet ist, der feststellt, ob die Anschlußstelle, über die ein Unterbrechungssignal eingetroffen ist, im Simplex- oder Multiplexbetrieb arbeitet, und im letzten Falle eine mit dem Anzeigenregister (ANZl) verbundene Einheit ansteuert, die aus der Istanzeige eine Geräteteilnummer ausgibt, die zusammen mit der Anschlußstellennummer die vollständige Gerätenummer ergibt und die den Adressengeneratoren (ADRGl und ADRG2 bzw. ADRG3) zugeführt wird.5. Data processing system according to one of claims 1 to 4, characterized in that the connection point decoder (PRNl) is followed by a connection point type decoder (TYPl) which determines whether the connection point via which an interrupt signal has arrived operates in simplex or multiplex mode, and in the latter case controls a unit connected to the display register (ANZl) , which outputs a device part number from the actual display which, together with the connection point number, results in the complete device number and which is fed to the address generators (ADRGl and ADRG2 or ADRG3). 6. Datenverarbeitungsanlage nach einem der Ansprüche 1 bis 5, dadurch gekennzeichnet, daß im Falle, daß ein Unterbrechungssignal über eine im Multiplexbetrieb arbeitende Anschlußstelle eingegeben wird, der Adressengenerator (ADRGl) in ein zweites Unterbrechungsregister die Nummer des das Unterbrechungssignal abgebenden Gerätes einträgt, daß an das Prioritätsnetzwerk (PRN2) ein zweiter Anschlußstellentypentscheider ( TYPl) angeschlossen ist, der, falls das Prioritätsnetzwerk (PRN2) die Nummer einer im Multiplexbetrieb arbeitenden Anschlußstelle abgibt, e<nen Nummerndecoder (NUDE) anregt, der aus den im sekundären Unterbrechungsregister (SUI3) gespeicherten Gerätenummern die Nummern des Gerätes mit der höchsten Priorität aussucht, den entsprechenden Speicherplatz löscht und die ermittelte Nummer den Adressengeneratorer. (ADRG2, ADRGJ) über einen vom Anschlußstellentypentscheider ( TYP!) gesteuerten Umschalter (USl) zuführt.6. Data processing system according to one of claims 1 to 5, characterized in that in the event that an interrupt signal is entered via a multiplexed connection point, the address generator (ADRGl) enters the number of the interrupt signal emitting device in a second interrupt register that on the priority network (PRN2) a second connection point type decision maker (TYPl) is connected, which, if the priority network (PRN2) outputs the number of a connection point operating in multiplex mode, stimulates a number decoder (NUDE) , which from the secondary interrupt register (SUI 3 ) stored device numbers selects the numbers of the device with the highest priority, deletes the corresponding memory location and the determined number the address generator. (ADRG2, ADRGJ) via a changeover switch (USl) controlled by the connection point type decider (TYP!) . 7. Datenverarbeitungsanlage nach Anspruch 6, dadurch gekennzeichnet, daß das sekundäre Unterbrechungsregister (SUR) aus Speicherzellen des Hauptspeichers besteht.7. Data processing system according to claim 6, characterized in that the secondary interrupt register (SUR) consists of memory cells of the main memory. 8. Datenverarbeitungsanlage nach einem der Ansprüche 3 bis 7, dadurch gekennzeichnet, daß in einem ersten Istanzeigendepol: die Istanzeigen eingetragen werden, die über im Simplexbetrieb arbeitende Anschlußstellen eintreffen, wobei die Adresse aus der Nummer der Anschlußstelle gebildet wird, und daß in ein zweites Istanzeigendepot die über die im Multiplexbetrieb arbeitenden Anschlußstellen eintreffenden Istanzeigen zwischengespeichert werden, wobei die Adressen aus den Gerätenummern gebildet sind.8. Data processing system according to one of claims 3 to 7, characterized in that in a first actual display pole: the actual displays are entered that are in simplex mode working connection points arrive, the address formed from the number of the connection point is, and that in a second actual display depot those working in multiplex mode Connection points incoming actual displays are cached, with the addresses from the device numbers are formed. 9. Datenverarbeitungsanlage nach einem der Ansprüche 1 bis 8, dadurch gekennzeichnet, daß der Adressengenerator (ADRGi) Adreßbuchzellen ansteuert, die jeweils einem Gerat bzw. einer Anschlußstelle zugeordnet sind und die jeweils die Anfangsadresse einer von mehreren Sollanzeigenlisten enthalten, die in ein SoSlanzeigenadreß-9. Data processing system according to one of claims 1 to 8, characterized in that the address generator (ADRGi) controls address book cells which are each assigned to a device or a connection point and which each contain the starting address of one of several target display lists which are in a SoSlanhabenadreß- register (SOLR) eingetragen wird, das mit einem Suchgenerator (SUG) verbunden ist, der nacheinander die in der Sollanzeigenliste enthaltenen Sollanzeigen an den Vergleicher ( VGL) abruft.register (SOLR) is entered, which is connected to a search generator (SUG) , which successively calls up the target displays contained in the target display list to the comparator ( VGL) . 10. Datenverarbeitungsanlage nach Anspruch 9, dadurch gekennzeichnet, daß zwei Adreßbücher (ADRl, ADRl) vorgesehen sind, von denen die Zellen des einen mit aus den Anschlußstellennummern gebildeten Adressen, die des anderen mit solchen Adressen versehen sind, die aus Mummern gebildet sind, die den an im Multiplexbetrieb arbeitende Anschlußstellen angeschlossenen Geräten zugeordnet sind.10. Data processing system according to claim 9, characterized in that two address books (ADRl, ADRl) are provided, of which the cells of the one with addresses formed from the connection point numbers, the other are provided with addresses that are formed from M numbers are assigned to the devices connected to the multiplexed connection points. 11. Datenverarbeitungsanlage nach Anspruch 9 oder 10, dadurch gekennzeichnet, daß die Adreßbuchzellen jeweils die Anfangsadresse eines von mehreren Systemprogrammadreßbüchern aufweisen, in denen die Adressen der den Sollanzeigen zugeordneten Systemprogramme enthalten sind, daß bei Aufruf einer Adreßbuchzelle durch den Adressengenerator (ADRGS) die in dieser Zelle enthaltene Anfangsadresse eines Systemprogrammadreßbuches in ein Systemprogrammadreßbuchregister (SYSTR) eingetragen wird, daß nach jedem Vergleich einer Sollanzeige mit einer Istanzeige der Stand eines Zählers (RZ) um Eins verändert wird und bei Gleichheit von Soll- und Istanzeige das Systemprogramm, das durch den Zählerstand und die im Systemprogrammadreßbuchregister (SYSTR) enthaltene Adresse bestimmt ist, zur Verarbeitung aufgerufen wird.11. Data processing system according to claim 9 or 10, characterized in that the address book cells each have the start address of one of several system program address books in which the addresses of the system programs assigned to the target displays are contained that when an address book cell is called by the address generator (ADRGS) in this Cell containing the start address of a system program address book is entered in a system program address book register (SYSTR) so that after each comparison of a target display with an actual display, the reading of a counter ( RZ) is changed by one and, if the target and actual display are equal, the system program, which is determined by the counter reading and the address contained in the system program address book register (SYSTR) is determined, is called for processing. 12. Datenverarbeitungsanlage nach Anspruch 11, dadurch gekennzeichnet, daß der Zähler (RZ) nach Aufruf der Anfangsadresse einer Sollanzeigenliste mit der Anzahl der Sollanzeigen dieser Liste geladen und sein Stand nach jedem Vergleichsvorgang um Eins erniedrigt wird.12. Data processing system according to claim 11, characterized in that the counter (RZ) is loaded after calling the start address of a target display list with the number of target displays of this list and its status is decreased by one after each comparison process. 13. Datenverarbeitungsanlage nach Anspruch 11 oder 12, dadurch gekennzeichnet, daß die Anzahl der in den Systemprogrammadreßbüchern enthaltenen Systemprogrammadressen um Eins größer ist als die Anzahl der zugehörigen Sollanzeigen und daß, wenn keine Übereinstimmung zwischen der Ist- und einer Sollanzeige festgestellt wurds, das zusätzliche Systemprogramm aufgerufen wird.13. Data processing system according to claim 11 or 12, characterized in that the number of system program addresses contained in the system program address books One is greater than the number of associated nominal displays and that if there is no match between the actual and a target display was determined, the additional system program is called.
DE19742420763 1974-04-29 1974-04-29 Data processing system, in particular process computer system Expired DE2420763C3 (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
DE19742420763 DE2420763C3 (en) 1974-04-29 Data processing system, in particular process computer system
FR7513206A FR2330077A1 (en) 1974-04-29 1975-04-28 Data processing control with priority interrupt - interrupt unit controls peripheral operations in either simplex or multiplex mode

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19742420763 DE2420763C3 (en) 1974-04-29 Data processing system, in particular process computer system

Publications (3)

Publication Number Publication Date
DE2420763A1 DE2420763A1 (en) 1975-10-30
DE2420763B2 DE2420763B2 (en) 1976-09-23
DE2420763C3 true DE2420763C3 (en) 1977-05-05

Family

ID=

Similar Documents

Publication Publication Date Title
DE3317567C2 (en) Computer-controlled time division multiplex system
DE1474062B2 (en) DATA PROCESSING SYSTEM WITH A NUMBER OF BUFFER MEMORIES
DE1549550B2 (en) DATA PROCESSING SYSTEM FOR CONTROLLING A SYSTEM EXISTING FROM A NUMBER OF INTERACTING EQUIPMENT, E.G. A SELF-DIALING TELEPHONE SYSTEM
DE1549401A1 (en) System and method for consulting multiple sources of different types of predetermined data
EP0035731A2 (en) Method and arrangement for transmitting data signals
DE1499206B2 (en) COMPUTER SYSTEM
CH653783A5 (en) CONTROL DEVICE, ESPECIALLY FOR TELEPHONE SWITCHING SYSTEMS.
EP0509114A1 (en) Procedure for the transmission of data to a plurality of stations
DE2420763C3 (en) Data processing system, in particular process computer system
DE1294429B (en) Circuit arrangement for data transmission between several outstations of a data processing system and the main memory of the central processing unit
DE2810434C3 (en) Circuit arrangement for computer-controlled telecommunications, in particular telephone switching systems, with a data preprocessing device
EP0133577B1 (en) Data transmission system in a digital transmission network and arrangement for the use of this system
EP1291744B1 (en) Method and device for synchronisation
EP1652340A1 (en) Message analysis device and method for analysis
DE2420763B2 (en) DATA PROCESSING SYSTEM, IN PARTICULAR PROCESS COMPUTER SYSTEM
DE2118930C3 (en) Method and circuit arrangement for monitoring connections in a program-controlled processing system
DE3036923C2 (en) Station for signal transmission devices that can be optionally equipped with input devices
DE3212006A1 (en) Method for a computer-controlled device for traffic simulation in telephone switching systems
DE2126456B2 (en) Circuit arrangement for use in a data processing system
DE2027916A1 (en) Data transmission method and system
DE2416268A1 (en) DATA TRANSMISSION DEVICE FOR A PLANT WITH AT LEAST TWO CENTRAL CONTROL UNITS, PERIPHERAL CONTROL UNITS AND SEVERAL GROUPS OF CONTROLLED UNITS
DE2732392C3 (en) Circuit arrangement for time-dependent monitoring of the condition of lines
DE3032619C2 (en) Telecontrol device with at least one central station and with further stations
EP0197290B1 (en) Circuit arrangement for telecommunication exchanges, especially telephone exchanges, in which a type information precedes the information to be transmitted
DE2855473C2 (en) Method for handling waiting calls in an indirectly controlled telecommunications, in particular telephone exchange