DE2348452B2 - CONNECTION OF CYCLED DATA TRANSMISSION DEVICES TO A DATA TERMINAL DEVICE THAT IS DESIGNED TO SEND DATA ACCORDING TO THE START-STOP PRINCIPLE - Google Patents

CONNECTION OF CYCLED DATA TRANSMISSION DEVICES TO A DATA TERMINAL DEVICE THAT IS DESIGNED TO SEND DATA ACCORDING TO THE START-STOP PRINCIPLE

Info

Publication number
DE2348452B2
DE2348452B2 DE19732348452 DE2348452A DE2348452B2 DE 2348452 B2 DE2348452 B2 DE 2348452B2 DE 19732348452 DE19732348452 DE 19732348452 DE 2348452 A DE2348452 A DE 2348452A DE 2348452 B2 DE2348452 B2 DE 2348452B2
Authority
DE
Germany
Prior art keywords
data
mark
transmission
buffer
reading
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
DE19732348452
Other languages
German (de)
Other versions
DE2348452A1 (en
Inventor
Peter Dipl.-Ing. 8000 München Weidner
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Siemens AG
Original Assignee
Siemens AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Siemens AG filed Critical Siemens AG
Priority to DE19732348452 priority Critical patent/DE2348452B2/en
Priority to AT646574A priority patent/AT337788B/en
Priority to GB35056/74A priority patent/GB1479774A/en
Priority to NL7410786A priority patent/NL7410786A/en
Priority to FR7428865A priority patent/FR2245035B1/fr
Priority to NO743171A priority patent/NO138893C/en
Priority to ZA00745612A priority patent/ZA745612B/en
Priority to AU73082/74A priority patent/AU493439B2/en
Priority to CH1291774A priority patent/CH575198A5/xx
Priority to IT27617/74A priority patent/IT1022241B/en
Priority to FI2784/74A priority patent/FI278474A/fi
Priority to SE7412052A priority patent/SE394220B/en
Priority to DK504874A priority patent/DK504874A/da
Priority to BE148934A priority patent/BE820382A/en
Publication of DE2348452A1 publication Critical patent/DE2348452A1/en
Publication of DE2348452B2 publication Critical patent/DE2348452B2/en
Withdrawn legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/22Arrangements affording multiple use of the transmission path using time-division multiplexing
    • H04L5/24Arrangements affording multiple use of the transmission path using time-division multiplexing with start-stop synchronous converters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/38Synchronous or start-stop systems, e.g. for Baudot code
    • H04L25/40Transmitting circuits; Receiving circuits

Description

Die Erfindung betrifft ein Verfahren zum Anschluß von taktgebundenen Datenübertragungseinrichtungen an im Start-Stop-Betrieb arbeitende Datenendgeräte unter Verwendung eines Zwischenspeichers, in den die von den Datenendeinrichtungen ankommenden Daten durch Bewertung des Schrittaktes der empfangenen Daten in einer Schreibsteuerung eingespeichert und aus dem die Daten durch Bewertung eines Sendetaktes in einer Lesesteuerung ausgespeichert werden.The invention relates to a method for connecting clock-based data transmission devices to data terminals working in start-stop mode using a buffer into which the incoming data from the data terminal equipment by evaluating the step rate of the received data Data is stored in a write control and from which the data is saved by evaluating a send clock in a read control are stored.

Werden Daten von einer Datenendeinrichtung an eine taktgebundene Datenübertragungseinrichtung gesendet, so müssen die Daten einer bestimmten Zuordnung zu einem Sendeschrittakt unterliegen. Bei einem Anschluß von taktgebundenen Datenübertragungseinrichtungen an eine Datenendeinrichtung, die für das Aussenden von Daten nach dem Start-Stop-Prinzip ausgelegt ist, tritt das Problem auf, die von der Datenendeinrichtung gesendeten Daten zwangsweise einer Zuordnung zu einem Sendeschrittakt zu unterziehen. If data is sent from a data terminal device to a clock-based data transmission device, so the data must be subject to a specific assignment to a transmission step rate. at a connection of clocked data transmission devices to a data terminal device, the is designed for the transmission of data according to the start-stop principle, the problem occurs that is caused by the To subject data sent data to an assignment to a transmission step rate.

Zur zeitgerechten Übernahme von Fernschreibzeichen in einen Sendespeicher ist es bereits bekannt, die ankommenden Zeichen unter Steuerung des Schrittaktes der ankommenden Zeichen in einen Zwischenspeicher aufzunehmen, aus dem sie unter Steuerung des Sendetaktes in den eigentlichen Sendespeicher übernommen werden. Mit diesen Maßnahmen ist es möglich, Laufzeitunterschiede auszugleichen, die dann entstehen, wenn die Zeichen durch einen Auslöseimpuls von einer Teilnehmerstelle abgerufen und über Ubertragungsstrecken verschiedener Länge und unterschiedlichen Laufzeitbedingungen übertragen werden. Eine Zuordnung der eintreffenden Zeichen zu einem vorgegebenen Sendeschrittakt mit einer Sicherung gegen Zeichenverfälschung durch Überschreiben oder durch Doppelaussendung ist dabei jedoch nicht vorgesehen.For the timely takeover of telex characters in a transmission memory, it is already known that incoming characters under control of the step rate of the incoming characters in a buffer from which it is transferred to the actual send memory under control of the send clock will. With these measures, it is possible to compensate for differences in runtime that then arise when the characters are called up by a trigger pulse from a subscriber station and via transmission links of different lengths and different runtime conditions. An assignment of the incoming characters at a specified transmission rate with a safeguard against character falsification by overwriting or by double transmission is not provided for.

Dies kann beispielsweise dadurch erreicht werden, daß in der Datenendeinrichtung selbst ein Sendeschritttakt erzeugt wird, dessen Frequenz und Phasenlage im Verhältnis zu den Sendedaten den von der taktgebundenen Datenübertragungseinrichtung geforderten Vorschriften genügen. Dies bedeutet jedoch, daß bei einigen Datenendgeräten eine nicht unerhebliche Umrüstung erforderlich ist. Darüber hinaus besteht ein zusätzlicher Nachteil darin, daß einzelne unterschiedliche Datenendgeräte, beispielsweise Datensichtstationen, Vermittlungsrechner usw. jeweils für sich gesonderte Maßnahmen erfordern, um den notwendigen Sendeschrittakt zu erzeugen und um die Zuordnung der Sendedaten zu dem Sendeschrittakt zu erreichen.This can be achieved, for example, in that the data terminal device itself has a transmission step clock is generated, whose frequency and phase position in relation to the transmitted data are those of the clock-bound Data transmission device meet the requirements. However, this means that for some Data terminals a not inconsiderable upgrade is required. In addition, there is an additional The disadvantage is that individual different data terminals, for example data display stations, switching computers etc. each require separate measures in order to achieve the necessary transmission step rate generate and to achieve the assignment of the send data to the send step rate.

:>5 Die Aufgabe der Erfindung besteht nun darin, eine aufwandsarme Möglichkeit zum Anschluß von taktgebundenen Datenübertragungseinrichtungen an ein beliebiges Datenendgerät, das nach dem Start-Stop-Prinzip arbeitet, zu schaffen, wobei eine sichere Zuordnung:> 5 The object of the invention is now to provide a Low-cost possibility of connecting clock-based data transmission devices to any To create data terminal that works on the start-stop principle, with a secure assignment

JO der an die Datenübertragungseinrichtung gesendeten Daten zu einem Sendeschrittakt gewährleistet ist.JO of the data sent to the data transmission device is guaranteed at a send step rate.

Diese Aufgabe wird erfindungsgemäß dadurch gelöst, daß die Einspeicherung der ankommenden Daten in den Zwischenspeicher an einer durch die Schreibsteuerung bestimmten Schreibmarke, die Ausspeicherung der weiterzusendenden Daten aus dem Zwischenspeicher an einer durch die Lesesteuerung bestimmten Lesemarke beginnt und sowohl die Einspeicherung als auch die Ausspeicherung jeweils fortlaufend bitweise geschieht, daß die Lesemarke zu Beginn einer Datenübertragung und nach zufällig auftretenden Pausen stets möglichst nahe an die Schreibmarke in der Richtung herangeschoben wird, in der die Schreibmarke weitergeschaltet wird und daß der Zwischenspeicher eine so große Kapazität besitzt, daß auch bei maximalem Geschwindigkeitsunterschied zwischen dem Aussenden der Daten von der Datenendeinrichtung und dem Empfang der Daten durch die Datenübertragungseinrichtung die Lesemarke nicht von der Schreibmarke eingeholt wird.This object is achieved according to the invention in that the storage of the incoming data in the Temporary storage at a write mark determined by the write control, the storage of the Data to be sent on from the buffer at a reading mark determined by the reading control begins and both the storage and the withdrawal take place continuously bit-by-bit, that the reading mark is always as possible at the beginning of a data transmission and after random pauses is moved close to the cursor in the direction in which the cursor is advanced and that the buffer memory has such a large capacity that even with the maximum speed difference between the transmission of the data from the data terminal device and the reception of the data by the data transmission device, the reading mark is not overtaken by the cursor.

In einer vorteilhaften Ausgestaltung der Erfindung weiden in die von der Datenendeinrichtung gesendeten Daten zusätzlich Stopschritte eingefügt, so daß während der Zeitdauer der Stopschritte die Lesemarke sich von der Schreibmarke wieder entfernen kann.In an advantageous embodiment of the invention, the data sent by the data terminal device are present Data additionally inserted stop steps, so that during the duration of the stop steps the reading mark moves away from the cursor can remove again.

Die wesentlichen Vorteile des erfindungsgemäßen Verfahrens bestehen somit darin, daß der Anschluß von taktgebundenen Datenübertragungseinrichtungen an beliebige Datenendgeräte, die nach dem Start-Stop-Prinzip arbeiten, in einfacher Weise ohne Umrüstung der Datenendgeräte möglich ist, und daß Unterschiede zwischen der Sendegeschwindigkeit der Datenendeinrichtung, und der Empfangsgeschwindigkeit der Datenübertragungseinrichtung durch den eingesetzten Puffer in einfacher Weise ausgeglichen werden können.The main advantages of the method according to the invention are thus that the connection of Clock-based data transmission devices to any data terminal equipment that operate on the start-stop principle work, is possible in a simple manner without retrofitting the data terminals, and that differences between the transmission speed of the data terminal device and the reception speed of the data transmission device can be easily compensated for by the buffer used.

h5 Einzelheiten der Erfindung werden nachstehend anhand eines in der Zeichnung dargestellten Ausführungsbeispiels näher erläutert. Es zeigt:
F i g. 1 eine beliebige Folge von Sendedaten mit dem
h5 Details of the invention are explained in more detail below with reference to an embodiment shown in the drawing. It shows:
F i g. 1 any sequence of send data with the

zugehörigen Sendeschrittakt,associated transmission step rate,

Fig.2 ein Blockschaltbild der Datenendeinrichtung und der Datenübertragungseinrichtung mit dem zwischengeschalteten Puffer sowie eine Schreibsteuerung und eine Lesesteuerung,2 shows a block diagram of the data terminal equipment and the data transmission device with the intermediate buffer and a write controller and a read control,

Fig.3 eine detaillierte Schaltungsanordnung zum Einschreiben und zum Auslesen der Sendedaten in bzw. aus dem Puffer.3 shows a detailed circuit arrangement for writing in and reading out the transmission data in or out of the buffer.

In F i g. 1 ist in der ersten Zeile eine beliebige Folge von Sendedaten D1 und in der zweiten Zeile der zu den Sendedaten Di gehörende Sendeschrittakt Tl dargestellt. Wie aus F i g. 1 zu entnehmen ist, besitzt der Sendeschrittakt Tt stets die doppelte Frequenz der Sendedaten D1. Darüber hinaus ist die Phasenlage des Sendeschrittaktes zu den Sendedaten derart eingestellt, daß bei einem Polaritätswechsel der Sendedateu immer ein Polaritätswechsel des Sendeschrittaktes von logisch 0 nach logisch 1 erfolgt. Damit ist gewährleistet, daß ein Abtastimpuls jeweils in der Mitte eines zugeordneten Schrittes der Sendedaten zur Verfügung steht. Auf diese Weise können Verzerrungen der Datenübertragung vermieden werden.In Fig. 1 any sequence of transmission data D 1 is shown in the first line and the transmission step clock T1 belonging to the transmission data Di is shown in the second line. As shown in FIG. 1, the transmission step rate Tt always has twice the frequency of the transmission data D 1. In addition, the phase position of the transmission step rate in relation to the transmission data is set in such a way that when the polarity of the transmission data is changed, the polarity of the transmission step rate is always changed from logic 0 to logic 1. This ensures that a scanning pulse is always available in the middle of an assigned step of the transmission data. In this way, distortions in the data transmission can be avoided.

Werden die Daten von einer Datenendeinrichtung gesendet, die nicht für eine taktgebundene Datenübertragung ausgelegt ist, sondern die nach dem Start-Stop-Prinzip arbeitet, so wirft die Zuordnung der Sendedaten zu einem Sendeschrittakt entsprechend den anhand von F i g. 1 angegebenen Bedingungen Probleme auf. Da in taktgebundenen Datenübertragungseinrichtungen ein Sendeschrittakt üblicherweise zur Verfügung steht, empfiehlt es sich, diesen Sendeschrittakt für die von der Datenendeinrichtung auszusendenden Daten zu verwenden. In diesem Fall ist die Empfangsgeschwindigkeit und die Phasenlage für die Sendedaten bei der Datenübertragungseinrichtung streng vorgeschrieben. Bestehen Unterschiede zwischen der Geschwindigkeit, mit der Daten von der Datenendeinrichtung ausgesendet werden, und der Geschwindigkeit, mit der diese Daten von der Datenübertragungseinrichtung übernommen werden, oder bestehen Unterschiede in der Phasenlage, so müssen Maßnahmen vorgesehen sein, die diese Unterschiede zwischen der Datenendeinrichtung und der Datenübertragungseinrichtung ausgleichen. If the data are sent by a data terminal that is not for clock-based data transmission is designed, but which works according to the start-stop principle, so throws the assignment of the send data to a transmission step rate corresponding to the basis of FIG. 1 conditions given. There in a transmission step rate is usually available to clocked data transmission devices, it is advisable to use this transmission step rate for the data to be transmitted by the data terminal device. In this case, the reception speed and the phase position for the transmission data is at the Data transmission facility strictly prescribed. Are there differences between the speed, at which data are sent out by the data terminal equipment, and the speed at which this Data are taken over by the data transmission device, or there are differences in the Phasing, measures must be taken to counter these differences between the data terminal equipment and the data transmission device.

Mit dem erfindungsgemäßen Verfahren, das anhand des in F i g. 2 dargestellten Blockschaltbildes näher erläutert wird, wird dieses Problem gelöst.With the method according to the invention, which is based on the method shown in FIG. 2 shown in more detail in the block diagram is explained, this problem is solved.

In F i g. 2 ist eine Datenendeinrichtung DEE und eine Datenübertragungseinrichtung DÜE dargestellt, zwischen denen ein Puffer P sowie eine Schreibsteuerung ST und eine Lesesteuerung LS geschaltet ist. Die Datenendeinrichtung DEE kann eine beliebige Datenquelle, beispielsweise ein Vermittlungsrechner, Verkehrsrechner oder Datensichtgerät, sein, die nach dem Start-Stop-Prinzip arbeitet. Demgegenüber ist die Datenübertragungseinrichtung DÜE, deren grundsätzlicher Aufbau und Funktion als bekannt vorausgesetzt werden kann, als taktgebundene Datenübertragungseinrichtung ausgebildet. Dies ist insbesondere dann von Vorteil, wenn die Datenübertragung über die Übertragungsleitung L an ein anders Datenendgerät mit hoher Geschwindigkeit erfolgen soll.In Fig. 2 shows a data terminal device DEE and a data transmission device DÜE , between which a buffer P and a write control ST and a read control LS are connected. The data terminal device DEE can be any data source, for example a switching computer, traffic computer or data display device, which works according to the start-stop principle. In contrast, the data transmission device DÜE, the basic structure and function of which can be assumed to be known, is designed as a clocked data transmission device. This is particularly advantageous when the data is to be transmitted via the transmission line L to another data terminal device at high speed.

Der zwischen der Datenendeinrichtung DEE und der Datenübertragungseinrichtung DÜE angeordnete Puffer P besteht aus den als Speicherelemente wirkenden bistabilen Kippstufen K 1 bis KN, die eingangsseitig jeweils mit der Datenendeinrichtung DEE über die ι eitiinu SDE verbunden sind, über die die Daten von der Datenendeinrichtung DEE ausgesendet werden. Mit dieser Leitung zwischen der Datenendeinrichtung und dem Puffer P ist ebenfalls die Schreibsteuerung ST verbunden, die im wesentlichen wie die Steuerung eines Serienparallelumsetzers ausgebildet ist. In der Schreibsteuerung ST ist eine Schreibmarke SM enthalten, von der zu jeder Kippstufe K 1 bis KN im Puffer P eine Schreibmarkierleitung geführt ist, über die das Einschreiben der Sendedaten von der DatenendeinrichtungThe buffer P arranged between the data terminal device DEE and the data transmission device DÜE consists of the bistable flip-flops K 1 to KN, which act as storage elements and which are connected on the input side to the data terminal device DEE via the ι eitiinu SDE , via which the data are transmitted from the data terminal device DEE . The write control ST is also connected to this line between the data terminal device and the buffer P and is essentially designed like the control of a serial converter. The write control ST contains a write mark SM from which a write marking line is routed to each flip-flop K 1 to KN in the buffer P , via which the transmission data can be written by the data terminal device

ίο DEE gesteuert wird. Die Kippstufen K 1 bis KN des Puffers P sind ausgangsseitig über die Sendedatenleitung SDA an die Datenübertragungseinrichtung DÜE angeschlossen. An die Datenübertragungseinrichtung DÜE ist aber auch die Lesesteuerung LS über die Sendeschrittaktleitung Tt angeschlossen. Die Lesesteuerung hat über eine speziell in dieser enthaltenen Lesemarke LM und über Lesemarkierleitungen zu jeder Kippstufe K 1 bis XN im Puffer P Zugang. Damit ist das Auslesen der in den Kippstufen enthaltenen Information jeweils steuerbar.ίο DEE is controlled. The flip-flops K 1 to KN of the buffer P are connected on the output side to the data transmission device DÜE via the transmission data line SDA . However, the read control LS is also connected to the data transmission device DÜE via the transmission step clock line Tt. The reading control has access to each flip-flop K 1 to XN in the buffer P via a reading marker LM specially contained in it and via reading marker lines. The reading out of the information contained in the flip-flops can be controlled in each case.

Im folgenden wird nun die Übertragung der Daten von der Datenendeinrichtung DEE an die Datenübertragungseinrichtung DÜEbeschrieben.The following describes the transmission of data from the data terminal device DEE to the data transmission device DÜE.

V'ird von der Datenendeinrichtung DEE ein sogenannter Startschritt ausgesandt, so wird in der Schreibsteuerung 57; die praktisch wie die Steuerung eines Serien-Parallel-Umsetzers arbeitet, ein Taktgenerator TG und ein Zähler gestartet. Dabei zählt der Zähler die Impulse des Taktgenerators in der Weise, daß der Zähler jeweils bei Empfang eines Bits von der Datenendeinrichtung DEE an einem jeweils gesonderten Ausgang einen Impuls abgibt. Ein solcher Zähler wird normalerweise zur Bezeichnung der Lage eines Bits innerhalb eines Zeichens benötigt. Dieser Zähler kann im vorliegenden Fall als Schreibmarke SM eingesetzt werden, wenn der Puffer P ein vollständiges Zeichen einschließlich Startschritt und Stopschritt aufnehmen kann. Das Verfahren kann auf beliebige Pufferlängen erweitert werden, wenn eine gesonderte Schreibmarke verwendet wird. Die Datensendeleitung SDE ist jeweils direkt mit den Setzeingängen der Kippstufen K1 bis KN verbunden, d. h. die von der Datenendeinrichtung DEE über die Leitung SDE gesendeten Daten werden stets sämtlichen KippstufenIf a so-called start step is sent out by the data terminal device DEE , then in the write control 57; which works practically like the control of a series-parallel converter, a clock generator TG and a counter started. The counter counts the pulses from the clock generator in such a way that the counter emits a pulse at a separate output each time it receives a bit from the data terminal device DEE. Such a counter is normally required to designate the position of a bit within a character. In the present case, this counter can be used as a writing mark SM if the buffer P can hold a complete character including the start step and stop step. The method can be extended to any buffer length if a separate cursor is used. The data transmission line SDE is in each case directly connected to the set inputs of the flip-flops K 1 to KN , ie the data sent by the data terminal device DEE via the line SDE are always all flip-flops

K1 bis KN zur Übernahme angeboten. Die Übernahme selbst wird jedoch unter Steuerung der Schreibmarke SM jeweils nur für eine Kippstufe durch einen über eine Markierleitung gesendeten Impuls freigegeben. Diese Freigabe der Übernahme von Daten von der Datenendeinrichtung DEE wird zyklisch weitergesteuert, was bedeutet, daß zunächst ein Bit beispielsweise in die Kippstufe K 1, das nächste Bit in die Kippstufe K 2 usw übernommen wird. Nach Übernahme in die Kippstufe KN beginnt diese Übernahmeprozedur ohne Unterbrechung wieder bei der Kippstufe K 1. Der Puffer P arbeitet somit praktisch als ein Endlospuffer. Nach Empfang eines Stopschrittes von der Datenendeinrichtung wird der Taktgenerator TG gestoppt und die Schreibmarke SMnicht mehr weitergeschaltet. K 1 to KN offered for takeover. However, the takeover itself is only released for one flip-flop by a pulse sent over a marker line under the control of the cursor SM. This release of the transfer of data from the data terminal device DEE is cyclically controlled, which means that first one bit is transferred, for example, to flip-flop K 1, the next bit in flip-flop K 2 and so on. After transfer to the flip-flop KN , this transfer procedure begins again without interruption at the flip-flop K 1. The buffer P thus works practically as an endless buffer. After receiving a stop step from the data terminal device, the clock generator TG is stopped and the writing mark SM is no longer switched on.

W) 1st eine bestimmte Anzahl von Sendedaten in der beschriebenen Weise in die Kippstufen des Puffers P eingeschrieben worden, so werden diese Daten über die Ausgänge der Kippstufe und jeweils gesteuert durch die Lesemarke LM in der Lesesteuerung LS über dieW) If a certain number of transmission data has been written into the flip-flops of the buffer P in the manner described, then these data are controlled via the outputs of the flip-flop and in each case by the reading marker LM in the reading control LS via the

b) Leitung SDA an die Datenübertragungseinrichtung DÜE gesendet. Dazu führt zu jeder Kippstufe des Puffers P eine gesonderte Markierleitung. Wird über eine Markierleitung ein Signal gesendet, so wird aus derb) SDA line sent to the data transmission facility DÜE . For this purpose, a separate marking line leads to each flip-flop of the buffer P. If a signal is sent via a marker line, the

dieser Markierleitung zugeordneten Kippstufe die Information gelesen und über die Leitung SDA an die Datenübertragungseinrichtung gesendet. Das Weiterschalten dieser Lesemarke geschieht ebenfalls wie das Weiterschalten der Schreibmarke in zyklischer Weise. Dabei ist das zyklische Weiterschalten der Lesemarke streng von den Kriterien des Sendeschrittaktes, der über die Leitung Tt an die Lesesteuerung LS gesendet wird, abhängig. Dies bedeutet, daß das Lesen der Information aus den Kippstufen K 1 bis KN und somit das Senden der Daten an die Datenübertragungseinrichtung DÜE nur in der geforderten Zuordnung zum Sendeschrittakt Tl erfolgt. Die Lesemarke LM kann dabei ebenfalls wie die Schreibmarke SM als Zähler ausgebildet sein, der gesteuert durch die Impulse des von der Datenübertragungseinrichtung gesendeten Sendeschrittaktes Tl an den Ausgängen der Lesemarkierleitungen, die jeweils mit den Kippstufen des Puffers verbunden sind, zyklisch fortlaufende Impulse bildet.the flip-flop associated with this marker line is read and sent to the data transmission device via the SDA line. The advancement of this reading mark also happens like the advancement of the writing mark in a cyclic manner. The cyclical advancement of the reading mark is strictly dependent on the criteria of the transmission step rate which is sent to the reading control LS via the line Tt. This means that the reading of the information from the flip-flops K 1 to KN and thus the sending of the data to the data transmission device DÜE only takes place in the required assignment to the transmission step clock T1. Like the writing mark SM , the reading mark LM can also be designed as a counter which, controlled by the pulses of the transmission step rate T1 sent by the data transmission device, generates cyclical continuous pulses at the outputs of the reading marking lines, which are each connected to the toggle stages of the buffer.

Zum Ausgleich der unterschiedlichen Geschwindigkeiten, mit denen einerseits die Daten von der Datenendeinrichtung DEEgesendet werden und mit der andererseits diese Daten von der Datenübertragungseinrichtung DÜE empfangen werden, ist es notwendig, die Schreib- und die Lesemarke für den Puffer P jeweils so zu korrigieren, daß sich die Marken niemals überholen und daß durch die Korrektur kein Informationsverlust auftritt Darunter ist folgendes zu verstehen. Wird die Schreibmarke langsamer weitergeschaltet als die Lesemarke, so nähen sich die Lesemarke nach einiger Zeit der Schreibmarke. Dies gilt umgekehrt in gleicher Weise, falls die Schreibmarke schneller weitergeschaltet wird als die Lesemai ke. Diese gegenseitige Annäherung von Schreib- und Lesemarke kann nun theoretisch dazu führen, daß diese sich überschneiden. D. h., daß beispielsweise eine Kippstufe erneut gelesen wird, obwohl in diese noch keine neue Information eingeschrieben worden ist oder daß in eine Kippstufe erneut neue Information eingeschrieben wird, obwohl die alte Information noch nicht ausgelesen wurde. Beide Fälle führen zu einem Informationsverlust. Um dies zu vermeiden, müssen Lese- und Schreibmarke zu geeigneten Zeitpunkten korrigiert werden. Hier bieten sich die Zeiten zwischen den Zeichen an, d. h. ein Stopschritt darf ohne Informationsverlust beliebig verlängert und eine kurze Pause darf ohne Informationsverlust bis auf eine Schrittlänge verkürzt werden. Eine automatische Korrektur erhält man durch das nachstehend beschriebene Verfahren.To compensate for the different speeds at which the data are sent from the data terminal device DEE on the one hand and at which this data is received from the data transmission device DÜE on the other hand, it is necessary to correct the writing and reading marks for the buffer P in such a way that never overtake the marks and that no loss of information occurs as a result of the correction. This means the following. If the cursor is indexed more slowly than the reading mark, the reading mark will sew after the cursor after a while. Conversely, this applies in the same way if the cursor is advanced faster than the Lesemai ke. This mutual approach of the writing and reading marks can theoretically lead to the fact that they overlap. This means that, for example, a flip-flop is read again although no new information has yet been written into it, or that new information is again written into a flip-flop even though the old information has not yet been read out. Both cases lead to a loss of information. To avoid this, the read and write marks must be corrected at suitable times. The times between the characters are ideal here, ie a stop step can be extended as required without loss of information and a short pause can be shortened to a step length without loss of information. Automatic correction can be obtained using the procedure described below.

Zur Vereinfachung wird angenommen, daß der Puffer ein Zeichen einschließlich Start- und Stopschritt aufnehmen kann, das Verfahren läßt sich jedoch bei beliebiger Pufferlänge anwenden.For the sake of simplicity it is assumed that the buffer can accommodate a character including start and stop steps, but the method can be used with apply any buffer length.

Die Schreibmarke markiert jeweils die Kippstufe des Puffers, in die das nächste Bit eingetragen wird; sie wird jedoch nur weitergeschaltet, wenn die Datenendeinrichtung ein Zeichen sendet, d. h. unter den vereinfachten Aufnahmen markiert sie vor Beginn der Datenübertragung und vor Beginn jedes Zeichens die Kippstufe K1.The cursor marks the trigger level of the buffer in which the next bit is entered; However, it is only switched on when the data terminal sends a character, ie under the simplified recordings it marks the flip-flop K 1 before the start of the data transmission and before the start of each character.

Die Lesemarke markiert jeweils die Kippstufe, deren Inhalt als nächstes Bit ausgegeben wird. Sie wird mindestens bis zur Kippstufe KN weitergeschaltet. Hier wird sie so lange festgehalten, bis sich die Schreibmarke genügend weit entfernt hat, d. h., bis diese beispielsweise die Kippstufe K 3 markiert. Inzwischen wird der Inhalt der Kippstufe KN immer wieder ausgegeben, d. h. der Stopschritt wird im Bedarfsfall verlängert. Auf diese Weise markiert die Lesemarke zu Beginn der Übertragung und nach kurzen Pausen die Kippstufe KN. Zur Steuerung dieser Vorgänge ist die Schreibsteuerung mit der Lesesteuerung direkt über Signalleitungen verbunden.The reading mark marks the trigger stage, the content of which is output as the next bit. It is switched on at least up to the flip-flop KN . Here it is held until the cursor is far enough away, that is, until it marks the toggle stage K 3, for example. In the meantime, the content of the flip-flop KN is output again and again, ie the stop step is extended if necessary. In this way, the reading mark marks the flip-flop KN at the beginning of the transfer and after short pauses. To control these processes, the write control is connected directly to the read control via signal lines.

Der Zeitpunkt, zu dem die Lesemarke weitergeschaltet wird, d. h. in dem betrachteten Beispiel, wenn die Kippstufe K 3 von der Scheibenmarke markiert wird, ist so gewählt, daß während der Zeit eines Zeichens, d. h. bis zum nächsten Stopschritt, die Schreibmarke auch beiThe point in time at which the reading mark is switched on, ie in the example under consideration when the flip-flop K 3 is marked by the disk mark, is selected so that during the time of a character, that is, until the next stop step, the writing mark is also at

ίο dem größten Geschwindigkeitsunterschied und bei ungünstigster Phasenlage nicht von der Lesemarke überholt werden kann.ίο the greatest speed difference and at the most unfavorable phase position cannot be overtaken by the reading mark.

Da die Schreibmarke nur während eines Zeichens weitergeschaltet wird, d. h. während einer Pause bei der Kippstufe K1 stehen bleibt, die Lesemarke jedoch auch während einer Pause mindestens bis zur Kippstufe KN weitergeschaltet wird, ergibt sich für den Fall, daß die Datenendeinrichtung schneller Daten sendet als die Datenübertragungseinrichtung diese Daten übernehmen kann, eine automatische Korrektur durch Verkürzung der Pausen.Since the cursor is only switched on during a character, that is, remains at the toggle stage K 1 during a pause, but the read mark is switched on at least to the toggle stage KN during a pause, this results in the event that the data terminal sends data faster than the data transmission device can accept this data, an automatic correction by shortening the pauses.

Die Länge des Puffers muß so gewählt werden, daß auch bei größtem Geschwindigkeitsunterschied und bei maximaler Übertragungsdauer die zufällig auftretenden Pausen zur Korrektur genügen.The length of the buffer must be chosen so that even with the greatest speed difference and with The random pauses for correction are sufficient for the maximum transmission time.

Durch das vorstehend beschriebene Verfahren können auch Dauerpolaritäten beliebiger Dauer übertragen werden.
Ein Beispiel für die Steuerung der Schreib- und Lesevorgänge in den bzw. aus dem Puffer P ist in F i g. 3 dargestellt.
The method described above can also be used to transmit permanent polarities of any duration.
An example of the control of the write and read processes to and from the buffer P is shown in FIG. 3 shown.

Dabei ist den Kippstufen K 1 bis KN des Puffers P jeweils ein UND-Gatter nachgeschaltet. Die Eingänge aller Kippstufen sind an die Sendedatenleitung SDE The flip-flops K 1 to KN of the buffer P are each followed by an AND gate. The inputs of all multivibrators are to the transmission data line SDE

angeschaltet; über ihren jeweils zweiten Eingang sind sie in zyklischer Weise über jeweils eine Schreibmarkierleitung MLS durch die Schreibmarke SM steuerbar. Die den Kippstufen nachgeschalteten UND-Gatter UL1 bis ULN sind über ihren ersten Eingang an dieswitched on; Via their respective second input, they can be controlled in a cyclic manner via a write marking line MLS by the write mark SM. The AND gates UL 1 to ULN connected downstream of the flip-flops are connected to the via their first input

Ausgänge der Kippstufen K1 bis KN und über ihren jeweils zweiten Eingang zyklisch über die Lesemarkierleitung MLLdurch die Lesemarke LMsteuerbar.Outputs of the flip-flops K 1 to KN and cyclically controllable via their respective second input via the reading marker line MLL by the reading marker LM.

Die Funktionsweise der in Fig.3 dargestellten Schaltungsanordnung ist folgende. Werden von der Datenendeinrichtung DEE über die Leitung SDE Daten an den Puffer P gesendet, so werden diese stets allen Kippstufen K1 bis KN angeboten. Die Einspeicherung eines Bits auf der Leitung SDE in eine Kippstufe wird dabei durch die Schreibmarke SM in der WeiseThe mode of operation of the circuit arrangement shown in FIG. 3 is as follows. If the data terminal DEE sends data to the buffer P via the SDE line, these are always offered to all flip-flops K 1 to KN . The storage of a bit on the line SDE in a flip-flop is done by the writing mark SM in this way

so gesteuert, daß jeweils durch einen Impuls auf einer Markierleitung nur eine der Kippstufen K1 bis KN zui Übernahme freigeben wird. Wird also beispielsweise eir Impuls auf der der Kippstufe K\ zugeordneter Markierleitung abgegeben, so wird das über die Leitungcontrolled so that only one of the flip-flops K 1 to KN is released for takeover by a pulse on a marking line. If, for example, an impulse is emitted on the marking line assigned to the flip-flop K \ , this is done via the line

SDE gesendete Bit in die Kippstufe K 1 eingeschrieben Das nächste Bit wird dann in die Kippstufe K'. eingeschrieben. Dabei wird das zyklische Weiterschal ten der Schreibmarke SM durch den Taktgenerator de Schreibsteuerung bewirkt. SDE sent bit is written into flip-flop K 1. The next bit is then put into flip-flop K '. enrolled. The cyclic advancement of the write mark SM is effected by the clock generator de write control.

w) Ausgangsseitig wird der Informationsinhalt de Kippstufen K 1 bis KN über die UND-Gatter UL 1 bi ULN der Leitung SDA angeboten. Die zyklisch Durchschaltung dieser UND-Gatter wird über di jeweilige Markierleitung der Lesemarke LM bewirkw) On the output side, the information content of the flip-flops K 1 to KN is offered via the AND gates UL 1 to ULN of the SDA line. The cyclic switching through of these AND gates is effected via the respective marking line of the reading marker LM

f,-. Dabei wird der Durchschaltezyklus der Lesemarke Ll durch den Sendeschrittakt Tl von der Datenübertri gungseinrichtung gesteuert.f, -. The switching cycle of the reading mark Ll is controlled by the transmission step clock Tl from the data transmission device.

Hierzu 2 Blatt ZeichnungenFor this purpose 2 sheets of drawings

Claims (2)

Patentansprüche:Patent claims: 1. Verfahren zum Anschluß von taktgebundenen Datenübertragungseinrichtungen an im Start-Stop-Betrieb arbeitende Datenendgeräte unter Verwendung eines Zwischenspeichers, in den die von den Datenendeinrichtungen ankommenden Daten durch Bewertung des Schrittaktes der empfangenen Daten in einer Schreibsteuerung eingespeichert und aus dem die Daten durch Bewertung eines Sendetaktes in einer Lesesteuerung ausgespeichert werden, dadurch gekennzeichnet, daß die Einspeicherung der ankommenden Daten in aen Zwischenspeicher (?) an einer durch die Schreibsteuerung (ST) bestimmten Schreibmarke (SM), die Ausspeicherung der weiterzusendenden Daten aus dem Zwischenspeicher (P) an einer durch die Lesesteuerung (LS) bestimmten Lesemarke (LM) beginnt und sowohl die Einspeicherung als auch die Ausspeicherung jeweils fortlaufend bitweise geschieht, daß die Lesemarke (LM) zu Beginn einer Datenübertragung und nach zufällig auftretenden Pausen stets möglichst nahe an die Schreibmarke (SM) in der Richtung herangeschoben wird, in der die Schreibmarke (SM) weitergeschaltet wird und daß der Zwischenspeicher (P) eine so große Kapazität besitzt, daß auch bei maximalem Geschwindigkeitsunterschied zwischen dem Aussenden der Daten von der Datenendeinrichtung (DEE) und dem Empfang der Daten durch die Datenübertragungseinrichtung (DÜE) die Lesemarke (LM) nicht von der Schreibmarke (SM) eingeholt wird.1. A method for connecting clock-based data transmission devices to data terminals operating in start-stop mode using a buffer in which the data arriving from the data terminal devices is stored in a write control by evaluating the step rate of the received data and from which the data is stored by evaluating a transmission clock are stored in a read controller, characterized in that the storage of the incoming data in a buffer (?) at a write mark (SM) determined by the write controller (ST ), the storage of the data to be sent on from the buffer (P) at a by the Read control (LS) certain reading mark (LM) begins and both the storage and the retrieval takes place continuously bit by bit so that the reading mark (LM) at the beginning of a data transmission and after random pauses always as close as possible to the writing mark (SM) in the direction hera in which the writing mark (SM) is advanced and that the buffer (P) has such a large capacity that even with the maximum speed difference between the transmission of the data from the data terminal equipment (DTE) and the reception of the data by the data transmission equipment ( DÜE) the reading mark (LM) is not overtaken by the writing mark (SM) . 2. Verfahren nach Anspruch 1, dadurch gekennzeichnet, daß in die von der Datenendeinrichtung (DEE) gesendeten Daten zusätzlich Stopschritte eingefügt werden, so daß während der Zeitdauer der Stopschritte die Lesemarke (LM) sich von der Schreibmarke (SM) wieder entfernen kann.2. The method according to claim 1, characterized in that additional stop steps are inserted into the data sent by the data terminal device (DEE) so that the reading mark (LM) can move away from the writing mark (SM) again during the period of the stop steps.
DE19732348452 1973-09-26 1973-09-26 CONNECTION OF CYCLED DATA TRANSMISSION DEVICES TO A DATA TERMINAL DEVICE THAT IS DESIGNED TO SEND DATA ACCORDING TO THE START-STOP PRINCIPLE Withdrawn DE2348452B2 (en)

Priority Applications (14)

Application Number Priority Date Filing Date Title
DE19732348452 DE2348452B2 (en) 1973-09-26 1973-09-26 CONNECTION OF CYCLED DATA TRANSMISSION DEVICES TO A DATA TERMINAL DEVICE THAT IS DESIGNED TO SEND DATA ACCORDING TO THE START-STOP PRINCIPLE
AT646574A AT337788B (en) 1973-09-26 1974-08-07 ARRANGEMENT FOR CONNECTING DATA END DEVICES WORKING IN START-STOP OPERATION TO DATA TRANSMISSION DEVICES CONTROLLED BY THE SEND TIMING OF A TRANSMISSION LINE
GB35056/74A GB1479774A (en) 1973-09-26 1974-08-08 Data transmission system
NL7410786A NL7410786A (en) 1973-09-26 1974-08-12 CONNECTION OF CLOCK PULSE DATA TRANSMISSION TO A DATA TERMINAL DEVICE DESIGNED FOR DATA TRANSMISSION ACCORDING TO THE START-STOP CIPE.
FR7428865A FR2245035B1 (en) 1973-09-26 1974-08-22
NO743171A NO138893C (en) 1973-09-26 1974-09-04 CONNECTION OF Rhythm-bound data transfer devices to a data terminal designed to send data according to the START-STOP PRINCIPLE
ZA00745612A ZA745612B (en) 1973-09-26 1974-09-04 Data transmission system
AU73082/74A AU493439B2 (en) 1973-09-26 1974-09-06 Data transmission system
CH1291774A CH575198A5 (en) 1973-09-26 1974-09-24
IT27617/74A IT1022241B (en) 1973-09-26 1974-09-24 DEVICE TO CONNECT DATA TRANSLATORS LINKED TO TIMING SIGNALS TO A DATA TERMINAL DESIGNED TO TRANSMIT DAT WITH THE ARITHMIC METHOD
FI2784/74A FI278474A (en) 1973-09-26 1974-09-24
SE7412052A SE394220B (en) 1973-09-26 1974-09-25 WAY TO CONNECT CLOCK-CONTROLLED DATA TRANSFER DEVICES TO DATA TERMINAL
DK504874A DK504874A (en) 1973-09-26 1974-09-25
BE148934A BE820382A (en) 1973-09-26 1974-09-26 PROCEDURE FOR CONNECTING DEVICES FOR THE RHYTHMED DATA TRANSMISSION TO A TRANSMITTING DATA TERMINAL FOLLOWING THE ON-OFF PRINCIPLE

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19732348452 DE2348452B2 (en) 1973-09-26 1973-09-26 CONNECTION OF CYCLED DATA TRANSMISSION DEVICES TO A DATA TERMINAL DEVICE THAT IS DESIGNED TO SEND DATA ACCORDING TO THE START-STOP PRINCIPLE

Publications (2)

Publication Number Publication Date
DE2348452A1 DE2348452A1 (en) 1975-04-10
DE2348452B2 true DE2348452B2 (en) 1977-12-29

Family

ID=5893724

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19732348452 Withdrawn DE2348452B2 (en) 1973-09-26 1973-09-26 CONNECTION OF CYCLED DATA TRANSMISSION DEVICES TO A DATA TERMINAL DEVICE THAT IS DESIGNED TO SEND DATA ACCORDING TO THE START-STOP PRINCIPLE

Country Status (13)

Country Link
AT (1) AT337788B (en)
BE (1) BE820382A (en)
CH (1) CH575198A5 (en)
DE (1) DE2348452B2 (en)
DK (1) DK504874A (en)
FI (1) FI278474A (en)
FR (1) FR2245035B1 (en)
GB (1) GB1479774A (en)
IT (1) IT1022241B (en)
NL (1) NL7410786A (en)
NO (1) NO138893C (en)
SE (1) SE394220B (en)
ZA (1) ZA745612B (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3419448A1 (en) * 1983-05-24 1984-11-29 Canon K.K., Tokio/Tokyo IMAGE PROCESSING DEVICE

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
NL7713708A (en) * 1977-12-12 1979-06-14 Philips Nv INFORMATION BUFFER MEMORY OF THE "FIRST-IN, FIRST-OUT" TYPE WITH FIXED INPUT AND VARIABLE OUTPUT.
NL7713706A (en) * 1977-12-12 1979-06-14 Philips Nv INFORMATION BUFFER MEMORY OF THE "FIRST-IN, FIRST-OUT" TYPE WITH A VARIABLE INPUT AND A VARIABLE OUTPUT.
GB2129657B (en) * 1982-11-05 1986-02-12 Int Standard Electric Corp Circuit arrangement for transmitting digital signals in a communication system particularly in a pcm telephone private branch exchange
GB2229067A (en) * 1989-02-02 1990-09-12 Motorola Canada Ltd Retiming buffer for connecting binary data channels
DE19706300A1 (en) * 1997-02-18 1998-08-20 Bayerische Motoren Werke Ag Method for the transmission of digitized analog signals on a data bus

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3419448A1 (en) * 1983-05-24 1984-11-29 Canon K.K., Tokio/Tokyo IMAGE PROCESSING DEVICE

Also Published As

Publication number Publication date
DK504874A (en) 1975-05-12
NO138893B (en) 1978-08-21
IT1022241B (en) 1978-03-20
NO138893C (en) 1978-12-13
SE7412052L (en) 1975-03-26
AT337788B (en) 1977-07-25
GB1479774A (en) 1977-07-13
SE394220B (en) 1977-06-13
DE2348452A1 (en) 1975-04-10
FI278474A (en) 1975-03-27
AU7308274A (en) 1976-03-11
ATA646574A (en) 1976-11-15
FR2245035B1 (en) 1979-01-05
BE820382A (en) 1975-03-26
ZA745612B (en) 1975-09-24
NO743171L (en) 1975-04-28
FR2245035A1 (en) 1975-04-18
NL7410786A (en) 1975-04-01
CH575198A5 (en) 1976-04-30

Similar Documents

Publication Publication Date Title
DE3121540C2 (en)
DE2205260C3 (en) Circuit arrangement for transmitting data between a central data processing system and a number of data stations
DE1295591B (en) Control circuit arrangement for the automatic selection of the transmission speed in data transmission systems
DE2115971C3 (en) Data processing system
DE2363846A1 (en) PROCEDURE FOR CONTROLLING THE TRANSFER OF DATA BETWEEN A MEMORY AND ONE OR MORE PERIPHERAL DEVICES AND A DATA PROCESSING SYSTEM WORKING IN ACCORDANCE WITH THIS PROCESS
DE2924922A1 (en) METHOD AND CIRCUIT ARRANGEMENT FOR CLOCK SYNCHRONIZATION WHEN TRANSMITTING DIGITAL MESSAGE SIGNALS
DE2015498C3 (en) Method for synchronizing digital signals and an arrangement for carrying out the method
DE2351013B2 (en) MESSAGE TRANSMISSION SYSTEM
CH650886A5 (en) Circuit for synchronizing a digital subscriber station by a digital switching post of pcm telecommunications network.
DE2348452B2 (en) CONNECTION OF CYCLED DATA TRANSMISSION DEVICES TO A DATA TERMINAL DEVICE THAT IS DESIGNED TO SEND DATA ACCORDING TO THE START-STOP PRINCIPLE
DE2351890A1 (en) MULTIPLEXER EQUIPMENT
DE1119567B (en) Device for storing information
DE2154488A1 (en) Data transmission sub-channel of a data processing system
DE2442673C2 (en) Device for inserting control data into the voice memory of a time division switch
DE2160567B2 (en) Data transmission connection device
DE1236578C2 (en) Device for skew compensation
DE1449421C3 (en) Circuit arrangement to compensate for the time shift of pulses occurring in parallel on several channels
DE2718593A1 (en) ROOM LEVEL IN A PCM SWITCHING DEVICE
DE2732068B2 (en) Circuit arrangement for controlling the exchange of information between the peripheral devices and the central control device of a telecommunications, in particular telephone switching system
DE3030887C2 (en) Method for establishing connections from subscriber stations or transmission lines connected to a data switching system to signal converters
DE2945710C2 (en) Circuit arrangement for the exchange of information between control devices of telecommunication systems, in particular telephone switching systems
DE10310622B4 (en) Method and data transmission system for bidirectional, synchronous data transmission
DE2437392C3 (en) Circuit arrangement for transmitting asynchronous data signals
DE1424747C (en) Expandable digital data processing system
DE1437360C3 (en) Device for the transmission of digital information

Legal Events

Date Code Title Description
8239 Disposal/non-payment of the annual fee