DE2246915C3 - Electronic circuit arrangement for adapting the value of the impulses coming from several summands - Google Patents

Electronic circuit arrangement for adapting the value of the impulses coming from several summands

Info

Publication number
DE2246915C3
DE2246915C3 DE19722246915 DE2246915A DE2246915C3 DE 2246915 C3 DE2246915 C3 DE 2246915C3 DE 19722246915 DE19722246915 DE 19722246915 DE 2246915 A DE2246915 A DE 2246915A DE 2246915 C3 DE2246915 C3 DE 2246915C3
Authority
DE
Germany
Prior art keywords
memory
summand
circuit arrangement
counting
pulses
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
DE19722246915
Other languages
German (de)
Other versions
DE2246915A1 (en
DE2246915B2 (en
Inventor
Karl 8500 Nürnberg; Trottler Adolf 8504 Stein Schalk
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Siemens AG
Original Assignee
Siemens AG
Filing date
Publication date
Application filed by Siemens AG filed Critical Siemens AG
Priority to DE19722246915 priority Critical patent/DE2246915C3/en
Priority to CH1216973A priority patent/CH580845A5/xx
Priority to IT2903273A priority patent/IT993281B/en
Priority to JP10686673A priority patent/JPS4973045A/ja
Priority to FR7334135A priority patent/FR2200700B1/fr
Publication of DE2246915A1 publication Critical patent/DE2246915A1/en
Publication of DE2246915B2 publication Critical patent/DE2246915B2/en
Application granted granted Critical
Publication of DE2246915C3 publication Critical patent/DE2246915C3/en
Expired legal-status Critical Current

Links

Description

Die Erfindung bezieht sich auf eine elektronische Schaltungsanordnung zur Anpassung der Wertigkeit der von mehreren Summanden kommenden Impulse, insbesondere für elektronische Summen-Fernzählgerate mit negativen und positiven Summanden.The invention relates to an electronic circuit arrangement for adjusting the valency the impulses coming from several summands, especially for electronic totalizing remote counters with negative and positive summands.

Bei der Summen-Fernzählung sowie bei der Summen-Differenz-Fernzählung müssen die Summandenimpulse mit verschieden großer Wertigkeit so umgeformt werden, daß sie ihrer Wertigkeit entsprechend zu einem einheitlichen Summenwert aufaddiert bzw. subtrahiert werden können. Bei den bekannten elektromechanisch arbeitenden Fernzählgeräten wird die Impulsanpassung über Wechselrädersätze vorgenommen. With total remote counting as well as total-difference remote counting the summand impulses with different valency must be transformed in such a way that they correspond to their valency can be added or subtracted to a uniform total value. With the known With electromechanical remote counting devices, the impulses are adjusted using change gear sets.

Der Erfindung liegt die Aufgabe zugrunde, eine elektronische Schaltungsanordnung zu schaffen, mit der eine Anpassung der Eingangsimpulse vorgenommen werden kann. Die elektronische Schaltungsanordnung gemäß der Erfindung ist dadurch gekennzeichnet, daß die Impulswerte der Summandenimpulse zeitlich nacheinander mit einem der Anpassung entsprechenden Teilerverhältnis ZIN multiplizierbar sind, wobei Z und N ganze Zahlen sind. VorzugsweiseThe invention is based on the object of creating an electronic circuit arrangement with which the input pulses can be adapted. The electronic circuit arrangement according to the invention is characterized in that the pulse values of the summand pulses can be multiplied one after the other with a division ratio ZIN corresponding to the adaptation, Z and N being integers. Preferably

sind die von den einzelnen Summanden eintreffenden Iiiipulse in einem jedem Summanden zugeordneten Speicherelement (Summandenspeicher) einspeicherbar, wobei die einzelnen Summandenspeiciier und die den einzelnen Summanden zugeordneten Zählstufen für den Zähler und für den Nenner mit Hilfe einer von einem Taktgeber fortschaltbaren Multiplexerschaltung über UND-Gatter nacheinander ansteuerbar sind, wobei die Taktimpulse des Taktgebers sämtlichen Zählstufen über diese UND-Gatter zugeführt sind. Beim Vorhandensein eines im Summandenspeicher eingespeicherten Impulses ist dieser mit Hilfe der Taktimpulse des Taktgebers in einen allen Speicherelementen gemeinsamen weiteren Speicher übertragbar, wobei dieser Speicher veranlaßt, daß über ein an dem komplementären Ausgang ausgeschlossenes UND-Gatter die Taktimpulse zum Multiplexer gesperrt sind und die jeweilige Stellung der Zählstufen für den Zähler über eine Decodierstufe an eine Vorwahlstufe gemeldet wird, welche nach Erreichen der vorgewählten Stellung den Ereignisspeicher in seine Ausgangslage zurückstellt, so daß die Taktimpulse den Multiplexer zur Abfrage des nächsten Summandenspeichers weiterschalten. Die Frequenz der Taktimpulse ist erheblich größer als die Frequenz der ankommenden Summandenimpulse.are the incoming pulses from the individual summands in one assigned to each summand Storage element (summand memory) storable, the individual summand memory and the Counting levels assigned to the individual summands for the numerator and for the denominator with the help of a can be controlled one after the other by a clock generator switchable multiplexer circuit via AND gates are, the clock pulses of the clock being fed to all counting stages via these AND gates are. If there is a pulse stored in the summand memory, this can be checked with the aid of the Clock pulses from the clock generator can be transferred to a further memory shared by all memory elements, this memory causes that one excluded at the complementary output AND gate, the clock pulses to the multiplexer are blocked and the respective position of the counting levels for the counter via a decoding stage to a preselection stage is reported which, after reaching the preselected position, the event memory in his Resets the initial position so that the clock pulses pass the multiplexer to interrogate the next summand memory move on. The frequency of the clock pulses is considerably higher than the frequency of the incoming ones Summand impulses.

Bei einer bevorzugten Ausführungsform ist zur Bildung der Zähler aller Summanden nur eine Zählstufe vorgesehen, die vom Ereignisspeicher über das diener Zählstufe zugeordnete UND-Gatter ansteuerbar ist und die ihre jeweilige Stellung über eine Decodierstufe an eine vom Multiplexer vorgewählte Vorwahlstufe meldet, welche nach Erreichen der vorgewählten Stellung über ein ODER-Gatter den Ereignisspeicher und den zugeordneten Summandenspeicher zurückstellt. In a preferred embodiment, there is only one counting stage to form the counters of all summands provided from the event memory via the servant AND gates assigned to the counting stage can be controlled and their respective position via a decoding stage to a preselected preselection level by the multiplexer reports which after reaching the preselected Position resets the event memory and the assigned summand memory via an OR gate.

An Hand der Zeichnung, in der ein Ausführungsbeispiel schematisch dargestellt ist, wird der Gegenstand der Erfindung näher erläutert.With reference to the drawing, in which an embodiment is shown schematically, the subject the invention explained in more detail.

Die in Fig. 1 dargestellte Schaltungsanordnung ist in der Lage, die Impulse von sechzehn verschiedenen Kontaktgabezählern, die Impulse unterschiedlicher Wertigkeit abgeben, einander anzupassen. Die Eingänge £1 ... £16 stehen mit den entsprechenden Kontaktgeberzählern in Verbindung. Jedem Summanden ist ein Speicherelement SPl ... SP16 zugeordnet. Sobald ein Impuls an einem der Eingänge £1 ... £16 eintrifft, wird das entsprechende Speicherelement so gesetzt, daß sein Ausgang Signal führt. Die einzelnen Speicherelemente SPl ... SP16 werden nacheinander mit Hilfe eines Multiplexers M abgefragt und geprüft, ob eines der Speicherelemente einen Eingangsimpuls aufgenommen hat. Der Multiplexer M wird von einem Taktgeber T geschaltet, welcher Impulse 7Ί und Tl abgibt. Die Impulse Ti. werden über ein UND-Gatter G17 dun Multiplexer M zugeführt, während die Impulse Tl den Eingängen von den Speicherelementen SPl ... SP16 zugeordneten UND-Gattern Gl ... G16 zugeführt werden. Die dritten Eingänge der UND-Gatter Gl ... G16 sind mit den entsprechenden Ausgängen 1 ... 16 des Multiplexerls M verbunden. Die Ausgänge der UND-Gatter Gl ... G16 sind miteinander verbunden und stehen ihrerseits wieder mit dem Eingang eines den Speicherelementen SPl ... SP16 zugeordneten Ereignisspeichers ESP in Verbindung. Der Ausgang Q des Ereignisspeichers ESTsteht über ein ι IND-Oatter G19 mit einem binären Zähler Z-Zä in Verbindung, dessen jeweilige Stellung über eine Decodierstufe DZä an eine Vorwahlstufe Zl ... Z16 gemeldet wird, die die Zähler aller sechzehn Teilerverhältnisse bildet. Der zweite Eingang des UND-Gatters G19 wird von den Taktimpulsen Tl des Taktgebers T beaufschlagt. Die Taktimpulse Tl werden aber auch über Gatter G20... GSO den binären Zählern Nl-Zä... N16-ZÖ zugeführt, weiche nacheinander ebenfalls von dem Multiplexer M angesteuertThe circuit arrangement shown in Fig. 1 is able to match the pulses from sixteen different contact counters, which emit pulses of different values. The inputs £ 1 ... £ 16 are connected to the corresponding contactor counters. A storage element SP1 ... SP16 is assigned to each summand. As soon as a pulse arrives at one of the inputs £ 1 ... £ 16, the corresponding memory element is set so that its output carries a signal. The individual memory elements SP1 ... SP16 are interrogated one after the other with the aid of a multiplexer M and a check is carried out to determine whether one of the memory elements has received an input pulse. The multiplexer M is switched by a clock T , which emits pulses 7Ί and Tl. The pulses Ti. Are fed via an AND gate G17 to the multiplexer M , while the pulses Tl are fed to the inputs of AND gates Gl ... G16 assigned to the storage elements SP1 ... SP16. The third inputs of the AND gates Gl ... G16 are connected to the corresponding outputs 1 ... 16 of the multiplexer M. The outputs of the AND gates Gl ... G16 are connected to one another and are in turn connected to the input of an event memory ESP assigned to the memory elements SP1 ... SP16. The output Q of the event memory EST is connected via a ι IND-Oatter G19 with a binary counter Z-Z , the respective position of which is reported via a decoder DZä to a preselection Zl ... Z16, which forms the counters of all sixteen divider ratios. The second input of the AND gate G19 is acted upon by the clock pulses T1 from the clock generator T. The clock pulses Tl are also fed via gates G20 ... GSO to the binary counters Nl -za ... N16-ZÖ , which are also controlled by the multiplexer M one after the other

ίο werden, in dem die UND-Gatter G20 ... G50 ihre entsprechende UND-Bedingung von den Ausgängen 1 ... 16 des Multiplexers erhalten. Die Stellung der Binärzähler Nl-Zä ... N16-Zä wird über Decodierstufen DNl ... DN16 an die Vorwahlstufen Nl ... ίο, in which the AND gates G20 ... G50 receive their corresponding AND condition from the outputs 1 ... 16 of the multiplexer. The position of the binary counters Nl-z ... N16-z is transferred to the preselection steps Nl ...

is N16 gemeldet, die den Nenner der sechzehn Teilerverhältnisse bilden. Die Ausgänge Al ... A16 der Vorwahlstufen Nl ... N16 können über Lötbrücken LbI ... Lbl6 entweder mit einer Leitung Ll oder einer Leitung L2 verbunden werden, wobei die Leitung Ll die Summe der Impulse der positiven Summanden und die Leitung L2 die Summe der Impulse der negativen Summanden bildet. Die Ausgänge Al ... /416 stehen über NOR-Gatter G21 ... G51 mit den Setzeingängen der binären Zähler Nl-Zä ... N16 is reported, which form the denominator of the sixteen division ratios. The outputs Al ... A16 of the preselection levels Nl ... N16 can be connected via solder bridges LbI ... Lbl6 either to a line Ll or a line L2 , the line Ll being the sum of the pulses of the positive summands and the line L2 being the Sum of the impulses of the negative summands forms. The outputs Al ... / 416 are available via NOR gates G21 ... G51 with the set inputs of the binary counters Nl-z ...

*5 N16-ZÜ in Verbindung. Die Speicherelemente SPl ... SP16 sowie der Ereignisspeicher ESP und die Zählstufen Nl-Zä ... N16-Zä können über eine Nullstelleitung NL in eine bestimmte Ausgangsstellung (Nullstellung) gebiacht werden. Ferner stehen die Ausgänge der Vorwahlstufen Zl... Z16 des Zählers mit den entsprechenden Summandenspeichern SPl ... SP16 in Rückstellverbindung.* 5 N16-ZÜ in connection. The memory elements SPl ... SP16 and the event memory ESP and the counting stages Nl -Ze ... N16 -Ze can be brought into a specific starting position (zero position) via a zero line NL. Furthermore, the outputs of the preselection stages Zl ... Z16 of the counter are in reset connection with the corresponding summand memories SPl ... SP16.

Es wird angenommen, daß über den Eingang £1 ein Impuls an den Speicher SPl gelangt ist und von diesem registriert wurde. Wie bereits zuvor erwähnt, steuert der Multiplexer M nacheinander die Speicherelemente SPl ... SP16 an und prüft, ob eines der Speicherelemente einen Eingangsimpuls aufgenommen hat. Schaltet nun der Multiplexer M in die Stellung 1, d.h. wird das Speicherelement SPl angesteuert, so können die Taktimpulse Tl des Taktgenerators Tüber das UND-Gatter Gl den Ereignisspeicher ESP setzen. Der Ausgang Q des Ereignisspeichers ESP liegt damit auf »I«, während der komplementäre Ausgang Q nach logisch »0« schaltet. Infolgedessen sperrt das UND-Gatter G17 die Taktimkpulse 71 des Taktgebers T für den Multiplexer M, so daß dieser in seiner augenblicklichen Lage verharrt. Die Taktimpulse Tl werden über UND-Gatter G19 und G20 den binären Zählern Z-Zä und Nl-Zä zugeführt, da einerseits das Gatter G19 durch den Ausgang Q des Ereignisspeichers ESP und das UND-Gatter G20 über den Ausgang 1 des Multiplexers M angewählt wurde.It is assumed that a pulse has reached the memory SP1 via the input £ 1 and has been registered by it. As already mentioned above, the multiplexer M controls the memory elements SP1 ... SP16 one after the other and checks whether one of the memory elements has received an input pulse. Now switches the multiplexer M to position 1, that is, the SPI memory element is activated, the clock pulses of the clock generator can Tl Tüber the AND gate Gl set the event memory ESP. The output Q of the event memory ESP is thus on "I", while the complementary output Q switches to logic "0". As a result, the AND gate G17 blocks the clock pulse 71 of the clock generator T for the multiplexer M so that it remains in its current position. The clock pulses Tl are fed to the binary counters Z-Za and Nl-Za via AND gates G19 and G20, since on the one hand the gate G19 was selected by the output Q of the event memory ESP and the AND gate G20 via the output 1 of the multiplexer M. .

Wie zuvor ausgeführt wurde, wird die Stellung des Binärzählers Z-Zä über die Decodierstufe DZa an die Vorwahlstufe Zl gemeldet, weiche vom Multiplexer M über den Ausgang 1 angesteuert wurde. In dieser Stellung des Multiplexers M wird in der Vorwahlstufe Zl ein Gatter aktiviert, das dann durchschaltet, wnn der binäre Zähler Z-Zä eine Stellung erreicht hat, die dem vorprogrammierten Zähler des Summanden 1 entspricht. Der Multiplexer M bestimmt also, welcher der vorprogrammierten Zähler Zl ... Z16 in der Vorwahlstufe jeweils gebildet wird.As previously stated, the position of the binary counter Z-Z is reported via the decoding stage DZa to the preselection stage Zl, which was controlled by the multiplexer M via the output 1. In this position of the multiplexer M , a gate is activated in the preselection stage Z1, which then switches through when the binary counter Z-Za has reached a position which corresponds to the preprogrammed counter of the summand 1. The multiplexer M thus determines which of the preprogrammed counters Z1 ... Z16 is formed in each case in the preselection stage.

Die Programmierung der einzelnen Zählerwerte kann durch Codierstecker oder im einfachsten Falle durch Lötbrücken vorgenommen werden.The programming of the individual counter values can be done using coding plugs or in the simplest case be made by solder bridges.

Nachdem der binäre Zähler Z-Zä die vom Multiplexer M aufgerufene Vorwahl Zl erreicht hat, wird ein Rückstellbefehl RUZl abgegeben. Dieses Signal stellt den Ereignisspeicher ESP über das ODER-Gatter G18 und den Summandenspeicher 5Pl zurück. Da das Signal am Ausgang Q des Ereignisspeichers ESP verschwindet, sperrt das UND-Gatter G19, so daß die Taktimpulse 71 nicht mehr in den binären Zähler Z-Zä gelangen können. Dagegen schalten die Taktimpulse 71 über das UND-Gatter G17 den Multiplexer M weiter. Dadurch wird über ein R-C-Glied ein Rückslellimpuls (Nullstellimpuls) auf den Binärzähler Z-Zä gegeben. Der Multiplexer M sucht nun den nächsten Eingangsspeicher, in dem ein Impuls aufgefangen wurde. Hierauf laufen die eben beschriebenen Vorgänge erneut ab.After the binary counter Z-Z has reached the preset Zl called up by the multiplexer M , a reset command RUZl is issued. This signal resets the event memory ESP via the OR gate G18 and the summand memory 5Pl. Since the signal at the output Q of the event memory ESP disappears, the AND gate G19 blocks so that the clock pulses 71 can no longer get into the binary counter Z-z . In contrast, the clock pulses 71 switch the multiplexer M on via the AND gate G17. As a result, a reset pulse (zero setting pulse) is sent to the binary counter Z-Za via an RC element. The multiplexer M is now looking for the next input memory in which a pulse has been captured. The processes just described then run again.

Der zum Zähler Zl zugehörige Nenner Nl wird durch die entsprechende Vorwahlstufe Nl festgelegt, die mit dem entsprechenden Ausgang der Decodierschaltung DNl verbunden wurde. Die Decodierschaltung DNl meldet die entsprechende Stellung des binären Zählers Nl-Zä. The denominator Nl belonging to the numerator Zl is determined by the corresponding preselection stage Nl , which was connected to the corresponding output of the decoding circuit DNl . The decoding circuit DNl reports the corresponding position of the binary counter Nl -za.

Wie bereits zuvor ausgeführt, werden beim Setzen des Ereignisspeichers ESP laufend die Taktimpulse 7Ί nicht nur in die Zählstufe Z-Zä, sondern auch in die vom Multiplexer M angesteuerte Zählstufe Nl-Zä für den eingestellten Nenner Nl eingegeben. Erreicht z.B. der Zähler Nl-Zä die eingestellte Vorwahl Nl, so wird ein Impuls auf die positive Summandenleitung Ll gegeben und gelangt so in das eigentliche Summenzählwerk SZ, das die Impulse vorzeichenrichtig verarbeitet. Die Festlegung des Vorzeichens für die einzelnen Summanden geschieht durch Codierstecker oder Lötbrücken LbI bzw. Lbl6. Über das Gatter G21 wird der binäre Zähler Nl-Zä durch den Ausgangsimpuls NUNl in die Nullage zurückgestellt. As already stated before, when the event memory ESP is set, the clock pulses 7Ί are continuously entered not only into the counting stage Z-z, but also into the counting stage Nl-z, controlled by the multiplexer M, for the set denominator Nl . If, for example, the counter Nl -za reaches the preset Nl, a pulse is sent to the positive summand line Ll and thus reaches the actual totalizer SZ, which processes the pulses with the correct sign. The sign for the individual summands is determined using coding plugs or solder bridges LbI or Lbl6. The binary counter Nl -za is reset to the zero position by the output pulse NUNl via the gate G21.

Bei der vorliegenden elektronischen Impulsanpassung werden die Impulswerte Cl, Cl... Cn der Eingangsirnpuise (Summandenimpulse) mit dem Teilerverhältnis ZIN multipliziert, wobei der Zähler Z und der Nenner N ganzzahlig sind und im Bereich ZIN — 16/1 ... L/16 liegen. Damit werden die Eingangsimpulswerte Cl... Cn (z. B. kWh/Imp) auf die folgenden Ausgangsimpulswerligkeiten Q umgeformt: In the present electronic pulse adaptation, the pulse values Cl, Cl ... Cn of the input pulses (summand pulses) are multiplied by the division ratio ZIN , the numerator Z and the denominator N being integers and in the range ZIN - 16/1 ... L / 16 lie. This converts the input pulse values Cl ... Cn (e.g. kWh / Imp) to the following output pulse values Q:

CA = Cl C A = Cl

Zl/Nl ... CAn = ChZl / Nl ... C An = Ch

ZnI Nn.ZnI Nn.

Mit der elektronischen Schaltungsanordnung gemäß der Erfindung kann nicht nur eine Übersetzung Z/N < 1, sondern auch Z/N > 1 realisiert werden.With the electronic circuit arrangement according to the invention, not only a gear ratio Z / N < 1, but also Z / N> 1 can be realized.

Ist der Zähler Z größer als der Nenner N, so ist es möglich, daß mehrere Impulse von der Nennerbaugruppc abgegeben werden, bevor die Zählervorwahl erreicht wird. In diesem Fall wäre eine Impulsvervielfachung realisiert, weil ein Eingangsimpuls mehrere Ausgarigsimpulse ergibt.If the numerator Z is greater than the denominator N, it is possible that several pulses are emitted by the denominator assembly before the counter preselection is reached. In this case, a pulse multiplication would be implemented because one input pulse results in several compensation pulses.

Fig. 2 zeigt, wie beispielsweise ein Teilerverhältnis ZIN = 3/7 realisiert werden kann. In der Zeile a sind in Abhängigkeit von der Zeit die Eingangsimpulse, in Zeile b die Zählerimpulse, in Zeile c die Nennerimpulse und in Zeile d die Ausgangsimpulse dargestellt. Daraus ist zu ersehen, daß nach sieben Eingangsimpulsen drei Ausgangsimpulse abgegeben werden.FIG. 2 shows how, for example, a division ratio ZIN = 3/7 can be implemented. In line a , the input pulses are shown as a function of time, in line b the numerator pulses, in line c the denominator pulses and in line d the output pulses. It can be seen from this that after seven input pulses three output pulses are emitted.

Fig. 3 zeigt, wie beispielsweise das Teilerverhältnis Zl N = 7/3 gebildet werden kann. In der Zeile α sind wiederum die Eingangsimpulse, in Zeile b die Zähler impulse, in Zeile c die Nennerimpuls und in Zeile el die Ausgangsimpulse dargestellt. Daraus ist zu ersehen, daß drei Eingangsimpulse (Zeile a) sieben Ausgangsimpulse (Zeile b) ergeben. Es handelt sich also um eine Impulsvervielfachung, während in Fig. 2 eine Impulsteilung vorgenommen worden ist.Fig. 3 shows how, for example, the division ratio Zl N = 7/3 can be formed. The input pulses are again shown in line α , the numerator pulses in line b , the denominator pulse in line c and the output pulses in line el. It can be seen that three input pulses (line a) seven output pulses (line b) result. It is therefore a matter of a pulse multiplication, while in Fig. 2 a pulse division has been made.

Hierzu 1 Blatt Zeichnungen1 sheet of drawings

Claims (9)

Patentansprüche:Patent claims: 1. Elektronische Schaltungsanordnung zur Anpassung der Wertigkeit der von mehreren Summanden kommenden Impulse, insbesondere für elektronische Summen-Fernzählgeräte mit negativen und positiven Summanden, dadurch gekennzeichnet, daß die Impulswerte (C4) der Summandenimpulse (C) zeitlich nacheinander mit einem der Anpassung entsprechenden Teilerverhältnis (Z/N) multiplizierbar sind, wouei Z und N ganze Zahlen sind.1. Electronic circuit arrangement for adapting the valency of the pulses coming from several summands, especially for electronic summation remote counting devices with negative and positive summands, characterized in that the pulse values (C 4 ) of the summand pulses (C) successively with a division ratio corresponding to the adaptation (Z / N) are multipliable, where Z and N are integers. 2. Schaltungsanordnung nach Anspruch 1, dadurch gekennzeichnet, daß die von den einzelnen Summanden eintreffenden Impulse (Cl ... Cn) in einem jedem Summanden zugeordneten Speicherelement (Summandenspeicher 5Pl... 5P16) einspeicherbar sind, daß die einzelnen Summandenspeicher (5Pl... 5P16) und die den einzelnen Summanden zugeordneten Zählstufen für den Zähler (Z-Zä) und für den Nenner (Nl-Zä ... N16- Zä) mit Hilfe einer von einem Taktgeber (T) fortschaltbaren Multiplexerschaltung (M) über UND-Gatter (Gl ... G16) nacheinander ansteuerbar sind, daß die Taktimpulse (Tl) des Taktgebers ( T) sämtlichen Zählstufen (Z-Zä bzw. Nl-Zä ... NlO-Za) über UND-Gatter (G19 bzw. GlO ... GSO) zugeführt sind, daß beim Vorhandensein eines im Summandenspeicher (5Pl ... 5P16) eingespeicherten Impulses (Cl ... C16) dieser mit Hilfe der Taktimpulse (72) des Taktgebers (T) in einen allen Speicherelementen (5Pl ... 5P16) gemeinsamen weiteren Speicher (Ereignisspeicher ESP) übertragbar ist, wobei dieser Speicher (ESP) veranlaßt, daß über einen Ausgang (Q) das der Zählstufe (Z-Zä) vorgeschaltete UND-Gatter (G19) für die Taktimpulse (Tl) freigegeben ist, während über ein an dem komplementären Ausgang (Q) angeschlossenes UND-Gatter (G17) die Taktimpulse (71) zum Multiplexer (M) gesperrt sind und daß die Zählstufen (Z-Zä bzw. Nl-Zä ... N16-ZÖ) für den Zähler bzw. Nenner ihre jeweilige Stellung über Decodierstufen (DZä bzw. DNl ... DN16) an Vorwahlstufen (Zl... Z16 bzw. Nl... N16) melden, wobei die Vorwahlstufen (Zl ... Z16) für den Zähler nach Erreichen der vorgewählten Stellung den Ereignisspeicher (ESP) in seine Ausgangslage zurückstellen, so daß die Taktimpulse (71) den Multiplexer (M) zur Abfrage des nächsten Summandenspeichers (5Pl ... 5P16) weiterschalten können, während die Vorwahlstufen (Nl ... N16) für den Nenner bei Erreichen ihrer vorgewählten Stellung einen Impuls auf eine gemeinsame Sammelleitung (Ll bzw. Ll) abgeben.2. Circuit arrangement according to Claim 1, characterized in that the pulses (Cl ... Cn) arriving from the individual summands can be stored in a memory element (summand memory 5Pl ... 5P16) assigned to each summand, so that the individual summand memories (5Pl .. . 5P16) and the counting stages assigned to the individual summands for the numerator (Z-Z) and for the denominator (Nl-Z ... Gates (Gl ... G16) can be controlled one after the other so that the clock pulses (Tl) of the clock generator (T) of all counting stages ( Z-z or Nl-z ... NlO-Za) via AND gates (G19 or GlO ... GSO) are supplied so that if a pulse (Cl ... C16) stored in the summand memory (5Pl ... 5P16) is present, it is transferred to one of all memory elements (5Pl. .. 5P16) shared further memory (event memory ESP) can be transferred, whereby this memory r (ESP) causes the AND gate (G19) for the clock pulses (Tl) connected upstream of the counting stage ( Z-Z ) to be released via an output (Q), while an AND connected to the complementary output (Q) Gate (G17) the clock pulses (71) to the multiplexer (M) are blocked and that the counting stages (Z -Ze or Nl -Zo . DNl ... DN16) to the preselection levels (Zl ... Z16 or Nl ... N16), whereby the preselection levels (Zl ... Z16) for the counter are in the event memory ( ESP) after reaching the preselected position Reset the initial position so that the clock pulses (71) can switch the multiplexer (M) to interrogate the next summand memory (5Pl ... 5P16), while the preselection levels (Nl ... N16) for the denominator send a pulse when they reach their preselected position to a common collecting line (Ll or Ll) . 3. Schaltungsanordnung nach Anspruch 2, dadurch gekennzeichnet, daß zur Bildung der Zähler aller Summanden nur eine Zählstufe (Z-Zä) vorgesehen ist, die vom Ereignisspeicher (ESP) über das dieser Zählstufe zugeordnete UND-Gatter (G19) ansteuerbar ist und die ihre jeweilige Stellung über eine Decodierstufe (DZä) an eine vom Multiplexer (M) vorgewählte Vorwahlstufe (Zl ... Z16) meldet, welche nach Erreichen der vorgewählten Stellung über ein ODER-Gatter (G18) den Ereignisspeicher (ESP) und den zugeordneten Summandenspeicher (5Pl ... 5P16) zurück-3. Circuit arrangement according to claim 2, characterized in that only one counting stage (Z-Z) is provided to form the counters of all summands, which can be controlled by the event memory (ESP) via the AND gate (G19) assigned to this counting stage and its reports the respective position via a decoding stage (DZä) to a preselected preselection stage (Zl ... Z16) selected by the multiplexer (M), which after reaching the preselected position via an OR gate (G18) reports the event memory (ESP) and the assigned summand memory ( 5Pl ... 5P16) back- stellt.represents. 4. Schaltungsanordnung nach Anspruch 3, dadurch gekennzeichnet, daß die Ansteuerung des Ereignisspeichers.(ESP) über ein jedem Summanden zugeordnetes UND-Gatter (Gl ... G16) folgt, das vom zugeordneten Summandenspeicher (5Pl ... 5P16) und dem zugeordneten Ausgang (1... 16) des Multiplexers (M) sowie von Impulsen (Tl) des Taktgebers (T) seine UND-Bedingungen erhält.4. Circuit arrangement according to claim 3, characterized in that the control of the event memory. (ESP) via an AND gate (Gl ... G16) assigned to each summand follows, which is followed by the assigned summand memory (5Pl ... 5P16) and the assigned output (1 ... 16) of the multiplexer (M) as well as pulses ( Tl) of the clock (T) receives its AND conditions. 5. Schaltungsanordnung nach Anspruch 4, dadurch gekennzeichnet, daß der Ausgang der den Summanden zugeordneten UND-Gatter (Gl ... G16) über einen Inverter (/) mit dem Setzeingang der Zählstufe (Z-Zä) des Zählers verbunden ist.5. Circuit arrangement according to claim 4, characterized in that the output of the AND gates assigned to the summands (Gl ... G16) is connected via an inverter (/) to the set input of the counting stage (Z-Z) of the counter. 6. Schaltungsanordnung nach Anspruch 3 bis 5, dadurch gekennzeichnet, daß die Ausgänge der Vorwahlstufen (Nl... N16) mit den Setzeingängen der zugeordneten Zählstufen (TVl ... N16- Za) des Nenners verbunden sind.6. Circuit arrangement according to Claim 3 to 5, characterized in that the outputs of the preselection stages (Nl ... N16) are connected to the set inputs of the associated counting stages (TVl ... N16- Za) of the denominator. 7. Schaltungsanordnung nach Anspruch 6, dadurch gekennzeichnet, daß die Ausgänge der Vorwahlstufen (Nl ... N16) des Nenners mit den Setzeingängen der zugeordneten Zählstufen (Nl ... Nie-Zä) über NOR-Gatter (G21 ... G51) verbunden sind, wobei ein Eingang mit einer Nullstelleitung verbunden ist.7. Circuit arrangement according to claim 6, characterized in that the outputs of the preselection stages (Nl ... N16) of the denominator with the set inputs of the associated counting stages (Nl ... Nie -za) via NOR gates (G21 ... G51) are connected, one input being connected to a zero line. 8. Schaltungsanordnung nach einem der Ansprüche 1 bis 7, dadurch gekennzeichnet, daß die Vorwahl der Zählstufen mit Hilfe von Codierstekkern oder Lötbrücken vorgenommen ist.8. Circuit arrangement according to one of claims 1 to 7, characterized in that the The counting levels are preselected with the aid of coding plugs or solder bridges. 9. Schaltungsanordnung nach einem der Ansprüche 1 bis 8, dadurch gekennzeichnet, daß die Festlegung des Vorzeichens für die einzelnen Summanden durch Codierstecker oder Lötbrükken (LbI ... Lbl6) vorgenommen wird, die die Ausgänge der Vorwahlstufen (Nl ... N16) des Nenners mit den entsprechenden Sammelleitungen (Ll und Ll) für die positiven und negativen Summanden verbinden.9. Circuit arrangement according to one of claims 1 to 8, characterized in that the determination of the sign for the individual summands by coding plugs or solder bridges (LbI ... Lbl6) is made, which the outputs of the preselection stages (Nl ... N16) of the Connect the denominator to the corresponding collecting lines (Ll and Ll) for the positive and negative summands.
DE19722246915 1972-09-25 1972-09-25 Electronic circuit arrangement for adapting the value of the impulses coming from several summands Expired DE2246915C3 (en)

Priority Applications (5)

Application Number Priority Date Filing Date Title
DE19722246915 DE2246915C3 (en) 1972-09-25 Electronic circuit arrangement for adapting the value of the impulses coming from several summands
CH1216973A CH580845A5 (en) 1972-09-25 1973-08-24
IT2903273A IT993281B (en) 1972-09-25 1973-09-18 ELECTRONIC CIRCUIT ARRANGEMENT TO ADAPT THE VALENCE OF THE PULSES CORRESPONDING TO MORE ADDEN THAN IN ORDER TO OBTAIN HOMOGENEOUS VALUES
JP10686673A JPS4973045A (en) 1972-09-25 1973-09-21
FR7334135A FR2200700B1 (en) 1972-09-25 1973-09-24

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19722246915 DE2246915C3 (en) 1972-09-25 Electronic circuit arrangement for adapting the value of the impulses coming from several summands

Publications (3)

Publication Number Publication Date
DE2246915A1 DE2246915A1 (en) 1974-04-04
DE2246915B2 DE2246915B2 (en) 1976-03-11
DE2246915C3 true DE2246915C3 (en) 1976-10-28

Family

ID=

Similar Documents

Publication Publication Date Title
DE2539628A1 (en) CIRCUIT ARRANGEMENT
DE1537188B2 (en) Arrangement for zero point readjustment of an encoder in pulse code modulation systems
DE2246915C3 (en) Electronic circuit arrangement for adapting the value of the impulses coming from several summands
DE2061473B2 (en) Arrangement for program control
DE2406485A1 (en) CIRCUIT ARRANGEMENT FOR COMPARING THE FREQUENCIES OF TWO PULSE TRAINING
DE2015734C3 (en) Device for the serial introduction of information from an encryptor into a shift register
DE2739709C2 (en) Electronic watt hour meter
DE2246915B2 (en) ELECTRONIC CIRCUIT ARRANGEMENT FOR ADAPTING THE VALUE OF THE IMPULSES COMING FROM SEVERAL SUMMANDS
DE2120578A1 (en) Digital control device
DE2609640C2 (en) Digital control system
DE1076975B (en) Electronic calculator, mainly for decadic calculations
DE1219973B (en) Method and circuit arrangement for reducing the number of digits required for the transmission of a coded value, in particular in PCM systems
DE2424930B2 (en) Arrangement for analog / digital conversion
DE2714565C2 (en) Selective call evaluator
DE1623625B2 (en) Device for determining and displaying a digital measured value
DE1499172C3 (en) Electronic multiplier
DE2559261A1 (en) Pulse counter with large counting range - has divider&#39;s new dividing factor stored when main counter overflows
DE2102808B2 (en) DIGITAL FREQUENCY DIVIDER
DE1944191C (en) Arrangement for converting analog values into digital values
DE1524263B2 (en) CIRCUIT FOR CHECKING A BINARY COUNTER
DE3916482A1 (en) PCM signal conversion into pulse width modulated signals - supplying bit-reduced data words to presettable counter data inputs
DE2458130C3 (en) Radio receiver or the like with a selective call evaluator
DE3300970A1 (en) DIGITAL CODER
DE1142908B (en) Process for converting values encoded in Gray code into analog values
DE2510862B2 (en) Device for accepting any modulated and coded pulse telegrams in telecontrol systems for a programmed computer