DE2212069A1 - PROGRAM-CONTROLLED DATA PROCESSING SYSTEM WITH PARALLEL OPERATION OF TWO OR MORE IDENTICAL SYSTEM UNITS - Google Patents

PROGRAM-CONTROLLED DATA PROCESSING SYSTEM WITH PARALLEL OPERATION OF TWO OR MORE IDENTICAL SYSTEM UNITS

Info

Publication number
DE2212069A1
DE2212069A1 DE2212069A DE2212069A DE2212069A1 DE 2212069 A1 DE2212069 A1 DE 2212069A1 DE 2212069 A DE2212069 A DE 2212069A DE 2212069 A DE2212069 A DE 2212069A DE 2212069 A1 DE2212069 A1 DE 2212069A1
Authority
DE
Germany
Prior art keywords
units
parallel
program
memory
processing units
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
DE2212069A
Other languages
German (de)
Inventor
Josef Dipl Ing Huber
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Siemens AG
Original Assignee
Siemens AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority to BE793400D priority Critical patent/BE793400A/en
Application filed by Siemens AG filed Critical Siemens AG
Priority to DE2212069A priority patent/DE2212069A1/en
Priority to FR7246838A priority patent/FR2175734B1/fr
Priority to GB576973A priority patent/GB1412177A/en
Priority to CH212973A priority patent/CH553449A/en
Priority to CA164,688A priority patent/CA985420A/en
Priority to ZA731418A priority patent/ZA731418B/en
Priority to AU52960/73A priority patent/AU477755B2/en
Priority to NL7303370A priority patent/NL7303370A/xx
Priority to IT21381/73A priority patent/IT981249B/en
Priority to LU67198A priority patent/LU67198A1/xx
Publication of DE2212069A1 publication Critical patent/DE2212069A1/en
Priority to US05/543,647 priority patent/US3978327A/en
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/16Error detection or correction of the data by redundancy in hardware
    • G06F11/1629Error detection by comparing the output of redundant processing systems
    • G06F11/1641Error detection by comparing the output of redundant processing systems where the comparison is not performed by the redundant processing components
    • G06F11/1645Error detection by comparing the output of redundant processing systems where the comparison is not performed by the redundant processing components and the comparison itself uses redundant hardware
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q3/00Selecting arrangements
    • H04Q3/42Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker
    • H04Q3/54Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker in which the logic circuitry controlling the exchange is centralised
    • H04Q3/545Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker in which the logic circuitry controlling the exchange is centralised using a stored programme
    • H04Q3/54541Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker in which the logic circuitry controlling the exchange is centralised using a stored programme using multi-processor systems
    • H04Q3/5455Multi-processor, parallelism, distributed systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2201/00Indexing scheme relating to error detection, to error correction, and to monitoring
    • G06F2201/845Systems in which the redundancy can be transformed in increased performance

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Hardware Redundancy (AREA)

Description

SIEIvIENS AKTIEiTGESELLSCHAFT München 2, 13. MRZ 1972SIEIvIENS AKTIEiTGESELLSCHAFT München 2, March 13, 1972

Berlin und München ' Witteisbacherplatz 2Berlin and Munich 'Witteisbacherplatz 2

VPA 72/2021 2212069 VPA 72/2021 2212069

Programmgesteuertes Datenverarbeitung^system mit Parallelbetrieb zweier oder mehrerer identischer SystemeinheitenProgram-controlled data processing system with parallel operation two or more identical system units

Die Erfindung betrifft ein programmgesteuertes Datenverarbeitungssystem, insbesondere speicherprogrammiertes Fernmeldevermittlungssystem für binäre codierte Nachrichten, bei dem zentrale Verarbeitungseinheiten mit zentralen Speichereinheiten verkehren, die alle zur Lösung der vermittlungstechnischen Aufgaben notwendigen Daten und Programme aufnehmen und bei de/n zur Erhöhung der Betriebssicherheit jeweils mindestens zwei identisch aufgebaute Verarbeitungseinheiten und/oder mindestens zwei identisch aufgebaute Speichereinheiten derart parallel geschaltet werden können, daß sie gleiche Aufgaben gleichzeitig und synchron zueinander ausführen, wobei die von parallellaufenden Systemeinheiten abgegebenen Informationen verglichen werden und im Falle eines Fehlers die Übernahme der Information in die jeweils korrespondierenden Systemeinheiten verhindert wird.The invention relates to a program-controlled data processing system, in particular memory-programmed telecommunications switching system for binary coded messages, in which central processing units with central storage units transport all of the data and programs required to solve the switching tasks record and at de / n to increase operational safety at least two identically structured processing units and / or at least two identically structured storage units can be connected in parallel in such a way that they perform the same tasks simultaneously and synchronously with one another execute, with those of system units running in parallel provided information are compared and, in the event of an error, the transfer of the information to the respective corresponding System units is prevented.

Es ist bereits ein programmgesteuertes, insbesondere als Datenvermittlungssystem eingesetztes Datenverarbeitungssystem bekannt (D3P 1 300 138, DBP 1 905 659, DOS 1 942 189), das aus mehreren Systemeinheiten aufgebaut ist,(Fig. 1). Zu diesen Systemeinheiten gehören die Verarbeitungseinheiten und mindestens eine Speichereinheit. Die Verarbeitungseinheiten haben untereinander keine Verbindung und verkehren unabhängig voneinander mit den Speichereinheiten. Eine Speiehereinheit ist aus dem.Arbeitsspeicher, beispielsweise einein Kernspeicher, der die zur Lösung der vermittlungstechnischen Aufga-It is already a program-controlled data processing system used in particular as a data exchange system known (D3P 1 300 138, DBP 1 905 659, DOS 1 942 189), which is composed of several system units (Fig. 1). These system units include the processing units and at least one storage unit. The processing units have no connection with one another and operate independently from each other with the storage units. A storage unit is from the working memory, for example a core memory, who is responsible for solving the switching task

VPA 9/411/1292 Tke/Eam - 2"- VPA 9/411/1292 Tke / Eam - 2 "-

309839/0569309839/0569

ben notwendigen Daten und Programme enthält, der Speicheroperationssteuerung für den Ablauf der verschiedenen Speicheroperationen, der Speicheranforderungssteuerung für die Zuteilung der Speicherzyklen an die anfordernden Verarbeitungseinheiten und der Progranimanforder.ungssteuerung zum Anfordern von Programmen durch die Verarbeitungseinheiten aufgebaut. Die Verarbeitungseinheiten sind über System-Normanschlüsse mit den Speichereinheiten verbunden. Ihre Zyklusanforderungen an die Speichereinheiten werden entsprechend der Priorität ihres Normanschlusses am Speicher behandelt. Eine Beschreibung der ZyklusZuteilung und der Steuerung im Speicher findet sich beispielsweise in der DOS 1 944 483.ben necessary data and programs contains, the memory operation control for the flow of the various memory operations, the memory request control for the Allocation of memory cycles to the requesting processing units and the program request control for requesting of programs built by the processing units. The processing units are via system standard connections connected to the storage units. Your cycle requirements to the storage units are treated according to the priority of their standard connection to the storage unit. One Description of the cycle allocation and the control in the memory can be found, for example, in DOS 1 944 483.

Zur Erhöhung der Betriebssicherheit und der Verfügbarkeit eines solchen Systems ist es bekannt, .alle oder auch nur bestimmte Systemeinheiten zweifach oder mehrfach vorzusehen (modularer Aufbau). Dieser Aufbau bietet wegen der Austauschbarkeit identischer Systemeinheiten die Möglichkeit, bei fehlerhaftem Arbeiten einer Systemeinheit deren Aufgaben durch die jeweils andere ausführen zu lassen. Das fehlerhafte Arbeiten wenigstens einer der parallellaufenden Systemeinheiten oder eine Störung des Synchronismus wird durch Vergleich der von den parallellaufenden Systemeinheiten abgegebenen Informationen festgestellt. Wird der Synchronismus parallellaufender Systemeinheiten gestört oder sind deren abgegebene Informationen nicht identisch, so führt das Vergleichsergebnis zur Fehlermeldung. In der DOS 1 942 189 ist bereits eine Anordnung zur Parallelschaltung mehrerer Systemeinheiten beschrieben, die einen für eine Gruppe von Systemeinheiten zentralen Vergleicher benutzt, an den die Systemeinheiten ständig oder zumindest dann, wenn Parallelbetrieb gewünscht wird, angeschlossen sind. Dieser zentrale Vergleicher wird zeitlich gestaffelt betrieben. Das bedeutet, daß parallel geschaltete Systemeinheiten während eines ihnen zugeteilten Speicherzyklus den Vergleicher benutzen und im nächsten Speicherzyklus eine andere Gruppe parallelTo increase the operational safety and availability of such a system, it is known. All or only certain System units to be provided twice or more than once (modular structure). This structure offers interchangeability identical system units the possibility of performing their tasks in the event of faulty work of a system unit to let the other perform. The incorrect operation of at least one of the parallel system units or the synchronism is disturbed by comparing the information given by the system units running in parallel established. If the synchronism of system units running in parallel is disturbed, or if their information is released not identical, the comparison result leads to an error message. There is already an arrangement in DOS 1 942 189 described for the parallel connection of several system units, which have a central comparator for a group of system units used to which the system units are permanently or at least when parallel operation is desired, connected. This central comparator is operated staggered over time. This means that system units connected in parallel during use the comparator in a memory cycle assigned to them and another group in parallel in the next memory cycle

VPA 9/41 i/i 292 309839/0669 "3"VPA 9/41 i / i 292 309839/0669 " 3 "

geschalteter Systemeinheiten mit dem Vergleicher verbunden wird. Derartige zentrale Vergleicher, die beispielsweise gleichseitig mehrere Paare parallellaufender Systemeinheiten bedienen müssen, sind jedoch in Verarbeitungssysteiner· mit besonders hoher Arbeitsgeschwindigkeit nicht mehr brauch- · bar, weil neben der Verzögerung des Datenflusses bis zum Vorliegen des Vergleichsergebnisses des Vergleichers noch eine weitere Wartezeit in Kauf genommen werden muß, die dadurch zustande kommt, daß der Vergleicher während eines Arbeitszyklus nur die Information eines einzigen Paares parallellaufender Systemeinheiten verarbeiten 2*ann. Nun wäre es allerdings möglich, diese Schwierigkeit zu umgehen und allen Gruppen identischer Systemeinheiten, die während des Betriebes parallel schaltbar sein sollen, Vergleicher fest zuzuordnen. An jeder Systemeinheit, die mit anderen parallellaufenden Systemeinheiten verkehrt, wären dann spezielle Doppel- oder Mehrfachanschlüsse notwendig. Am Beispiel eines Doppelanschlusses soll dies noch näher erläutert v/erden. Einem bestimmten Signal, beispielsweise dem Signal' "Zyklusanforderung", das von zwei Verarbeitungseinheiten an eine Speiehereinheit gesendet wird, wären dann zwei Eingänge zugeordnet, die mit der Speichereinheit und mit dem Vergleicher verbunden sind..Diese Eingänge müssen innerhalb der Speichereinheit mit Hilfe von Gatter- schaltungen wieder zusammengeführt werden. Ein solcher Doppelanschluß erfordert also nicht nur zusätzlichen technischen .Aufwand, der proportional der Anzahl der vorzusehenden Parallelanschlüsse ist, sondern bewirkt auch eine Geechwindigkeitseinbuße, die durch den Vergleich und durch die Zusammenführung der Eingänge zustande kommt. Darüber hinaus sind spezielle Doppelanschlüsse nicht ohne Hardware-Änderungen trennbar. Doppelanschlüsse engen daher auch die Anpassungsfähigkeit des Systems für verschiedene Einsatzarten ein.switched system units is connected to the comparator. Such central comparators, for example have to serve several pairs of parallel running system units at the same time, but are in processing systems No longer usable at a particularly high operating speed, because in addition to the delay in the flow of data until it is available of the comparison result of the comparator, a further waiting time must be taken into account, which as a result it comes about that the comparator only receives the information of a single pair of parallel running during a working cycle System units process 2 * ann. Now, however, it would be possible to circumvent this difficulty and be more identical for all groups System units that should be able to be switched in parallel during operation can be permanently assigned to comparators. At every System unit that works with other system units running in parallel wrong, then special double or multiple connections would be necessary. Using the example of a double connection, this will be explained in more detail. A certain signal, for example the signal '"cycle request", which is sent by two processing units is sent to a storage unit, then two inputs would be assigned, which are connected to the memory unit and to the comparator. These inputs must be brought together again within the storage unit with the aid of gate circuits. Such a double connection not only requires additional technical effort, which is proportional to the number of parallel connections to be provided is, but also causes a loss of speed, which is caused by the comparison and merging of the Inputs comes about. In addition, special double connections cannot be separated without hardware changes. Double connections therefore also restrict the adaptability of the system for different types of use.

Der Erfindung liegt daher die Aufgabe zugrunde, ein programmgesteuertes Datenverarbeitungssystem der eingangs angegebenen Art zu schaffen, das die Nachteile der bekannten Verfahren zurThe invention is therefore based on the object of a program-controlled Data processing system specified at the beginning Kind of creating that eliminates the disadvantages of known methods

9/411/1292 309839/0669 _4_9/411/1292 309839/0669 _ 4 _

Parallelschaltung von Systemeinheiten vermeidet.Avoids parallel connection of system units.

Diese Aufgabe wird erfindungsgemäß dadurch gelöst, daß die jeweils zwei parallellaufenden Systemeinheiten zuzuordnenden Vergleichsschaltungen zu beliebigen parallel zu schaltenden Systemeinheiten rangierbar sind.This object is achieved in that the to be assigned to two system units running in parallel Comparison circuits can be routed to any system units to be switched in parallel.

Sine solche Lösung erlaubt bei geringem technischen Aufwand eine freizügige Parallelschaltbarkeit von beliebigen Iiorman-Schlüssen bz-w. Systemeinheiten. Für den Parallelbetrieb vrn Systemeinheiten sind keine zusätzlichen Kabelsteckereinböuplatze erforderlich. Die vorhandenen Hormansehlüsse für unabhängigen Betrieb von Systemeinheiten erfüllen ihre Funktion auch im Parallelbetrieb ohne daß Änderungen daran notwendig sind. Gegenüber eigens vorzusehenden Doppel- oder Dreifachanschlüssen ergeben sich Ersparnisse an Einbauplätzen und Schaltkreisen. Die zur Rangierung der Vergleicher notwendigen Schalter sind von den Systemeinheiten aus, d.h. also auch programmierbar oder manuell zu betätigen. Sin Umstecken von Kabeln ist mit dem Übergang vom unabhängigen Einzelbetrieb auf synchronen Parallelbetrieb von Systemeinheiten nicht verbunden.Such a solution allows with little technical effort a permissive parallel connection of any Iiorman key respectively. System units. For parallel operation vrn System units are not additional cable connector slots necessary. The available hormone nuts for independent Operation of system units also fulfill their function in parallel operation without any changes being necessary are. Compared to specially provided double or triple connections, there are savings in installation space and Circuits. The switches necessary for routing the comparators are from the system units, i.e. Can also be programmed or operated manually. Sin repositioning of cables is with the transition from independent individual operation to synchronous parallel operation of system units not connected.

Die Erfindung wird im folgenden anhand der Zeichnungen erläutert. The invention is explained below with reference to the drawings.

Es zeigen:Show it:

Fig. 1 ein Blockschaltbild eines programmgesteuerten Verarbeitungssystems und1 is a block diagram of a program-controlled processing system and

Fig. 2 die Parallelschaltung zweier Normanschlüsse und einen Vergleicher.2 shows the parallel connection of two standard connections and a comparator.

Fig. 1 zeigt vier Verarbeitungseinheiten VS1 bis VE4, die über iiormanschlüsse an zwei parallellaufende Speichereinheiten angeschlossen sind. Die Speichereinheiten werden synchronFig. 1 shows four processing units VS1 to VE4, the Via iior connections to two parallel storage units are connected. The storage units become synchronous

VPA 9/4-11/1PQ9VPA 9 / 4-11 / 1PQ9

y/4π/ι^ 309839/0569y / 4π / ι ^ 309839/0569

- 5- 2212089- 5 - 2212089

und mit identischen Speicherinhalten "betrieben. Die Verarbeitungseinheiten VE1 und VE2 mögen parallel geschaltet sein. Die Zyklusanforderungen der Verarbeitungseinheiten an die Speichereinheiten v/erden entsprechend der Priorität ihrer Normanschlüsse am Speicher behandelt. Die parallel geschalteten Verarbeitungseinheiten VE1 und VE2 werden von der Speicheranforderungssteuerung der Speichereinheit mit einer Priorität behandelt, die identisch ist mit der bei unabhängigem Betrieb beider Verarbeitungseinheiten höherwertigen Speicherpriorität. Bei der angenommenen Kombination von Systemeinheiten müssen die über die liormanschlüsse NA1 und NA2 von den Verarbeitungseinheiten VE1 und VE2 zur Speicher einheit S1 gesendeten Daten sowie die über die Normanschlüsse NA5 und NA6 von den Verarbeitungseinheiten VE1 und VE2 zur Speichereinheit S2 gesendeten Daten verglichen werden. Ebenso muß der Datenfluß von den parallellaufenden Speichereinheiten S1 und S2 zu den Verarbeitungseinheiten VE1 bis VE4 auf Gleichheit überwacht werden (NA1, NA5; NA2, NA6; NA3, NA7; NA4, NA8). In der Mg. 1 sind die notwendigen Vergleicher durch das Symbol "Kreis mit Gleichheitszeichen" gekennzeichnet.and operated with identical memory contents ". The processing units VE1 and VE2 may be connected in parallel. The cycle requirements of the processing units on the Storage units are treated according to the priority of their standard connections to the storage unit. The parallel connected Processing units VE1 and VE2 are used by the memory request controller the storage unit is treated with a priority that is identical to that of the independent Operation of both processing units with higher priority memory. With the assumed combination of system units, the connections via the lior connections NA1 and NA2 from the Processing units VE1 and VE2 to the storage unit S1 as well as the data sent via the standard connections NA5 and NA6 data sent by the processing units VE1 and VE2 to the storage unit S2 are compared. Likewise must the Data flow from the parallel storage units S1 and S2 to the processing units VE1 to VE4 are monitored for equality (NA1, NA5; NA2, NA6; NA3, NA7; NA4, NA8). In of Mg. 1, the necessary comparators are identified by the symbol "circle with equal sign".

Wird der Synchronismus der parallellaufenden Verarbeitungseinheiten VE1 und VE2 gestört oder sind aus einem anderen Grund die von diesen abgegebenen Informationen nicht identisch, so führt das Vergleichsergebnis zur fehlermeldung. Eine solche Fehlermeldung kann beispielsweise an die Speicheranforderungssteuerung der Speiehereinheit S1 gegeben werden und würde dazu führen, daß die Verbindung zwischen den Verarbeitungseinheiten VE1 und VE2 und der Speichereinheit S1 gesperrt wird. Es ist jedoch auch möglich, durch ein Signal an die Speicheroperationssteuerung den laufenden Kernspeicherzyklus noch in einen·Lesezyklus umzuwandeln. Die eventuell fehlerhafte Information wird dann nicht in den Speicher ■ übernommen. Das Eintreffen einer Fehlermeldung vom Vergleicher V1 wird den parallellaufenden Verarbeitungseinheiten VE1 undThis becomes the synchronism of the parallel processing units VE1 and VE2 are disturbed or the information provided by them is not identical for another reason, the result of the comparison leads to an error message. Such an error message can be sent to the memory request controller, for example given to the storage unit S1 and would lead to the connection between the processing units VE1 and VE2 and the memory unit S1 is blocked. However, it is also possible to check the current core memory cycle by sending a signal to the memory operation controller still to be converted into a · read cycle. The possibly incorrect information is then not stored in the memory accepted. The arrival of an error message from the comparator V1 is transmitted to the parallel processing units VE1 and

VPA 9/411/1292 - 6 -VPA 9/411/1292 - 6 -

309839/0569309839/0569

VE2 von der Speichereinheit 31 mitgeteilt und führt zur Abschaltung beider Verarbeitungseinheiten oder zum Übergang vom Parallelbetrieb zum unabhängigen Betrieb beider Verarbeitungseinheiten und anschließender Prüfung der Einheiten. Sollen vorübergehend die Verarbeitungseinheiten VE3 und VE4 parallellaufen und die Verarbeitungseinheiten VE1 und VE2 unabhängig voneinander arbeiten, so können die Vergleicher V1 und V2 au den Normanschlüssen NA 3 und NA4 bzw. NA7 und NAS rangiert v/erden.VE2 communicated by the memory unit 31 and leads to shutdown both processing units or for the transition from parallel operation to independent operation of both processing units and subsequent testing of the units. Should the processing units VE3 and VE4 run in parallel temporarily and the processing units VE1 and VE2 work independently of one another, so the comparators V1 and V2 to the standard connections NA 3 and NA4 or NA7 and NAS ranked v / earth.

Den Aufbau der Normanschlüsse und eines Vergleichers zeigt Fig. 2. Pig. 2 stellt die Normanschlüsse NA1 und NA2 für die Signale "Zyklusanforderung" ZA und "Zyklusquittung" ZQ dar. Diese Signale werden negiert übertragen, weil sich herausgestellt hat, daß dies übertragungstechnisch günstiger ist. Der Vergleicher V1 für das Signal ZA wird über zwei Kontakte K1 und K2 mit den Signalleitungen ZA1 und ZA2 verbunden. Mjt Hilfe dieser Kontakte, die manuell oder programmiert betätigt werden können, wird· der Vergleicher 71 zu verschiedenen parallel zu schaltenden Uormanschlüssen rangiert. Als drittes Signal wird dem Vergleicher V1 das Signal "Vergleicher ein" VE augeführt. Das vom Vergleicher V1 abgegebene Signal VP sowie die Signale ZA1 und ZA2 werden der Speichereinheit SI zugeführt, die, wie schon beschrieben, aus der Speicheranforderungssteuerung SAPS, der Speicheroperationssteuerung SOPS, der Progranmanforderungssteuerung PAPS und dem Kernspeicher KS aufgebaut ist.Shows the structure of the standard connections and a comparator Fig. 2. Pig. 2 provides the standard connections NA1 and NA2 for the signals "cycle request" ZA and "cycle acknowledgment" ZQ These signals are transmitted negated because it has been found that this is more favorable in terms of transmission technology. The comparator V1 for the signal ZA is connected to the signal lines ZA1 and ZA2 via two contacts K1 and K2. Mjt With the help of these contacts, which can be actuated manually or in a programmed manner, the comparator 71 becomes different in parallel standard connections to be switched. The "comparator on" VE signal is sent to the comparator V1 as the third signal. The signal VP emitted by the comparator V1 and the signals ZA1 and ZA2 are fed to the storage unit SI, as already described, from the memory request control SAPS, the memory operation control SOPS, the program request control PAPS and the core memory KS is built up.

Den an sich selbständigen Normanschlüssen NA1 und NA2 wird durch Schließen der Kontakte K1 und K2 der Vergleicher V1 zugeordnet. Es ergeben sich zwei Betriebsmöglichkeiten. Ist der Vergleicher ausgeschaltet (VE = "0"), so wird jeder Normanschluß unabhängig von einem anderen betrieben. Die Zyklusanforderung führt bei Bearbeitung zu einer Zyklusquittung an die ausgewählte Verarbeitungseinheit. Zyklusanforderungen werdenThe standard connections NA1 and NA2, which are independent in themselves the comparator V1 is assigned by closing the contacts K1 and K2. There are two operating options. Is the Comparator switched off (VE = "0"), each standard connection is operated independently of another. The cycle request leads to a cycle acknowledgment to the selected processing unit. Cycle requirements will be

VPA 9/411/1292 - 7 -VPA 9/411/1292 - 7 -

y/4 Vy / 4 V JJ 309839/0569309839/0569

abhängig von der Priorität am Speicher behandelt. Das Signal "Vergleichsfehler" VF hat ständig den Wert "0". Ist der Vergleicher V1 eingeschaltet (VE = "t"), so befinden sich die v Kormanschlüsse ΪΤΑ1 und ΪΤΑ2 im Parallelbetrieb. Bei gleichzeitiger Zyklusanforderung durch die an beiden Normanschlüssen angeschlossenen Verarbeitungseinheiten erfaßt die Speicheranforderungssteuerung SAFS nur die Zyklenwünsche des in der Priorität as Speicher höherwertigen Normanschlusses, nämlich des Hormanschlusses SA1. Die Signale der am Normanschiuß KA1 angeschlossenen Verarbeitungseinheit VE1 werden verarbeitet und gleichzeitig mit den Signalen der parallel geschalteten Verarbeitungseinheit VE2 verglichen. Die Aussendung der Signale von der Speichereinheit S1 zu den parallel betriebenen Verarbeitungseinheiten VE1 und VE2 erfolgt gleichzeitig an beide. Aus dem Schaltplan des Vergleichers V1 ist leicht zu entnehmen, daß bei VS = "1" (Vergleicher eingeschaltet) .das Signal "Vergleichsfehler" VP den Wert- "0" annimmt, wenn auf den Signalleitungen ZA1 und ZA2 gleiche Potentiale vorliegen und daß das Signal VF den Yfert "1".annimmt, wenn diese Potentiale ungleich sind. Wird weiterhin auf der leitung ZQl das Signal "Zyklusquittung" ausgesendet, so erscheint dieses auch auf der Leitung ZQ2, weil wegen VE = "1" das in das Gatter G1 integrierte Koinzidenzgatter durch das Signal auf der Leitung ZQ1 durchgeschaltet wird.treated depending on the priority at the memory. The signal "comparison error" VF always has the value "0". If the comparator V1 is switched on (VE = "t"), the v Kor connections ΪΤΑ1 and ΪΤΑ2 are in parallel operation. In the case of a simultaneous cycle request by the processing units connected to the two standard connections, the memory request control SAFS only detects the cycle requests of the standard connection with higher priority as memory, namely the HORM connection SA1. The signals from the processing unit VE1 connected to the standard connection KA1 are processed and at the same time compared with the signals from the processing unit VE2 connected in parallel. The signals are sent from the storage unit S1 to the processing units VE1 and VE2 operated in parallel to both of them. From the circuit diagram of the comparator V1 it is easy to see that when VS = "1" (comparator switched on) .the signal "comparison error" VP assumes the value "0" when the same potentials are present on the signal lines ZA1 and ZA2 and that the Signal VF assumes the Yfert "1" if these potentials are not equal. If the "cycle acknowledgment" signal continues to be sent out on line ZQ1, this also appears on line ZQ2 because, because VE = "1", the coincidence gate integrated in gate G1 is switched through by the signal on line ZQ1.

Die Umschaltung vom Zustand "Vergleicher'ausgeschaltet"■in den Zustand "Vergleicher eingeschaltet" geschieht manuell oder programmiert folgendermaßen. Die Programmanforderungssteuerung PAFS der Speichereinheit S1 enthält, wie schon "in der DPS 1 138 beschrieben, ein Programmanforderungsregister, in dem die Verarbeitungseinheiten ein Bit setzen, wenn sie ein Programm' in einer anderen Verarbeitungseinheit anfordern. Dieses Register enthält auch mindestens ein Bit für Parallelbetrieb, das entweder manuell oder durch ein Programm in einer parallel zu schaltenden ersten Verarbeitungseinheit gesetzt wird. Die-Switching from the "comparator switched off" state to ■ The "comparator switched on" state occurs manually or in a programmed manner as follows. The program request control PAFS of the storage unit S1 contains, as already "in the DPS 1 138, a program request register in which the processing units set a bit when they have a program ' request in another processing unit. This register also contains at least one bit for parallel operation, which is set either manually or by a program in a first processing unit to be connected in parallel. The-

VPA 9/411/1292 " - 8 -VPA 9/411/1292 "- 8 -

309839/0569309839/0569

sem Bit für Parallelbetrieb ist im Speicher ein Steuerbereich zugeordnet, in dem notiert wird, welche zweite Verarbeitungseinheit zu der den Parallelbetrieb fordernden Verarbeitungsei nheit parallel geschaltet werden soll. Die aweite Verarbeitungseinheit prüft die Registerstelle für Parallelbetrieb und tritt mit dem genannten Steuerbereich in Verbindung. Damit liegt in beiden parallel zu schaltenden Verarbeitungeinheixen ein Meldung über die Anforderung auf Parallelbetrieb vor. Bevor jedoch der Parallelbetrieb beginnen kann, müssen sich beide Verarbeitungseinheiten in identischen Zuständen befinden. Zu diesem Zweck läuft zunächst in beiden Verarbeitungseinheiten ein Programm ab, mit dem sämtliche Register in den gleichen Zustand gebracht v/erden. Dies bedeutet, daß im Falle einer Programmunterbrechung die den Stand der gerade laufenden Programme kennzeichnenden Daten in der Speichereinheit abgespeichert werden müssen. Ein solches Programm, mit dem die Register beider Verarbeitungseinheiten "geräumt" werden, kann manuell oder programmiert gestartet werden. Ist dieses "Räumprogranim" beendet, so kann der Vergleicher durch ein Signal VE von der Registerstelle für Parallelbetrieb des Programmanforderungsregisters eingeschaltet werden. Damit befinden sich beide Normanschlüsse im Parallelbetrieb. Durch die gleichzeitige Aufnahme der Pro-" grammanforderungen in den Verarbeitungseinheiten beginnen diese den Programmablauf synchron zueinander..Die Speicheranforderungssteuerung SAFS wählt bei gleichzeitiger Zyklusanforderung die in der Priorität am Speicher hoherwertige Verarbeitungseinheit aus und übernimmt deren Daten in die Speichereinheit. Die von der parallel geschalteten nicht ausgewählten Verarbeitungseinheit angebotene Information dient nur zum Vergleich, Umgekehrt entnehmen beide Verarbeitungseinheiten die gleiche Information aus dem Speicher.This bit for parallel operation is a control area in the memory assigned, in which it is noted which second processing unit is the processing requesting parallel operation unit is to be connected in parallel. The other processing unit checks the register for parallel operation and communicates with said control area. This means that there is a parallel processing unit in both of the two processing units a message about the request for parallel operation. However, before parallel operation can begin, Both processing units must be in identical states are located. For this purpose, a program initially runs in both processing units with which all Registers brought into the same state v / earthed. This means that in the event of a program interruption, the State of the currently running programs characterizing data must be stored in the memory unit. One such The program with which the registers of both processing units are "cleared" can be started manually or in a programmed manner will. If this "Räumprogranim" is finished, so can the comparator is switched on by a signal VE from the register location for parallel operation of the program request register will. Both standard connections are now in place in parallel operation. These begin with the simultaneous inclusion of the program requests in the processing units the program sequence is synchronized with each other If there is a simultaneous cycle request, SAFS selects the processing unit of higher priority in the memory and transfers their data to the storage unit. The unselected processing unit connected in parallel The information offered is only for comparison purposes. Conversely, both processing units take the same information from memory.

Eine Rangierung von Vergleichern ist auch dann möglich, wenn drei identische Systemeinheiten parallel betrieben werden.A routing of comparators is also possible when three identical system units are operated in parallel.

VPA 9/411/129? - 9 -VPA 9/411/129? - 9 -

309839/0569309839/0569

Bei Störung in einer der drei Systemeinheiten wird die gestörte Systemeinheit erkannt und abgeschaltet. Der Programmablauf wird hierbei nicht unterbrochen. Bei diesem System sind je Bit drei Vergleicher mit nachgeschalteter Majoritätslogik erforderlich (Vgl. Patentanmeldung P 22 02 231.7).If there is a malfunction in one of the three system units, the malfunctioning System unit recognized and switched off. The program sequence is not interrupted here. In this system there are three comparators per bit with a majority logic connected downstream required (see patent application P 22 02 231.7).

Das oben für Verarbeitungseinheiten beschriebene Verfahren ist auch auf Speichereinheiten anwendbar. In diesem Pail ware davon auszugehen, daß 'eine Verarbeitungseinheit zwei Speichereinheiten mit nicht identischen Informationen asynchron zueinander betreibt. Die in der Zeiteinheit verfügbare Ansah! von Speicherzyklen würde sich damit verdoppeln. Es ist dann möglich, auf synchronen Betrieb mit identischen Speicherinhalten überzugehen. Im Übergangszeitpunkt müßten beide Speichereinheiten in Ruhe und bezüglich anliegender Zyklusanforderungen von anderen Verarbeitungseinheiten identisch sein. Auch in diesem Pail wäre eine Hangierung von Vergleichern möglich.The procedure described above for processing units is also applicable to storage devices. In this pail were assume that 'one processing unit has two storage units operates with non-identical information asynchronously to each other. The Ansah available in the unit of time! of memory cycles would thus double. It is then possible to operate synchronously with identical memory contents to pass over. At the time of transition, both storage units would have to be at rest and with regard to pending cycle requests be identical to other processing units. There would also be a hang of comparators in this pail possible.

1 Patentanspruch1 claim

2 Figuren-2 figures

VPA 9/411/1292 309839/0S69 - 10 "VPA 9/411/1292 309839 / 0S69 - 10 "

Claims (1)

PatentanspruchClaim i) Programmgesteuertes Datenverarbeitungssystem, insbesondere speicherprogrammiertes Pernmeldevermittlungssystem für binäre codierte Nachrichten, bei dem zentrale Verarbeitungseinheiten mit zentralen Speichereinheiten verkehren, die alle zur Lösung der vernrittlungstechnischen Aufgaben notwendigen Daten und Programme aufnehmen und bei dem zur Erhöhung der Betriebssicherheit jeweils mindestens zwei identisch aufgebaute Verarbeitungseinheiten und/oder mindestens zwei identisch aufgebaute Speichereinheiten derart parallel geschaltet werden können, daß sie gleiche Aufgaben gleichzeitig und synchron zueinander ausführen, wobei die von parallellaufenden Systemeinheiten abgegebenen Informationen verglichen werden und im Falle eines Fehlers die Übernahme der Informationen in die jeweils korrespondierenden Systemeinheiten verhindert wird, dadurch gekennzeichnet, daß die jeweils zwei parallellaufenden Systemeinheiten zuzuordnenden Vergleichsschaltungen zu beliebigen parallel zu schaltenden Systemeinheiten rangierbar' sind.i) Program-controlled data processing system, in particular Programmed message switching system for binary coded messages with central processing units deal with central storage units, all of which are necessary for solving the communication-related tasks Record data and programs and at least two identically structured to increase operational reliability Processing units and / or at least two identically constructed memory units connected in parallel in this way can be that they perform the same tasks simultaneously and synchronously with each other, with those of parallel running Information given to the system units are compared and, in the event of an error, the transfer of the information is prevented in the respective corresponding system units, characterized in that the Each two parallel running system units to be assigned comparison circuits to any parallel to be connected System units are routable '. , , ,, 309839/0569309839/0569 VPA 9/411/1292VPA 9/411/1292
DE2212069A 1972-03-13 1972-03-13 PROGRAM-CONTROLLED DATA PROCESSING SYSTEM WITH PARALLEL OPERATION OF TWO OR MORE IDENTICAL SYSTEM UNITS Pending DE2212069A1 (en)

Priority Applications (12)

Application Number Priority Date Filing Date Title
BE793400D BE793400A (en) 1972-03-13 PROGRAM-CONTROLLED DATA PROCESSING SYSTEM WITH PARALLEL OPERATION OF TWO OR MORE IDENTICAL UNITS OF THE SYSTEM
DE2212069A DE2212069A1 (en) 1972-03-13 1972-03-13 PROGRAM-CONTROLLED DATA PROCESSING SYSTEM WITH PARALLEL OPERATION OF TWO OR MORE IDENTICAL SYSTEM UNITS
FR7246838A FR2175734B1 (en) 1972-03-13 1972-12-29
GB576973A GB1412177A (en) 1972-03-13 1973-02-06 Programme controlled data processing systems
CH212973A CH553449A (en) 1972-03-13 1973-02-14 PROGRAM-CONTROLLED DATA PROCESSING SYSTEM WITH PARALLEL OPERATION OF TWO OR MORE IDENTICAL SYSTEM UNITS.
CA164,688A CA985420A (en) 1972-03-13 1973-02-27 Programme-controlled data processing systems
ZA731418A ZA731418B (en) 1972-03-13 1973-02-28 Improvements in or relating to programme-controlled data processing systems
AU52960/73A AU477755B2 (en) 1972-03-13 1973-03-06 Improvements in or relating to programme controlled data processing systems
NL7303370A NL7303370A (en) 1972-03-13 1973-03-09
IT21381/73A IT981249B (en) 1972-03-13 1973-03-09 DATA PROCESSING SYSTEM COMMANDED TO PROGRAM WITH OPERATION IN PARALLEL OF TWO OR MORE IDENTICAL SYSTEM TAXES
LU67198A LU67198A1 (en) 1972-03-13 1973-03-12
US05/543,647 US3978327A (en) 1972-03-13 1975-01-23 Program-controlled data processor having two simultaneously operating identical system units

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE2212069A DE2212069A1 (en) 1972-03-13 1972-03-13 PROGRAM-CONTROLLED DATA PROCESSING SYSTEM WITH PARALLEL OPERATION OF TWO OR MORE IDENTICAL SYSTEM UNITS

Publications (1)

Publication Number Publication Date
DE2212069A1 true DE2212069A1 (en) 1973-09-27

Family

ID=5838747

Family Applications (1)

Application Number Title Priority Date Filing Date
DE2212069A Pending DE2212069A1 (en) 1972-03-13 1972-03-13 PROGRAM-CONTROLLED DATA PROCESSING SYSTEM WITH PARALLEL OPERATION OF TWO OR MORE IDENTICAL SYSTEM UNITS

Country Status (10)

Country Link
BE (1) BE793400A (en)
CA (1) CA985420A (en)
CH (1) CH553449A (en)
DE (1) DE2212069A1 (en)
FR (1) FR2175734B1 (en)
GB (1) GB1412177A (en)
IT (1) IT981249B (en)
LU (1) LU67198A1 (en)
NL (1) NL7303370A (en)
ZA (1) ZA731418B (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB0602641D0 (en) 2006-02-09 2006-03-22 Eads Defence And Security Syst High speed data processing system

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US2925591A (en) * 1954-06-28 1960-02-16 Monroe Calculating Machine Means for diagnosing functional ills of electrical and electronic equipment

Also Published As

Publication number Publication date
ZA731418B (en) 1973-12-19
BE793400A (en) 1973-06-28
FR2175734B1 (en) 1977-07-22
AU5296073A (en) 1974-09-12
FR2175734A1 (en) 1973-10-26
CA985420A (en) 1976-03-09
IT981249B (en) 1974-10-10
LU67198A1 (en) 1973-09-14
NL7303370A (en) 1973-09-17
GB1412177A (en) 1975-10-29
CH553449A (en) 1974-08-30

Similar Documents

Publication Publication Date Title
DE4404962C2 (en) Method and arrangement for configuring functional units in a master-slave arrangement
DE3300262C2 (en)
DE3300260C2 (en)
DE4307449C2 (en) Method and circuit for resynchronizing a synchronous serial interface
DE2332734A1 (en) DATA PROCESSING SYSTEM
DE102008049126B3 (en) Ship rudder control / autopilot with a CAN bus
EP0092719B1 (en) Arrangement for the coupling of digital processing units
DE2813418A1 (en) SETUP IN AN ELECTRONIC DATA PROCESSING SYSTEM FOR REPORTING ERROR AND OPERATING CONDITIONS
DE2205260B2 (en) Circuit arrangement for transmitting data between a central data processing system and a number of data stations
DE2258917A1 (en) CONTROL DEVICE
DE2526708C2 (en) Circuit arrangement for compensating the time distortion of bits arriving over two transmission links
DE3686902T2 (en) SELF-TESTING TWO-CHANNEL RISING FLANGE SYNCHRONIZER.
DE2729362B1 (en) Digital data processing arrangement, in particular for railway safety technology, with switchgear processing the same information in two channels
EP1028360B1 (en) Apparatus for processing relevant safety data
DE2647367C3 (en) Redundant process control arrangement
EP0543825A1 (en) Device for interrupt distribution in a multi-computer system.
DE2420214A1 (en) I / O SWITCHING WITH FAILURE COMPENSATION
EP3632056B1 (en) Initalization of a local bus
DE2212069A1 (en) PROGRAM-CONTROLLED DATA PROCESSING SYSTEM WITH PARALLEL OPERATION OF TWO OR MORE IDENTICAL SYSTEM UNITS
DE3324504C1 (en) Process for the transmission of information between microcomputers in a decentralized process control system, in particular for telephone systems
EP0090162B1 (en) Two-channels fail-safe microcomputer switching network, in particular for railway security systems
DE2632561A1 (en) CONTROL DEVICE FOR REAL-TIME CONTROL, IN PARTICULAR FOR TELEPHONE SWITCHING SYSTEMS
WO1997022057A1 (en) Method of setting addresses in bus systems with parallel circuitry, and device for carrying out this method
DE69120054T2 (en) OUTPUT MANAGEMENT CIRCUIT FOR PROGRAMMABLE CONTROL
DE2402875B2 (en) Remote control device for railway safety systems, with a control center and with a computer

Legal Events

Date Code Title Description
OHJ Non-payment of the annual fee