DE102009024613A1 - A method for forming thin semiconductor layer substrates and method for producing a semiconductor component, in particular a solar cell, with such a semiconductor layer substrate - Google Patents
A method for forming thin semiconductor layer substrates and method for producing a semiconductor component, in particular a solar cell, with such a semiconductor layer substrate Download PDFInfo
- Publication number
- DE102009024613A1 DE102009024613A1 DE102009024613A DE102009024613A DE102009024613A1 DE 102009024613 A1 DE102009024613 A1 DE 102009024613A1 DE 102009024613 A DE102009024613 A DE 102009024613A DE 102009024613 A DE102009024613 A DE 102009024613A DE 102009024613 A1 DE102009024613 A1 DE 102009024613A1
- Authority
- DE
- Germany
- Prior art keywords
- low
- layer
- porous
- porous layer
- substrate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
- 239000000758 substrate Substances 0.000 title claims abstract description 175
- 239000004065 semiconductor Substances 0.000 title claims abstract description 159
- 238000000034 method Methods 0.000 title claims abstract description 113
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 21
- 238000005530 etching Methods 0.000 claims abstract description 90
- 230000008569 process Effects 0.000 claims description 25
- 239000011148 porous material Substances 0.000 claims description 24
- 229910052782 aluminium Inorganic materials 0.000 claims description 20
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 claims description 20
- 239000011888 foil Substances 0.000 claims description 18
- 238000000926 separation method Methods 0.000 claims description 15
- 239000010409 thin film Substances 0.000 claims description 14
- 238000009792 diffusion process Methods 0.000 claims description 13
- 239000012530 fluid Substances 0.000 claims description 12
- 230000015572 biosynthetic process Effects 0.000 claims description 11
- 230000004888 barrier function Effects 0.000 claims description 8
- 239000000080 wetting agent Substances 0.000 claims description 7
- 238000004544 sputter deposition Methods 0.000 claims description 6
- 238000005137 deposition process Methods 0.000 claims description 5
- 239000010408 film Substances 0.000 claims description 5
- 230000001464 adherent effect Effects 0.000 claims description 4
- 238000005096 rolling process Methods 0.000 claims description 3
- 238000000151 deposition Methods 0.000 claims description 2
- 230000008021 deposition Effects 0.000 claims description 2
- 238000012545 processing Methods 0.000 abstract description 6
- 238000002161 passivation Methods 0.000 abstract description 5
- 239000010410 layer Substances 0.000 description 267
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 30
- 229910052710 silicon Inorganic materials 0.000 description 30
- 239000010703 silicon Substances 0.000 description 30
- 239000000463 material Substances 0.000 description 15
- 239000007789 gas Substances 0.000 description 14
- 235000012431 wafers Nutrition 0.000 description 13
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 10
- 229910052581 Si3N4 Inorganic materials 0.000 description 8
- 230000008901 benefit Effects 0.000 description 8
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 8
- KRHYYFGTRYWZRS-UHFFFAOYSA-N Fluorane Chemical compound F KRHYYFGTRYWZRS-UHFFFAOYSA-N 0.000 description 7
- 239000013078 crystal Substances 0.000 description 6
- 238000000635 electron micrograph Methods 0.000 description 5
- 230000005496 eutectics Effects 0.000 description 5
- 238000005286 illumination Methods 0.000 description 5
- 229910021421 monocrystalline silicon Inorganic materials 0.000 description 5
- 230000006911 nucleation Effects 0.000 description 5
- 238000010899 nucleation Methods 0.000 description 5
- 229910021426 porous silicon Inorganic materials 0.000 description 5
- 230000009467 reduction Effects 0.000 description 5
- 239000002800 charge carrier Substances 0.000 description 4
- 239000002019 doping agent Substances 0.000 description 4
- BASFCYQUMIYNBI-UHFFFAOYSA-N platinum Chemical compound [Pt] BASFCYQUMIYNBI-UHFFFAOYSA-N 0.000 description 4
- 239000000377 silicon dioxide Substances 0.000 description 4
- 235000012239 silicon dioxide Nutrition 0.000 description 4
- QTBSBXVTEAMEQO-UHFFFAOYSA-N Acetic acid Chemical compound CC(O)=O QTBSBXVTEAMEQO-UHFFFAOYSA-N 0.000 description 3
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 3
- 230000003647 oxidation Effects 0.000 description 3
- 238000007254 oxidation reaction Methods 0.000 description 3
- 229910052760 oxygen Inorganic materials 0.000 description 3
- 239000001301 oxygen Substances 0.000 description 3
- 239000002245 particle Substances 0.000 description 3
- 238000000206 photolithography Methods 0.000 description 3
- 238000005215 recombination Methods 0.000 description 3
- 230000006798 recombination Effects 0.000 description 3
- LFQSCWFLJHTTHZ-UHFFFAOYSA-N Ethanol Chemical compound CCO LFQSCWFLJHTTHZ-UHFFFAOYSA-N 0.000 description 2
- -1 For example Substances 0.000 description 2
- 229910004298 SiO 2 Inorganic materials 0.000 description 2
- CSDREXVUYHZDNP-UHFFFAOYSA-N alumanylidynesilicon Chemical compound [Al].[Si] CSDREXVUYHZDNP-UHFFFAOYSA-N 0.000 description 2
- 239000012298 atmosphere Substances 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 2
- 239000000969 carrier Substances 0.000 description 2
- 239000011248 coating agent Substances 0.000 description 2
- 238000000576 coating method Methods 0.000 description 2
- 238000001816 cooling Methods 0.000 description 2
- 238000003487 electrochemical reaction Methods 0.000 description 2
- 239000011521 glass Substances 0.000 description 2
- 239000007788 liquid Substances 0.000 description 2
- 238000001465 metallisation Methods 0.000 description 2
- 239000000203 mixture Substances 0.000 description 2
- 238000000623 plasma-assisted chemical vapour deposition Methods 0.000 description 2
- 229910052697 platinum Inorganic materials 0.000 description 2
- 229910052814 silicon oxide Inorganic materials 0.000 description 2
- 239000007858 starting material Substances 0.000 description 2
- 239000000126 substance Substances 0.000 description 2
- BUHVIAUBTBOHAG-FOYDDCNASA-N (2r,3r,4s,5r)-2-[6-[[2-(3,5-dimethoxyphenyl)-2-(2-methylphenyl)ethyl]amino]purin-9-yl]-5-(hydroxymethyl)oxolane-3,4-diol Chemical compound COC1=CC(OC)=CC(C(CNC=2C=3N=CN(C=3N=CN=2)[C@H]2[C@@H]([C@H](O)[C@@H](CO)O2)O)C=2C(=CC=CC=2)C)=C1 BUHVIAUBTBOHAG-FOYDDCNASA-N 0.000 description 1
- TVEXGJYMHHTVKP-UHFFFAOYSA-N 6-oxabicyclo[3.2.1]oct-3-en-7-one Chemical compound C1C2C(=O)OC1C=CC2 TVEXGJYMHHTVKP-UHFFFAOYSA-N 0.000 description 1
- JBRZTFJDHDCESZ-UHFFFAOYSA-N AsGa Chemical compound [As]#[Ga] JBRZTFJDHDCESZ-UHFFFAOYSA-N 0.000 description 1
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 1
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 1
- 229920005372 Plexiglas® Polymers 0.000 description 1
- 230000009471 action Effects 0.000 description 1
- 239000000853 adhesive Substances 0.000 description 1
- 230000001070 adhesive effect Effects 0.000 description 1
- AZDRQVAHHNSJOQ-UHFFFAOYSA-N alumane Chemical group [AlH3] AZDRQVAHHNSJOQ-UHFFFAOYSA-N 0.000 description 1
- 244000052616 bacterial pathogen Species 0.000 description 1
- 229910052796 boron Inorganic materials 0.000 description 1
- 239000012159 carrier gas Substances 0.000 description 1
- 239000003518 caustics Substances 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 229910021419 crystalline silicon Inorganic materials 0.000 description 1
- 239000008367 deionised water Substances 0.000 description 1
- 229910021641 deionized water Inorganic materials 0.000 description 1
- 238000011982 device technology Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 238000005538 encapsulation Methods 0.000 description 1
- 238000002474 experimental method Methods 0.000 description 1
- 229910052732 germanium Inorganic materials 0.000 description 1
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- 238000009776 industrial production Methods 0.000 description 1
- 238000011835 investigation Methods 0.000 description 1
- 230000031700 light absorption Effects 0.000 description 1
- 229910052751 metal Inorganic materials 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- QPJSUIGXIBEQAC-UHFFFAOYSA-N n-(2,4-dichloro-5-propan-2-yloxyphenyl)acetamide Chemical compound CC(C)OC1=CC(NC(C)=O)=C(Cl)C=C1Cl QPJSUIGXIBEQAC-UHFFFAOYSA-N 0.000 description 1
- TWNQGVIAIRXVLR-UHFFFAOYSA-N oxo(oxoalumanyloxy)alumane Chemical compound O=[Al]O[Al]=O TWNQGVIAIRXVLR-UHFFFAOYSA-N 0.000 description 1
- 230000035515 penetration Effects 0.000 description 1
- 229910052698 phosphorus Inorganic materials 0.000 description 1
- 239000011574 phosphorus Substances 0.000 description 1
- 239000004926 polymethyl methacrylate Substances 0.000 description 1
- 238000007789 sealing Methods 0.000 description 1
- 239000002210 silicon-based material Substances 0.000 description 1
- 238000003980 solgel method Methods 0.000 description 1
- 238000007711 solidification Methods 0.000 description 1
- 230000008023 solidification Effects 0.000 description 1
- 239000002344 surface layer Substances 0.000 description 1
- 238000012549 training Methods 0.000 description 1
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Chemical compound O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 description 1
- 238000007704 wet chemistry method Methods 0.000 description 1
- 238000009736 wetting Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L31/00—Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L31/0248—Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies
- H01L31/0256—Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies characterised by the material
- H01L31/0264—Inorganic materials
- H01L31/028—Inorganic materials including, apart from doping material or other impurities, only elements of Group IV of the Periodic Table
- H01L31/0284—Inorganic materials including, apart from doping material or other impurities, only elements of Group IV of the Periodic Table comprising porous silicon as part of the active layer(s)
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/302—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
- H01L21/306—Chemical or electrical treatment, e.g. electrolytic etching
- H01L21/3063—Electrolytic etching
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L31/00—Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L31/18—Processes or apparatus specially adapted for the manufacture or treatment of these devices or of parts thereof
- H01L31/1804—Processes or apparatus specially adapted for the manufacture or treatment of these devices or of parts thereof comprising only elements of Group IV of the Periodic Table
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L31/00—Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L31/18—Processes or apparatus specially adapted for the manufacture or treatment of these devices or of parts thereof
- H01L31/1876—Particular processes or apparatus for batch treatment of the devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L31/00—Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L31/18—Processes or apparatus specially adapted for the manufacture or treatment of these devices or of parts thereof
- H01L31/1892—Processes or apparatus specially adapted for the manufacture or treatment of these devices or of parts thereof methods involving the use of temporary, removable substrates
- H01L31/1896—Processes or apparatus specially adapted for the manufacture or treatment of these devices or of parts thereof methods involving the use of temporary, removable substrates for thin-film semiconductors
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02E—REDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
- Y02E10/00—Energy generation through renewable energy sources
- Y02E10/50—Photovoltaic [PV] energy
- Y02E10/547—Monocrystalline silicon PV cells
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02P—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
- Y02P70/00—Climate change mitigation technologies in the production process for final industrial or consumer products
- Y02P70/50—Manufacturing or production processes characterised by the final manufactured product
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Manufacturing & Machinery (AREA)
- Electromagnetism (AREA)
- Life Sciences & Earth Sciences (AREA)
- Sustainable Development (AREA)
- Chemical & Material Sciences (AREA)
- Inorganic Chemistry (AREA)
- Photovoltaic Devices (AREA)
- Weting (AREA)
Abstract
Es wird ein Verfahren zum Bilden von dünnen Halbleiterschichtsubstraten beschrieben, bei dem in einem bereitgestellten Halbleitersubstrat (1) abwechselnd niedrig-poröse Schichten (33, 37) und hoch-poröse Schichten (35, 39) durch elektrochemisches Ätzen ausgebildet werden können. Der derart entstandene Mehrfachschichtenstapel kann anschließend als Gesamtheit weiteren Prozessierungsschritten unterzogen werden. Beispielsweise kann auf der gesamten Oberfläche der niedrig-porösen Schichten (33, 37) und hoch-porösen Schichten (35, 39) eine passivierende Dielektrikumschicht (45) ausgebildet werden. Anschließend können die niedrig-porösen Schichten nacheinander voneinander mechanisch getrennt werden, wobei die dazwischen liegenden hoch-porösen Schichten jeweils als Sollbruchstelle dienen können. Mit wenigen Prozessschritten lassen sich so eine Vielzahl von dünnen Halbleiterschichtsubstraten in Form von niedrig-porösen Schichten (33, 37) einschließlich einer guten Oberflächenpassivierung sowie einer reflexionsmindernden Oberflächentextur bilden. Die derart erzeugten Halbleiterschichtsubstrate können beispielsweise für die Herstellung von Halbleiterbauelementen wie zum Beispiel dünnen Solarzellen verwendet werden.A method for forming thin semiconductor layer substrates is described, in which alternately low-porous layers (33, 37) and high-porous layers (35, 39) can be formed by electrochemical etching in a provided semiconductor substrate (1). The multilayer stack thus formed can then be subjected as a whole to further processing steps. For example, a passivating dielectric layer (45) may be formed on the entire surface of the low-porous layers (33, 37) and high-porous layers (35, 39). Subsequently, the low-porous layers can be successively separated from one another mechanically, wherein the intervening highly porous layers can each serve as a predetermined breaking point. With a few process steps, a multiplicity of thin semiconductor layer substrates in the form of low-porous layers (33, 37) can be formed, including a good surface passivation and a reflection-reducing surface texture. The semiconductor layer substrates produced in this way can be used, for example, for the production of semiconductor components such as, for example, thin solar cells.
Description
GEBIET DER ERFINDUNGFIELD OF THE INVENTION
Die Erfindung betrifft ein Verfahren zum Bilden eines oder mehrerer dünner Halbleiterschichtsubstrate. Die Erfindung betrifft ferner ein Verfahren zum Herstellen eines Halbleiterbauelements, insbesondere einer Solarzelle, mit einem solchen Halbleiterschichtsubstrat.The The invention relates to a method for forming one or more thin semiconductor layer substrates. The invention relates Furthermore, a method for producing a semiconductor device, in particular a solar cell, with such a semiconductor layer substrate.
HINTERGRUND DER ERFINDUNGBACKGROUND OF THE INVENTION
Halbleitersubstrate, mit denen Halbleiterbauelemente hergestellt werden, werden herkömmlich meist in Form von Halbleiterwafern bereitgestellt. Solche Wafer weisen meist eine Dicke von 100–500 μm auf und werden herkömmlich durch Zersägen eines Halbleitermaterialblocks, beispielsweise eines Siliziumeinkristalls, in dünne Scheiben hergestellt.Semiconductor substrates, with which semiconductor devices are produced, are usually conventional provided in the form of semiconductor wafers. Such wafers have usually a thickness of 100-500 microns on and conventionally by sawing a semiconductor material block, for example, a silicon single crystal, in thin slices produced.
Um die Kosten bei der Herstellung von Halbleiterbauelementen senken zu können, kann es vorteilhaft sein, Halbleitersubstrate mit einer geringeren Dicke, beispielsweise weniger als 100 μm und vorzugsweise weniger als 50 μm bereitzustellen. Es können beispielsweise Halbleitersubstrate in Form von epitaktisch abgeschiedenen Dünnschichten mit einer Dicke von wenigen Mikrometern bei der Fertigung von Halbleiterbauelementen verwendet werden. Allerdings ist die elektronische Qualität solcher Halbleiterdünnschichten häufig erheblich schlechter als diejenige eines einkristallinen Halbleitersubstrates. Außerdem kann die Erzeugung von qualitativ hochwertigen Halbleiterdünnschichten mit erheblichem Arbeitsaufwand verbunden sein.Around reduce the cost of manufacturing semiconductor devices it may be advantageous to use semiconductor substrates with a smaller thickness, for example less than 100 microns and preferably less than 50 microns. It For example, semiconductor substrates in the form of epitaxial deposited thin films with a thickness of a few Microns used in the manufacture of semiconductor devices become. However, the electronic quality is such Semiconductor thin films often significantly worse as that of a single crystal semiconductor substrate. Furthermore can the production of high quality semiconductor thin films be associated with considerable work.
Nachfolgend werden mögliche Merkmale und Vorteile der Erfindung am Beispiel der Bildung eines Halbleitersubstrates im Rahmen der Herstellung einer Silizium-Solarzelle beschrieben. Es wird jedoch darauf hingewiesen, dass die Erfindungsgedanken nicht nur auf Silizium als Halbleitermaterial anwendbar sein sollen, sondern generell auch auf andere Halbleitermaterialien übertragen werden können. Außerdem können die gebildeten Halbleiterschichtsubstrate zwar besonders vorteilhaft zur Herstellung von Solarzellen verwendet werden, da bei der großindustriellen Herstellung von Solarzellen sehr viele Halbleitersubstrate benötigt werden und beispielsweise eine Materialeinsparung durch Bereitstellung dünnerer Substrate zu einer erheblichen Kostenreduktion führen kann. Die Erfindungsgedanken können aber auch bei der Herstellung anderer Halbleiterbauelemente wie zum Beispiel LEDs, Laserdioden, etc. Anwendung finden.following Be possible features and advantages of the invention on Example of the formation of a semiconductor substrate in the context of the production of a Silicon solar cell described. It is noted, however, that the inventive idea not only on silicon as a semiconductor material should be applicable, but in general also transferred to other semiconductor materials can be. In addition, the educated Semiconductor layer substrates, although particularly advantageous for the production used by solar cells because at the large industrial Production of solar cells requires a large number of semiconductor substrates and, for example, a material saving by providing thinner substrates at a significant cost reduction can lead. The ideas of the invention can also in the manufacture of other semiconductor devices such as LEDs, laser diodes, etc. find application.
Für eine Reduktion von Kosten bei der Herstellung von Solarzellenmodulen kann es günstig sein, Solarzellen mit hohen Wirkungsgraden zu verhältnismäßig niedrigen Kosten bereitzustellen. Zur Erreichung hoher Wirkungsgrade hat sich einkristallines Silizium als gut geeignet erwiesen. Außerdem sollten hocheffiziente Solarzellen eine lokale punktförmige Metallisierung zur Bildung der elektrischen Kontakte aufweisen, da an den Kontakten eine erhöhte Rekombination auftreten kann. Die Kosten solcher Solarzellen lassen sich reduzieren, indem der Materialverbrauch gesenkt wird, also sehr dünne Siliziumschichten zum Einsatz kommen. Außerdem kann eine Vereinfachung des Herstellungsprozesses für die Solarzellen zu einer weiteren Kostenreduktion führen. Insbesondere kann ein einfacher Prozess zur Ausformung von lokalen Kontakten zu einer Reduzierung der Fertigungskosten beitragen.For a reduction of costs in the production of solar cell modules It can be cheap, solar cells with high efficiencies to provide at a relatively low cost. To achieve high efficiencies, monocrystalline silicon has proved to be well suited. In addition, should be highly efficient Solar cells a local punctiform metallization to Formation of the electrical contacts have, as at the contacts increased recombination may occur. The cost of such Solar cells can be reduced by reducing the material consumption is lowered, so very thin silicon layers used come. In addition, a simplification of the manufacturing process for the solar cells lead to a further cost reduction. In particular, a simple process for forming local Contacts contribute to a reduction in manufacturing costs.
Im Stand der Technik sind Verfahren zum Herstellen von Solarzellen auf Basis von kristallinem Silizium bekannt, bei denen auf einem Siliziumsubstrat zunächst eine poröse Siliziumschicht erzeugt wird und anschließend über der porösen Siliziumschicht eine weitere Schicht aus Silizium abgeschieden wird, beispielsweise epitaktisch. Diese weitere Schicht kann anschließend von dem Siliziumsubstrat abgetrennt werden, wobei die zuvor erzeugte poröse Schicht als Sollbruchstelle dient. Die abgetrennte Schicht kann beispielsweise mit einer Dicke von wenigen μm ausgebildet werden und anschließend als Dünnschichtsubstrat für eine Solarzelle dienen, wobei in den nachfolgenden Schritten wesentliche Komponenten der Solarzelle, wie beispielsweise deren Emitter und/oder deren Kontaktmetallisierung, ausgebildet werden können.in the State of the art are methods for producing solar cells known on the basis of crystalline silicon, where on one Silicon substrate first a porous silicon layer is generated and then over the porous Silicon layer is deposited another layer of silicon, for example epitaxially. This further layer can then be followed by are separated from the silicon substrate, the previously produced porous layer serves as a predetermined breaking point. The separated layer can for example be formed with a thickness of a few microns and then as a thin film substrate serve for a solar cell, wherein in the following Steps essential components of the solar cell, such as their emitter and / or their contact metallization formed can be.
Ein
solches Verfahren ist beispielsweise in einem Artikel von
Um eine hocheffiziente Solarzelle auf Basis eines solchen Siliziumdünnschichtsubstrates herzustellen, werden meist mittels Fotolithographie, Schattenmasken oder Laserstrukturierung lokale Kontakte an dem Siliziumsubstrat ausgebildet. Zur Erhöhung der Lichtabsorption in der dünnen Siliziumschicht kann diese beispielsweise durch anisotropes Ätzen mit einer Oberflächentextur in Form zufälliger Pyramiden versehen werden.Around a highly efficient solar cell based on such a silicon thin film substrate are mostly made by photolithography, shadow masks or laser structuring local contacts on the silicon substrate educated. To increase light absorption in the thin Silicon layer can this example by anisotropic etching with a surface texture in the form of random pyramids be provided.
Allerdings kann es bei mit einer Oberflächentextur versehenen Siliziumdünnschichten schwierig sein, lokale elektrische Kontakte zu bilden. Außerdem wurde beobachtet, dass es durch das Texturieren zu Löchern in der Dünnschicht kommen kann.However, surface-textured silicon thin films may be difficult be to make local electrical contacts. It has also been observed that texturing can cause holes in the thin film.
ZUSAMMENFASSUNG DER ERFINDUNGSUMMARY OF THE INVENTION
Es kann ein Bedarf an einem Verfahren zum Bilden von dünnen Halbleiterschichtsubstraten sowie an einem Verfahren zum Herstellen eines Halbleiterbauelementes auf Basis solcher Halbleiterschichtsubstrate bestehen, bei dem die oben genannten Probleme zumindest teilweise überwunden werden. Insbesondere kann ein Bedarf an einem Verfahren zum Herstellen eines Halbleiterbauelementes, insbesondere einer Solarzelle, bestehen, bei dem dünne, vorzugsweise einkristalline Halbleiterschichten als Substrat für das Halbleiterbauelement erzeugt werden, wobei solche Substrate vorzugsweise sowohl eine ausreichend hohe elektronische Qualität wie auch eine für eine Oberfläche von Solarzellen wünschenswerte Oberflächentextur aufweisen sollten, und wobei auf Basis solcher Substrate in einfacher und kostengünstiger Weise Halbleiterbauelemente, insbesondere Solarzellen, gefertigt werden können.It There may be a need for a method of forming thin ones Semiconductor layer substrates and a method for manufacturing a semiconductor device based on such semiconductor layer substrates which at least partially overcomes the above-mentioned problems become. In particular, there may be a need for a method of manufacturing a semiconductor component, in particular a solar cell, consist, in the thin, preferably monocrystalline semiconductor layers be produced as a substrate for the semiconductor device, wherein such substrates preferably both a sufficiently high electronic Quality as well as one for a surface of solar cells desirable surface texture and based on such substrates in simpler and cost-effective manner semiconductor devices, in particular Solar cells, can be manufactured.
Gemäß einem ersten Aspekt der vorliegenden Erfindung wird ein Verfahren zum Bilden eines oder mehrerer dünner Halbleiterschichtsubstrate vorgeschlagen. Das Verfahren weist die folgenden Verfahrensschritte auf:
- (a) Bereitstellen eines Halbleitersubstrates;
- (b) Ausbilden einer oberen niedrig-porösen Schicht an einer Oberfläche des Halbleitersubstrats;
- (c) Ausbilden einer hoch-porösen Schicht unterhalb der niedrig-porösen Schicht;
- optional: (d) Ausbilden einer weiteren niedrig-porösen Schicht unterhalb der zuvor ausgebildeten hoch-porösen Schicht;
- optional: (e) Ausbilden einer weiteren hoch-porösen Schicht unterhalb der zuvor ausgebildeten niedrig-porösen Schicht, wobei die porösen Schichten, d. h. die zuvor ausgebildeten hoch-porösen und niedrig-porösen Schichten, jeweils durch elektrochemisches Ätzen des Halbleitersubstrates in einer Ätzlösung ausgebildet werden; und
- (f) mechanisches Abtrennen der oberen niedrig-porösen Schicht und danach, optional, mechanisches Abtrennen der weiteren niedrig-porösen Schicht von dem Halbleitersubstrat, wobei die hoch-porösen Schichten jeweils als Sollbruchstelle dienen.
- (a) providing a semiconductor substrate;
- (b) forming an upper low-porous layer on a surface of the semiconductor substrate;
- (c) forming a highly porous layer below the low-porous layer;
- optionally: (d) forming another low-porous layer below the previously formed high-porous layer;
- optionally: (e) forming another high-porous layer below the previously formed low-porous layer, wherein the porous layers, ie, the previously formed high-porous and low-porous layers are respectively formed by electrochemical etching of the semiconductor substrate in an etching solution ; and
- (f) mechanically separating the upper low-porous layer and thereafter, optionally, mechanically separating the further low-porous layer from the semiconductor substrate, the high-porous layers each serving as a predetermined breaking point.
Die
vorliegende Erfindung kann als auf der folgenden Idee basierend
angesehen werden:
In einem Halbleitersubstrat wie beispielsweise
einem Siliziumwafer können nacheinander abwechselnd niedrig-poröse
Schichten und hoch-poröse Schichten durch elektrochemisches Ätzen
ausgebildet werden. Jede der niedrig-porösen Schichten
kann anschließend nacheinander von der jeweils darunterliegenden
niedrig-porösen Schicht bzw. von dem Substrat abgelöst
werden, indem sie mechanisch voneinander getrennt werden, wobei
ausgenutzt wird, dass die dazwischen liegende hoch-poröse
Schicht als Sollbruchstelle dienen kann. Die hoch-poröse
Schicht kann dabei derart ausgebildet sein, dass nur noch wenige
dünne Stege eine mechanische Verbindung zwischen den benachbarten
niedrig-porösen Schichten ausbilden und dass diese wenigen
Stege bei mechanischer Krafteinwirkung leicht brechen können und
so die beiden niedrig-porösen Schichten bzw. die niedrig-poröse
Schicht und das Substrat voneinander mechanisch getrennt werden
können. Auf diese Weise können mit einfachen Prozessierungsschritten, die
nur wenig Prozessierungsaufwand mit sich bringen und gegebenenfalls
mehrfach wiederholt werden können, vorzugsweise eine Vielzahl
von dünnen Halbleiterschichtsubstraten aus ursprünglich
einem einzigen Halbleitersubstrat erzeugt werden. Jedes einzelne
dieser Halbleiterschichtsubstrate kann aus einer der niedrig-porösen,
vorzugsweise makro-porösen Schichten bestehen und insbesondere
aufgrund der Porosität dieser Schichten eine gewünschte Oberflächentexturierung
aufweisen, ohne dass hierzu zusätzliche Arbeitsschritte
notwendig wären. Die Qualität des Halbleitermaterials
entspricht dabei im Wesentlichen der Qualität des als Ausgangsprodukt verwendeten Halbleitersubstrates,
das heißt, wenn ein hoch qualitatives Halbleitersubstrat
beispielsweise in Form eines einkristallinen Siliziumwafers verwendet
wird, werden auch die erzeugten dünnen, vorzugsweise makroporösen
Halbleiterschichtsubstrate eine hohe Materialqualität und
insbesondere eine einkristalline Struktur aufweisen.The present invention may be considered as based on the following idea:
In a semiconductor substrate such as a silicon wafer, alternately low-porous layers and high-porous layers may be successively formed by electrochemical etching. Each of the low-porous layers can then be successively detached from the respectively underlying low-porous layer or from the substrate by being mechanically separated from one another, taking advantage of the fact that the interposed high-porous layer can serve as a predetermined breaking point. The highly porous layer can be designed such that only a few thin webs form a mechanical connection between the adjacent low-porous layers and that these few webs can easily break under mechanical force and thus the two low-porous layers or the low-porous layer and the substrate can be mechanically separated from each other. In this way, it is possible with simple processing steps, which involve little processing effort and may be repeated several times if necessary, to produce a multiplicity of thin semiconductor layer substrates from originally a single semiconductor substrate. Each of these semiconductor layer substrates may consist of one of the low-porous, preferably macro-porous layers and, in particular due to the porosity of these layers, have a desired surface texturing without the need for additional work steps. The quality of the semiconductor material corresponds essentially to the quality of the semiconductor substrate used as the starting material, that is to say that if a high-quality semiconductor substrate is used in the form of a monocrystalline silicon wafer, for example, the thin, preferably macroporous semiconductor layer substrates produced are also of high material quality and in particular a monocrystalline structure exhibit.
Wie weiter unten mit Bezug auf spezifische Ausführungsformen der Erfindung noch genauer beschrieben werden wird, kann hierbei vorteilhaft ausgenutzt werden, dass die Mehrzahl von zuvor ausgebildeten niedrig-porösen Schichten vor dem mechanischen Abtrennen der einzelnen niedrig-porösen Schichten mechanisch miteinander verbunden sind und somit das Halbleitersubstrat mit den darauf befindlichen porösen Schichten einfach gehandhabt und in weiteren Prozessschritten behandelt werden kann. Beispielsweise kann das gesamte Halbleitersubstrat einschließlich der porösen Schichten einem Oxidationsprozess unterzogen werden, bei dem an der gesamten Oberfläche ein dünnes Oxid gebildet wird. Dieses Oxid kann die Halbleiteroberfläche gut passivieren. Auf diese Weise kann durch einen einzigen Oxidationsprozess eine Vielzahl von anschließend voneinander zu trennenden niedrig-porösen Schichten gleichzeitig oberflächenpassiviert werden.As below with reference to specific embodiments The invention will be described in more detail here be advantageously exploited that the plurality of previously trained low-porous layers before mechanical separation of the individual low-porous layers mechanically together are connected and thus the semiconductor substrate with the thereon porous layers easily handled and in further process steps can be treated. For example, the entire semiconductor substrate including the porous layers an oxidation process be subjected to, in the case of the entire surface thin oxide is formed. This oxide can be the semiconductor surface Passivate well. In this way, through a single oxidation process a variety of then separated from each other low-porous layers simultaneously passivated become.
Außerdem kann ausgenutzt werden, dass beim mechanischen Abtrennen benachbarter niedrig-poröser Schichten bzw. einer niedrig-porösen Schicht von dem angrenzenden Substrat an den Bruchstellen innerhalb der hoch-porösen Schichten Bereiche entstehen, die nicht mit einem zuvor ausgebildeten Oxid bedeckt sind. Diese freiliegenden Bereiche können bei späteren Prozessierungsschritten beispielsweise zur Ausbildung lokaler elektrischer Kontakte oder zur Bildung von lokalen diffundierten Bereichen gezielt genutzt werden.In addition, can be exploited that in the mechanical separation of adjacent low-porous layers or a low-porous Layer of the adjacent substrate at the fracture sites within the highly porous layers arise areas that are not covered with a previously formed oxide. These exposed areas can be used selectively in later processing steps, for example, to form local electrical contacts or to form local diffused areas.
Beim Erzeugen der ersten niedrig-porösen Schicht mit zufällig angeordneten Poren kann eine Nukleationsphase zur Bildung von Ätzkeimen nötig sein, beispielsweise indem Ätzkeime fotolithographisch vordefiniert werden. Nach einem Ablösen der niedrig-porösen Schicht und Wiederverwenden des Substrats können durch den letzten Ätzvorgang bereits Nukleationskeime auf der Oberfläche vorhanden. Der Aufwand für die Bildung von Ätzkeimen kann daher bei nachfolgenden Ätzvorgängen eingespart werden.At the Create the first low-porous layer with random arranged pores can nucleation phase for the formation of Ätzkeimen be necessary, for example by Ätzkeime photolithographically be predefined. After peeling off the low-porous Layer and reuse of the substrate can be achieved by the last etching already nucleation on the Surface available. The effort for education of etch germs may therefore be present in subsequent etches be saved.
Mögliche Merkmale und Vorteile von Ausführungsformen des erfindungsgemäßen Verfahrens werden im Anschluss detaillierter beschrieben: Bei dem bereitgestellten Halbleitersubstrat (Prozessschritt (a)) kann es sich um ein Substrat aus einem beliebigen Halbleitermaterial wie beispielsweise Silizium (Si), Germanium (Ge), Galliumarsenid (GaAs), etc. handeln. Das Halbleitersubstrat kann in Form eines Wafers bereitgestellt werden und kann eine erhebliche Dicke von mehreren 100 μm aufweisen. Es werden insbesondere Halbleitersubstrate aus einem Halbleitermaterial hoher elektronischer Qualität wie zum Beispiel ein einkristalliner Siliziumwafer bevorzugt. Wie weiter unten noch detaillierter erklärt werden wird, hat sich herausgestellt, dass das Verfahren sich insbesondere auf Halbleitersubstraten vom n-Halbleitertyp vorteilhaft realisieren lässt.Possible Features and advantages of embodiments of the invention Procedures are described in more detail below: In the provided semiconductor substrate (process step (a)) it can is a substrate made of any semiconductor material such as For example, silicon (Si), germanium (Ge), gallium arsenide (GaAs), etc. act. The semiconductor substrate may be provided in the form of a wafer can be and a considerable thickness of several 100 microns exhibit. In particular, semiconductor substrates are made from a semiconductor material high electronic quality such as a single crystal Silicon wafer preferred. As explained in more detail below it has been found that the procedure is particular realize on semiconductor substrates of the n-type semiconductor advantageous leaves.
Anschließend werden in das Halbleitersubstrat eine niedrig-poröse Schicht und eine hochporöse Schicht oder, alternativ, mehrfach abwechselnd niedrig-poröse und hoch-poröse Schichten eingeätzt (Prozessschritte (b) bis (e)). Vorzugsweise wird mit dem Ausbilden einer oberen niedrig-porösen Schicht an einer Oberfläche des Halbleitersubstrats begonnen und anschließend unterhalb dieser niedrig-porösen Schicht eine hoch-poröse Schicht eingeätzt.Subsequently become a low-porous layer in the semiconductor substrate and a highly porous layer or, alternatively, multiple times alternately low-porous and high-porous layers etched (process steps (b) to (e)). Preferably with the formation of an upper low-porous layer a surface of the semiconductor substrate and then started below this low-porous layer a highly porous Etched layer.
Es wird darauf hingewiesen, dass die Begriffe „oberhalb” und „unterhalb” nicht einschränkend auszulegen sind und insbesondere keine geometrische Richtung, sondern vielmehr eine Reihenfolge der Ausbildung der einzelnen porösen Schichten beschreiben sollen, wobei davon ausgegangen wird, dass die porösen Schichten sukzessive von oben nach unten in das Halbleitersubstrat eingebracht werden. Bei der realen Prozessierung kann die Ätzrichtung durchaus anders sein, beispielsweise von unten nach oben oder von links nach rechts.It It should be noted that the terms "above" and "below" are not are interpreted restrictively and in particular no geometric Direction, but rather a sequence of training of the individual to describe porous layers, it being assumed That is, the porous layers successively from top to bottom be introduced below in the semiconductor substrate. In the real one Processing, the etching direction can be quite different, for example, from bottom to top or from left to right.
Die niedrig-porösen Schichten weisen eine geringere Porosität auf als die hoch-porösen Schichten. Unter der Porosität einer Schicht soll dabei ein Verhältnis des aufsummierten Volumens aller Poren innerhalb einer Schicht zu einem Gesamtvolumen der Schicht verstanden werden. Mit anderen Worten ist die Porosität einer Schicht umso größer, je mehr Poren darin enthalten sind und je größer die Poren sind. Eine niedrig-poröse Schicht kann eine Porosität von weniger als 40%, stärker bevorzugt weniger als 10% aufweisen. Eine hochporöse Schicht kann eine Porosität von zwischen 20 und 100%, vorzugsweise zwischen 40% und 98%, stärker bevorzugt zwischen 80% und 95% aufweisen. Versuche haben ergeben, dass hoch-poröse Schichten bei einer zu geringen Porosität schlecht als Sollbruchstelle beim anschließenden Abtrennvorgang dienen können. Wird die Porosität der hoch-porösen Schichten zu hoch gewählt, besteht ein Risiko, dass die benachbarten niedrig-porösen Schichten sich willkürlich voneinander abtrennen, was dem Wunsch, das Halbleitersubstrat mitsamt allen darauf erzeugten niedrig-porösen Schichten zunächst als Einheit handhaben zu können, zuwiderlaufen könnte. Allerdings könnten in hoch-porösen Schichten gezielt Bereiche mit einer geringeren Porosität vorgesehen werden, z. B. am Rand eines Substrates, die für einen Zusammenhalt benachbarter niedrig-poröser Schichten sorgen können.The low-porous layers have a lower porosity on as the highly porous layers. Under the porosity a layer should have a ratio of the summed up Volume of all pores within a layer to a total volume of Be understood layer. In other words, the porosity a layer the larger, the more pores in it are included and the larger the pores are. A low-porous layer can have a porosity of less than 40%, more preferably less than 10%. A highly porous layer can have a porosity of between 20 and 100%, preferably between 40% and 98%, stronger preferably between 80% and 95%. Experiments have shown that high-porous layers with too little porosity poor as a predetermined breaking point in the subsequent separation process can serve. Will the porosity of the highly porous Layers chosen too high, there is a risk that the adjacent low-porous layers become arbitrary separate from each other what the desire, the semiconductor substrate together all low-porous layers produced on it first to handle as a unit could run counter. However, targeted in highly porous layers Areas with a lower porosity are provided, z. B. at the edge of a substrate adjacent to a cohesion low-porous layers can provide.
Die porösen Schichten werden in dem Halbleitersubstrat durch elektrochemisches Ätzen erzeugt, beispielsweise indem eine Oberfläche des Halbleitersubstrates mit einer Ätzlösung in Kontakt gebracht wird und gleichzeitig eine elektrische Spannung zwischen der Substratoberfläche und der Ätzlösung angelegt wird. Mit anderen Worten liegen die Oberfläche des Halbleitersubstrates und die Ätzlösung auf unterschiedlichen elektrischen Potentialen. Bei geeigneter Polung der angelegten Spannung kann es zu einer elektrochemischen Reaktion kommen, die zu einem Ätzen der Substratoberfläche insbesondere lokal an Nukleationszentren führen kann. Bei der elektrochemischen Reaktion kann es zu einem lokalen Aufoxidieren der Substratoberfläche und zu einem quasigleichzeitigen Wegätzen der aufoxidierten Substratoberfläche durch die benetzende Ätzlösung kommen. Da dieser Vorgang generell nicht homogen abläuft, sondern sich auf Nukleationskeime konzentriert, kann es zu einem inhomogenen Ätzen der Substratoberfläche kommen, bei dem Kanäle weitgehend senkrecht zur Substratoberfläche in das Substrat eingeätzt werden, wodurch eine poröse Schicht gebildet werden kann.The porous layers are penetrated in the semiconductor substrate generates electrochemical etching, for example by a Surface of the semiconductor substrate with an etching solution is brought into contact and at the same time an electrical voltage between the substrate surface and the etching solution is created. In other words, the surface lies of the semiconductor substrate and the etching solution different electrical potentials. With suitable polarity The applied voltage may cause an electrochemical reaction come to an etching of the substrate surface especially locally lead to nucleation centers. at The electrochemical reaction may be oxidized locally the substrate surface and to a quasi-same Wegätz the oxidized substrate surface come through the wetting etching solution. Because of this Process generally does not run homogeneously, but on Focusing nucleation nuclei may lead to an inhomogeneous etching of the Substrate surface come in the channels largely etched into the substrate perpendicular to the substrate surface become, whereby a porous layer can be formed.
Es wurde beobachtet, dass eine Stärke des elektrochemischen Ätzvorgangs insbesondere davon abhängen kann, wie viele positive Ladungsträger (auch als „Löcher” oder freie Zustande im Valenzband des Halbleitermaterials bezeichnet) an der Substratoberfläche zur Verfügung stehen. Bei p-Typ-Halbleitersubstraten sind die Löcher die Majoritätsladungsträger und eine Ätzaktivität hängt während des elektrochemischen Ätzens hauptsächlich von einer zwischen dem Halbleitersubstrat und der Ätzlösung angelegten elektrischen Spannung ab. Bei einem n-Typ-Halbleitersubstrat sind die Löcher hingegen die Minoritätsladungsträger. Bei einem solchen n-Typ-Substrat kann die Menge der für einen elektrochemischen Ätzvorgang zur Verfügung stehenden Löcher stark durch ein Beleuchten des Halbleitersubstrats und die damit einhergehende Generation von Ladungsträgerpaaren (Elektronen und Löcher) beeinflusst werden. Mit anderen Worten lässt sich beim elektrochemischen Ätzen poröser Schichten in n-Typ-Substraten die Porosität neben der angelegten elektrischen Spannung wesentlich durch die Intensität einer gleichzeitig erfolgenden Beleuchtung steuern.It has been observed that a strength of the electrochemical etching process may depend in particular on how many positive charge carriers (also referred to as "holes" or free states in the valence band of the semiconductor material) at the sub stratoberfläche be available. In p-type semiconductor substrates, the holes are majority carriers and an etching activity during electrochemical etching mainly depends on an electrical voltage applied between the semiconductor substrate and the etching solution. In the case of an n-type semiconductor substrate, however, the holes are the minority carriers. In such an n-type substrate, the amount of holes available for an electrochemical etching process can be greatly influenced by illuminating the semiconductor substrate and the associated generation of carrier pairs (electrons and holes). In other words, in the electrochemical etching of porous layers in n-type substrates, the porosity in addition to the applied electrical voltage can be controlled substantially by the intensity of simultaneous illumination.
Zum alternierenden Ausbilden von niedrig-porösen Schichten und hoch-porösen Schichten können somit die ein elektrochemisches Ätzen beeinflussenden Parameter abwechselnd so eingestellt werden, dass es zur Bildung einer niedrig-porösen Schicht zu einer niedrigen Ätzrate kommt und zur Bildung einer hoch-porösen Schicht zu einer hohen Ätzrate. Unter der Ätzrate kann hierbei die Menge aufgelösten Materials pro Zeiteinheit verstanden werden.To the alternating formation of low-porous layers and highly porous layers can thus be the one electrochemical etching affecting parameters alternately be adjusted so that it forms a low-porous layer comes to a low etching rate and to form a highly porous layer at a high etching rate. Under the etch rate can be resolved in this case the amount Materials are understood per unit time.
Beispielsweise kann bei einem n-Typ-Halbleitersubstrat durch Beleuchtung mit niedriger Lichtintensität ein geringer Ätzstrom und somit eine geringe Ätzrate bewirkt werden, so dass nur kleine Poren gebildet werden, wohingegen zur anschließenden Bildung der hoch-porösen Schicht das Halbleitersubstrat mit einer höheren Lichtintensität beleuchtet wird, so dass es zu einem höheren Ätzstrom und somit zur Bildung größerer Poren kommt. Da sich die Poren z. B. bei einem Siliziumwafer der 100-Kristallrichtung stets bevorzugt senkrecht zur Oberfläche des Halbleitersubstrates ausbilden, kann auf diese Weise eine Sequenz von abwechselnd ausgebildeten niedrig-porösen Schichten und hoch-porösen Schichten erzeugt werden.For example can in an n-type semiconductor substrate by lighting with low light intensity a low etching current and thus a low etching rate be effected so that only small pores are formed, whereas for subsequent formation of the highly porous layer the semiconductor substrate with a higher light intensity is illuminated, causing a higher etching current and thus comes to the formation of larger pores. That I the pores z. Example, in a silicon wafer of the 100-crystal direction always preferably perpendicular to the surface of the semiconductor substrate can form a sequence of alternately formed in this way low-porous layers and highly porous layers be generated.
Vorzugsweise werden während des elektrochemischen Ätzens Einflussparameter, die die Stärke und Geschwindigkeit des elektrochemischen Ätzvorgangs beeinflussen, wie zum Beispiel eine zwischen dem Halbleitersubstrat und der Ätzlösung anliegende Spannung, eine Beleuchtung des Halbleitersubstrates, ein Halbleitertyp und eine Dotierungskonzentration innerhalb des Halbleitersubstrates, eine Konzentration ätzender Substanzen wie zum Beispiel Flusssäure (HF) innerhalb der Ätzlösung und/oder eine Temperatur der Ätzlösung, derart gewählt, dass zumindest die hoch-poröse Schicht mit einer makroporösen Struktur ausgebildet wird. Unter einer makroporösen Struktur wird dabei nach IUPAC (International Union of Pure and Applied Chemistry) eine Schicht mit einer durchschnittlichen Porengröße von mehr als 50 nm verstanden. Eine makroporöse Struktur der hoch-porösen Schicht kann vorteilhaft sein für deren Funktion als Sollbruchstelle während des nachfolgenden Abtrennvorganges. Auch die niedrig-poröse Schicht soll vorzugsweise mit einer makroporösen Struktur ausgebildet sein, das heißt, die Porengröße kann auch bei der niedrig-porösen Schicht verhältnismäßig groß sein, wobei jedoch der Durchmesser der Poren geringer sein kann als in der hoch-porösen Schicht. Eine grobe makroporöse Struktur in der niedrig-porösen Schicht kann im Vergleich zu einer mesoporösen Struktur mit gleicher Porosität den Vorteil einer kleineren Oberfläche und somit einer geringeren Oberflächenrekombination aufzuweisen.Preferably become influencing parameters during the electrochemical etching, the strength and speed of the electrochemical etching process such as one between the semiconductor substrate and the etching solution applied voltage, a lighting of the semiconductor substrate, a semiconductor type and a doping concentration within the semiconductor substrate, a concentration more corrosive Substances such as hydrofluoric acid (HF) within the etching solution and / or a temperature of the etching solution, chosen such that at least the highly porous layer with a macroporous Structure is formed. Under a macroporous structure becomes one according to IUPAC (International Union of Pure and Applied Chemistry) Layer with an average pore size of more than 50 nm understood. A macroporous structure of high-porous layer may be beneficial for their function as breaking point during the following Severing. Even the low-porous layer should preferably formed with a macroporous structure its, that is, the pore size can be even in the low-porous layer relatively be large, but the diameter of the pores smaller can be as in the high-porous layer. A rough macroporous structure in the low-porous layer can be compared to a mesoporous structure with the same porosity Advantage of a smaller surface and thus a smaller Surface recombination.
Vorzugsweise ist der Ätzlösung ein Benetzungsmittel beigefügt. Dieses Benetzungsmittel kann bewirken, dass die eigentlichen ätzenden Substanzen der Ätzlösung die Oberfläche des Halbleitersubstrates während des Ätzvorgangs gleichmäßig benetzen können. Dies kann insbesondere in den ausgedehnten Kanälen innerhalb der porösen Schichten von Vorteil sein. Es wurde auch beobachtet, dass manche Benetzungsmittel die Viskosität der Ätzlösung herabsetzen können und somit ein Eindringen bzw. ein Zirkulieren von Ätzlösung in bereits zuvor geätzten porösen Schichten erleichtern können. Außerdem können sich Gasbläschen, die sich während des Ätzvorgangs bilden können, aufgrund des Benetzungsmittels einfach von der Oberfläche des Halbleitersubstrats lösen. Als Benetzungsmittel kann beispielsweise Ethanol (C2H6O) oder Essigsäure (CH2H4O2) verwendet werden.Preferably, the etching solution is accompanied by a wetting agent. This wetting agent can cause the actual etching substances of the etching solution to evenly wet the surface of the semiconductor substrate during the etching process. This may be particularly beneficial in the extended channels within the porous layers. It has also been observed that some wetting agents can lower the viscosity of the etching solution and thus facilitate the penetration or circulation of etching solution in previously etched porous layers. In addition, due to the wetting agent, gas bubbles that may form during the etching process may easily dislodge from the surface of the semiconductor substrate. As the wetting agent, for example, ethanol (C 2 H 6 O) or acetic acid (CH 2 H 4 O 2 ) may be used.
Vorzugsweise können Einflussparameter während des elektrochemischen Ätzens der mehreren porösen Schichten derart angepasst werden, dass die Porenstruktur und/oder die Schichtdicke der nacheinander gebildeten niedrig-porösen Schichten im Wesentlichen gleich bleiben. Da sich die Zusammensetzung der Ätzlösung im Verlauf des Ätzvorgangs ändern kann und da insbesondere die Zirkulation von Ätzlösung innerhalb von Poren bereits geätzter poröser Schichten eingeschränkt sein kann und daher der Austausch von Ätzlösung tiefer im Inneren bereits geätzter poröser Schichten begrenzt sein kann, kann es während des sukzessiven Ausbildens der verschiedenen porösen Schichten notwendig sein, die Ätzparameter, insbesondere die Intensität der Beleuchtung des Substrates während des Ätzens, derart anzupassen, dass die Ätzraten und somit die resultierenden Ätzstrukturen im Wesentlichen unverändert bleiben. Damit kann erreicht werden, dass die niedrig-porösen Schichten, die später nach dem mechanischen Abtrennen die gewünschten dünnen Halbleiterschichtsubstrate bilden sollen, alle im Wesentlichen gleiche mechanische und elektronische Eigenschaften aufweisen.Preferably, influencing parameters may be adjusted during the electrochemical etching of the plurality of porous layers such that the pore structure and / or the layer thickness of the successively formed low-porous layers remain substantially the same. Since the composition of the etching solution may change in the course of the etching process, and in particular the circulation of etching solution within pores of already etched porous layers may be limited and therefore the replacement of etching solution deeper inside already etched porous layers may be limited, it may be limited during the etching process successively forming the various porous layers, it is necessary to adapt the etching parameters, in particular the intensity of the illumination of the substrate during the etching, in such a way that the etching rates and thus the resulting etching structures remain essentially unchanged. It can thus be achieved that the low-porous layers, which are to form the desired thin semiconductor layer substrates later after the mechanical separation, all substantially the same mechanical and electronic have characteristic properties.
Die Dauer des Ätzvorgangs wird unter Berücksichtigung der aktuell eingestellten Ätzrate vorzugsweise so gewählt, dass die niedrig-porösen Schichten mit einer Schichtdicke von 5–100 μm, vorzugsweise 10–30 μm gebildet werden, wohingegen die hoch-porösen Schichten lediglich mit einer Dicke von 0,5 μm–20 μm, vorzugsweise 1 μm–5 μm, ausgebildet werden.The Duration of the etching process is taken into account the currently set etch rate is preferably chosen so that the low-porous layers with a layer thickness of 5-100 μm, preferably 10-30 μm whereas the highly porous layers are only with a thickness of 0.5 μm-20 μm, preferably 1 micron-5 microns, are formed.
Um eine obere niedrig-poröse Schicht mechanisch von einer darunterliegenden niedrig-porösen Schicht bzw. von dem Halbleitersubstrat abzutrennen, kann beispielsweise eine mechanische Kraft direkt auf die niedrig-poröse Schicht ausgeübt werden. Beispielsweise kann ein Trägersubstrat, zum Beispiel aus Glas, an eine außen liegende niedrig-poröse Schicht angehaftet oder gebondet werden. Zu diesem Zweck kann ein Verfahren, wie es beispielsweise bei der Modulverkapselung eingesetzt wird, oder ein Sol-Gel-Verfahren verwendet werden. Das Trägersubstrat kann dann mit der daran anhaftenden, außen liegenden, niedrig-porösen Schicht von der darunterliegenden niedrig-porösen Schicht bzw. dem Substrat abgehoben oder abgerissen werden, wobei die zuvor dazwischen erzeugte hochporöse Schicht als Sollbruchstelle dienen kann, entlang der sich der Abtrennvorgang vollzieht.Around an upper low-porous layer mechanically from one underlying low-porous layer or of the Semiconductor substrate can be separated, for example, a mechanical Force exerted directly on the low-porous layer become. For example, a carrier substrate, for example made of glass, on an outside low-porous Layer be adhered or bonded. For this purpose, a Method, as used for example in module encapsulation or a sol-gel method. The carrier substrate can then with the adherent, outer, low-porous layer from the underlying low-porous layer or lifted off the substrate or demolished, with the previously in between produced highly porous layer serve as a predetermined breaking point can, along which the separation process takes place.
Vorzugsweise kann als Trägersubstrat eine flexible Folie, beispielsweise eine Aluminiumfolie, eingesetzt werden. Die Folie kann dann mitsamt der daran anhaftenden außen liegenden niedrig-porösen Schicht durch abrollendes Abziehen von der darunterliegenden Schicht abgerissen werden. Dadurch kann der mechanische Stress in der jeweils obersten, an der Folie anhaftenden niedrig-porösen Schicht und der daran angrenzenden hoch-porösen Schicht konzentriert werden und das schichtweise Ablösen der niedrig-porösen Schichten kann erleichtert werden.Preferably can be used as a carrier substrate, a flexible film, for example an aluminum foil used. The film can then be included the adherent outer low-porous layer pulled off by rolling off the underlying layer become. As a result, the mechanical stress in the top, on the film adhering low-porous layer and the thereto be concentrated and adjacent to the adjacent high-porous layer the stratified detachment of the low-porous layers can be relieved.
Neben der Möglichkeit, eine Vielzahl von dünnen Halbleiterschichtsubstraten in Form von nacheinander abgetrennten niedrig-porösen Schichten aus einem einzigen Halbleitersubstrat und mit Hilfe eines einzelnen elektrochemischen Ätzschrittes mit variierenden Ätzparametern erhalten zu können, ermöglicht das vorgeschlagene Verfahren auch, die Vielzahl von niedrig-porösen Schichten vor dem mechanischen Trennen der einzelnen niedrig-porösen Schichten einem gemeinsamen Verfahrensschritt zu unterziehen. Hierbei kann es insbesondere von Interesse sein, die bereits ausgebildeten porösen Schichten noch vor deren mechanischem Trennen einem Fluid-Verfahrensschritt zu unterziehen. Unter einem Fluid-Verfahrensschritt wird hierbei ein Verfahrensschritt verstanden, bei dem ein Fluid wie zum Beispiel ein Gas oder eine Flüssigkeit auf die Oberfläche des Halbleitersubstrates, das heißt insbesondere auf die außen liegenden und innen liegenden Oberflächen der porösen Schichten, einwirken kann. Durch einen solchen Fluid-Verfahrensschritt kann beispielsweise die gesamte Oberfläche der porösen Schichten mit einer zusätzlichen Schicht beschichtet werden.Next the possibility of a variety of thin semiconductor layer substrates in the form of sequentially separated low-porous layers from a single semiconductor substrate and with the help of a single electrochemical etching step with varying Ätzparametern To be able to receive the proposed Process also, the variety of low-porous layers before the mechanical separation of the individual low-porous layers one to undergo a common process step. This can be especially be of interest, the already formed porous layers even before their mechanical separation of a fluid process step to undergo. In this case, a fluid process step is used a process step understood in which a fluid such as a gas or a liquid on the surface of the semiconductor substrate, that is, in particular to the outer and inner surfaces the porous layers, can act. By such Fluid process step, for example, the entire surface the porous layers with an additional layer be coated.
Beispielsweise kann in einem solchen Fluid-Verfahrensschritt eine dielektrische Schicht auf den Oberflächen der niedrig-porösen Schichten und der hoch-porösen Schichten ausgebildet werden. Die dielektrische Schicht kann insbesondere zur Passivierung der Oberflächen dienen.For example can in such a fluid process step, a dielectric Layer on the surfaces of the low-porous Layers and the highly porous layers are formed. The dielectric layer can be used in particular for the passivation of the Serve surfaces.
In einer konkreten Ausgestaltung kann das Halbleitersubstrat mit den zuvor darin ausgebildeten niedrig-porösen und hoch-porösen Schichten einem Hochtemperaturprozessschritt unterzogen werden, bei dem bei Temperaturen von oberhalb 700°C in einer sauerstoffhaltigen Atmosphäre eine Siliziumdioxidschicht (SiO2) an den Oberflächen der porösen Schichten homogen aufwachst. Eine solche Siliziumdioxidschicht kann bereits bei geringen Schichtdicken von weniger als 10 nm zu einer effektiven Oberflächenpassivierung der porösen Schichten führen.In a specific embodiment, the semiconductor substrate with the previously formed therein low-porous and highly porous layers can be subjected to a high-temperature process step, wherein at temperatures above 700 ° C in an oxygen-containing atmosphere, a silicon dioxide layer (SiO 2 ) on the surfaces of the porous layers grow up homogeneously. Such a silicon dioxide layer can lead to an effective surface passivation of the porous layers even at low layer thicknesses of less than 10 nm.
Alternativ kann durch den Fluid-Verfahrensschritt auch beispielsweise eine Siliziumnitridschicht oder eine Aluminiumoxidschicht zur Passivierung der Oberfläche abgeschieden werden oder im Rahmen eines Gasphasendiffusionsschrittes eine oberflächennahe Schicht mit Dotanden wie zum Beispiel Phosphor oder Bor dotiert werden.alternative can by the fluid process step, for example, a Silicon nitride layer or an aluminum oxide layer for passivation the surface to be deposited or in the context of a Gas phase diffusion step a near-surface layer doped with dopants such as phosphorus or boron.
Gemäß einem weiteren Aspekt der vorliegenden Erfindung wird ein Verfahren zum Herstellen eines Halbleiterbauelementes vorgeschlagen. Das Verfahren weist hierbei neben möglicherweise weiteren Prozessschritten folgende Prozessschritte auf: (i) Bilden eines dünnen Halbleitersubstrates mittels des oben beschriebenen Verfahrens; (ii) Ausbilden von dotierten Bereichen in dem Halbleiterschichtsubstrat; und (iii) Ausbilden von elektrischen Kontakten an Oberflächenbereichen des Halbleiterschichtsubstrates.According to one Another aspect of the present invention is a method for manufacturing a Semiconductor device proposed. The method points here following possibly further process steps following Process steps: (i) forming a thin semiconductor substrate by the method described above; (ii) forming doped ones Regions in the semiconductor layer substrate; and (iii) forming of electrical contacts to surface areas of the Semiconductor layer substrate.
Wenn hierbei während des Bilden des dünnen Halbleitersubstrates, wie es zuvor beschrieben wurde, vor dem Abtrennen der als Halbleitersubstrat dienenden niedrig-porösen Schicht (Verfahrensschritt (f)) eine dielektrische Schicht auf Oberflächen der niedrig-porösen Schichten und der hoch-porösen Schichten ausgebildet wurde, kann die beim mechanischen Abtrennen der niedrig-porösen Schicht im Bereich der als Sollbruchstelle dienenden hochporösen Schicht entstehenden frei liegenden Bereiche, die nicht von der dielektrischen Schicht bedeckt sind, zum Ausbilden von dotierten Bereichen in dem Halbleiterschichtsubstrat oder zum Ausbilden von elektrischen Kontakten an den frei liegenden Bereichen des Halbleiterschichtsubstrates genutzt werden.Here, when forming the thin semiconductor substrate as described above, before separating the low-porous layer serving as a semiconductor substrate (step (f)), a dielectric layer was formed on surfaces of the low-porous layers and the high-porous layers , In the mechanical separation of the low-porous layer in the region of the predetermined breaking point serving as highly porous layer resulting exposed areas that are not covered by the dielectric layer, for forming doped regions in the semiconductor layer substrate or for forming electri contacts are used on the exposed areas of the semiconductor layer substrate.
In den frei liegenden Bereichen kann beispielsweise durch einen Gasphasendiffusionsschritt, bei dem Dotanden aus einem Trägergas bei hohen Temperaturen in das Halbleitermaterial eindiffundieren können, eine dotierte Schicht eindiffundiert werden. Hierbei kann ausgenutzt werden, dass die auf der Oberfläche der porösen Schicht vorher ausgebildete dielektrische Schicht als Diffusionsbarriere wirken kann und es somit nur in den beim Abtrennen der niedrig-porösen Schicht frei gelegten Bereichen lokal zu einem Eindiffundieren von Dotanden kommt. Auf diese Weise können in den punktförmigen, kleinen, frei liegenden Bereichen gezielt dotierte Regionen erzeugt werden, wobei die restliche Oberfläche des Halbleiterschichtsubstrates durch die daran angrenzende dielektrische Schicht gut passiviert ist. Sofern das Halbleiterschichtsubstrat beispielsweise aus einem n-Typ-Halbleitermaterial besteht, können die dotierten Bereiche im Falle einer n+-Typ-Dotierung in den frei liegenden punktförmigen Bereichen einen Kontaktwiderstand zu nachfolgend dort ausgebildeten elektrischen Kontakten reduzieren und ein lokales BSF (back surface field) bilden. Im Falle einer p-Typ-Dotierung kann ein sammelnder pn-Übergang erzeugt werden und/oder ein ebenfalls reduzierter Kontaktwiderstand realisiert werden.In the exposed regions, for example, a doped layer can be diffused by a gas phase diffusion step in which dopants from a carrier gas can diffuse into the semiconductor material at high temperatures. In this case, it can be exploited that the dielectric layer previously formed on the surface of the porous layer can act as a diffusion barrier and thus localized diffusion of dopants occurs only in the areas exposed during the separation of the low-porous layer. In this way, selectively doped regions can be produced in the punctiform, small, exposed regions, wherein the remaining surface of the semiconductor layer substrate is well passivated by the dielectric layer adjacent thereto. If the semiconductor layer substrate consists, for example, of an n-type semiconductor material, the doped regions may, in the case of an n + -type doping in the exposed point-shaped regions, reduce a contact resistance to subsequently formed electrical contacts and a local BSF (back surface field) form. In the case of a p-type doping, a collecting pn junction can be generated and / or a likewise reduced contact resistance can be realized.
Gemäß einer weiteren vorteilhaften Ausführungsform des erfindungsgemäßen Verfahrens wird in den zuvor durch das mechanische Abtrennen der niedrig-porösen Schicht entstandenen frei liegenden Bereichen eine Aluminiumfolie angelagert und nachfolgend erhitzt. Vorzugsweise wird die Aluminiumfolie auf eine Temperatur oberhalb der eutektischen Temperatur von Aluminium in Silizium bei 577°C erhitzt. Das Erhitzen der Aluminiumfolie kann zur Bildung von Aluminium-dotierten p+-Typ-Bereichen in den frei liegenden Bereichen des porösen Siliziumsubstrates führen, da das Aluminium mit dem angrenzenden Silizium eine flüssige eutektische Phase bildet. Beim nachfolgenden Abkühlen des Aluminium-Silizium-Eutektikums kann dieses wieder erstarren und eine feste Verbindung zwischen der Aluminiumfolie und dem dünnen Siliziumschichtsubstrat bilden. Die Aluminiumfolie kann somit als Träger für die gefertigte Dünnschicht-Solarzelle fungieren. Da die Aluminiumfolie ebenso wie das dünne niedrig-poröse Siliziumschichtsubstrat flexibel sein kann, ist ein „rollendes Abziehen” der Folie und der daran anhaftenden niedrig-porösen Schicht von darunterliegenden Bereichen des Halbleitersubstrates möglich, wodurch der mechanische Stress jeweils in der obersten an der Aluminiumfolie anhaftenden Schicht konzentriert wird und das schichtweise Ablösen erleichtert werden kann.According to a further advantageous embodiment of the method according to the invention, an aluminum foil is deposited in the previously exposed by the mechanical separation of the low-porous layer exposed areas and subsequently heated. Preferably, the aluminum foil is heated to a temperature above the eutectic temperature of aluminum in silicon at 577 ° C. The heating of the aluminum foil may result in the formation of aluminum-doped p + -type regions in the exposed regions of the porous silicon substrate, since the aluminum forms a liquid eutectic phase with the adjacent silicon. Upon subsequent cooling of the aluminum-silicon eutectic, it may re-solidify and form a strong bond between the aluminum foil and the thin silicon layer substrate. The aluminum foil can thus act as a support for the manufactured thin-film solar cell. Since the aluminum foil as well as the thin low-porous silicon layer substrate can be flexible, it is possible to "roll off" the foil and the adhered low-porous layer from underlying areas of the semiconductor substrate, thereby stressing the uppermost part of the aluminum foil Layer is concentrated and the stratified detachment can be facilitated.
In einer weiteren Ausgestaltung des erfindungsgemäßen Verfahrens wird eine Dünnschicht auf außen liegende Bereiche eines porösen Halbleiterschichtsubstrates durch einen Plasmaabscheidungsprozess und/oder einem Sputterabscheidungsprozess aufgebracht. Beispielsweise kann eine dünne Aluminiumschicht, die als Metallkontakt für eine Solarzelle dienen kann, aufgesputtert werden oder eine dünne Siliziumnitridschicht, die als Barriere während einer nachfolgenden Diffusion oder einem nasschemischen Prozess dienen kann, kann mit Hilfe eines Plasmaabscheidungsprozesses wie zum Beispiel PECVD (Plasma Enhanced Chemical Vapour Deposition) abgeschieden werden.In a further embodiment of the invention Process is a thin film on external Regions of a porous semiconductor layer substrate through a plasma deposition process and / or a sputter deposition process applied. For example, a thin aluminum layer, which can serve as a metal contact for a solar cell, be sputtered on or a thin silicon nitride layer, as a barrier during a subsequent diffusion or can serve a wet-chemical process, with the help of a Plasma deposition process such as PECVD (Plasma Enhanced Chemical Vapor Deposition) are deposited.
Sowohl bei Plasmaabscheidungsprozessen als auch bei Sputterabscheidungsprozessen können sich Partikel aus einer Gasphase an einer zu beschichtenden Oberfläche abscheiden. Eine Schwierigkeit bei der Beschichtung von porösen Schichten kann darin bestehen, dass die Schichten von den Poren durchlöchert sind. Da Halbleiterbauelemente in der Regel nur auf einer Seite prozessiert werden sollen, muss in diesem Fall dafür Sorge getragen werden, dass die andere Seite der Zelle tatsächlich unprozessiert bleibt. Um dies zu erreichen, kann während des Plasma-/Sputterabscheidungsprozesses ein Gasdruck ausreichend hoch gewählt werden, dass ein Abscheiden einer Dünnschicht auf innen liegenden Oberflächen des porösen Halbleiterschichtsubstrates weitgehend vermieden wird. Mit anderen Worten kann ein Gasdruck so hoch gewählt werden, dass die freien Weglängen von Partikeln innerhalb des Gases so klein sind, dass die Partikel im Wesentlichen nicht mehr in die Poren der porösen Schicht eindringen können, sondern es lediglich zu einer Beschichtung der außen liegenden Bereiche der porösen Schicht kommt, innen liegende Bereiche der porösen Schicht jedoch weitgehend unbeschichtet bleiben.Either in plasma deposition processes as well as sputter deposition processes Particles from a gas phase can be coated on one Deposit the surface. A difficulty with the coating of porous layers can be that the layers are perforated by the pores. As semiconductor devices usually only on one side, must be processed in this case, be sure that the other Side of the cell actually remains unprocessed. To this can be reached during the plasma / sputter deposition process Gas pressure be chosen sufficiently high that a deposition a thin layer on internal surfaces of the porous semiconductor layer substrate largely avoided becomes. In other words, a gas pressure can be so high be that the free path lengths of particles within the Gases are so small that the particles are essentially no longer can penetrate into the pores of the porous layer, but it only to a coating of the outside Areas of the porous layer comes inside areas However, the porous layer remain largely uncoated.
Es wird angemerkt, dass die Ausführungsformen, Merkmale und Vorteile der Erfindung teilweise in Bezug auf das erfindungsgemäße Verfahren zum Bilden von dünnen Halbleiterschichtsubstraten, teilweise in Bezug auf das erfindungsgemäße Verfahren zum Herstellen eines Halbleiterbauelementes und teilweise auch in Bezug auf die hergestellten Halbleiterdünnschichtsubstrate bzw. Halbleiterbauelemente beschrieben ist. Ein Fachmann wird erkennen, dass die Merkmale der verschiedenen Ausführungsformen in beliebiger Weise untereinander kombiniert werden können und dass die beschriebenen Verfahrensmerkmale entsprechende strukturelle Merkmale bei den hergestellten Halbleiterdünnschichtsubstraten bzw. Halbleiterbauelementen bedingen können bzw. umgekehrt.It It is noted that the embodiments, features and Advantages of the invention in part with respect to the inventive Method for forming thin semiconductor layer substrates, partly with respect to the inventive method for Producing a semiconductor component and partially also in relation on the prepared semiconductor thin film substrates or Semiconductor devices is described. A person skilled in the art will recognize that the features of the various embodiments in can be combined with each other in any way and that the described method features corresponding structural Features of the prepared semiconductor thin film substrates or Can cause semiconductor devices or vice versa.
KURZE BESCHREIBUNG DER ZEICHNUNGENBRIEF DESCRIPTION OF THE DRAWINGS
Weitere mögliche Merkmale und Vorteile der vorliegenden Erfindung werden dem Fachmann aus der nachfolgenden Beschreibung von beispielhaften Ausführungsformen, die jedoch nicht als die Erfindung beschränkend auszulegen sind, und unter Bezugnahme auf die begleitenden Zeichnungen ersichtlich.Other possible features and benefits of The present invention will become apparent to those skilled in the art from the following description of exemplary embodiments, which are not, however, to be construed as limiting the invention, and with reference to the accompanying drawings.
Die Zeichnungen sind lediglich schematisch und nicht maßstabsgetreu. Gleiche Bezugszeichen bezeichnen in den Figuren gleiche oder ähnliche Elemente.The Drawings are merely schematic and not to scale. Like reference numerals designate the same or similar in the figures Elements.
DETAILLIERTE BESCHREIBUNG BEVORZUGTER AUSFÜHRUNGSFORMENDETAILED DESCRIPTION PREFERRED EMBODIMENTS
Zunächst
werden anhand der
Bei
der in
Bei
der in
Anhand
von
Hierbei
ist zu bemerken, dass aufgrund des eingestrahlten Lichtes positive
Ladungsträger, das heißt, „Löcher”,
in dem als Halbleitersubstrat
In
einem ersten Schritt (a) wird ein Halbleitersubstrat
In
Schritt (b) wird zum Zeitpunkt t1 die Lampe eingeschaltet
und zunächst bei geringer Lichtintensität für
zwischen etwa 10 und 60 Minuten gehalten. Es kommt während
dieser Phase zu einem geringen Ätzstrom mit einer typischen
Stromdichte im Bereich von 1 bis 10 mA/cm2.
Die zwischen den Elektroden
In
einem nächsten Verfahrensschritt (c) wird die von der Lampe
In
einem weiteren Verfahrensschritt (d) wird die Beleuchtungsintensität
erneut reduziert, so dass sich wieder dünnere Kanäle
bilden und eine weitere niedrig-poröse Schicht
Anschließend
kann in einem Verfahrensschritt (e) die Beleuchtungsintensität
erneut verstärkt werden und eine weitere hoch-poröse
Schicht
Die Verfahrensschritte (d) und (e) können mehrfach wiederholt werden, so dass es zu einer Schichtenfolge von niedrig-porösen Schichten und daran angrenzenden hoch-porösen Schichten kommt.The Process steps (d) and (e) can be repeated several times so that it becomes a layer sequence of low-porous Layers and adjoining highly porous layers comes.
Da sich die Zirkulation von Ätzlösung in den engen Kanälen der porösen Schichten mit zunehmender Tiefe der Kanäle verschlechtern kann und somit die Ätzraten abnehmen können, können entsprechende Maßnahmen ergriffen werden, um auch die tiefer liegenden niedrig-porösen und hoch-porösen Schichten mit einer ähnlichen Struktur und Dicke auszubilden wie die weiter oben liegenden Schichten. Beispielsweise kann der Ätzlösung ein Benetzungsmittel zugegeben werden, die Lichtintensität bzw. die Ätzdauern können entsprechend angepasst werden oder die Konzentration der verwendeten Ätzlösung kann variiert werden.There the circulation of etching solution in the narrow Channels of the porous layers with increasing Depth of the channels can degrade and thus the etching rates can lose weight, can take appropriate action be taken to even the lower-lying low-porous and highly porous layers with a similar Structure and thickness form like the layers above. For example, the etching solution may be a wetting agent be added, the light intensity and the etching times can be adjusted accordingly or the concentration the etching solution used can be varied.
Nachdem die gewünschte Struktur von mehreren aneinander angrenzenden niedrig-porösen Schichten und hoch-porösen Schichten in dem Halbleitersubstrat ausgebildet wurde, wird dieses aus der Ätzlösung entnommen, in deionisiertem Wasser gespült und gereinigt und anschließend getrocknet. Hierbei wird vorteilhaft ausgenutzt, dass die mehreren übereinander geschichteten niedrig-porösen Schichten durch die dazwischen liegenden hoch-porösen Schichten ausreichend miteinander verbunden und stabilisiert sind. Der Stapel aus niedrig-porösen Schichten kann somit zusammen mit dem verbleibenden ungeätzten Halbleitersubstrat in einfacher Weise als Gesamtheit weiter verarbeitet werden.After this the desired structure of several adjacent ones low-porous layers and highly porous layers was formed in the semiconductor substrate, this is from the etching solution removed, rinsed in deionized water and purified and then dried. This is advantageously exploited that the several stacked low-porous layers through the intervening high-porous layers sufficient interconnected and stabilized. The stack of low-porous layers can thus together with the remaining unetched semiconductor substrate be further processed in a simple manner as a whole.
Beispielsweise
kann in einem optionalen Verfahrensschritt (f) das gesamte Halbleitersubstrat mitsamt
den darin eingeätzten Schichtstrukturen einem Hochtemperaturschritt
unterzogen werden, bei dem das Halbleitersubstrat einer Sauerstoff-haltigen Gasatmosphäre
bei hohen Temperaturen von über 700°C ausgesetzt
wird. Bei diesen hohen Temperaturen wird die Oberfläche
des Siliziumsubstrates aufoxidiert und es bildet sich eine dünne
Siliziumdioxidschicht
Alternativ
zu dem beschriebenen Oxidationsprozess können auch andere
Fluid-Verfahrensschritte durchgeführt werden. Hierbei kann
jeweils ausgenutzt werden, dass einerseits der bisher noch nicht mechanisch
unterteilte Stapel aus niedrig-porösen Schichten
In
einem anschließenden Verfahrensschritt (g) werden dann
die einzelnen niedrig-porösen Schichten
Durch
das mechanische Abtrennen bilden sich an den Bruchkanten innerhalb
der jeweiligen hoch-porösen Schichten
Der
Verfahrensschritt (g) des Abtrennens der zuoberst liegenden niedrig-porösen
Schicht kann mehrfach wiederholt werden, bis alle zuvor erzeugten
niedrig-porösen Schichten
Mit
Bezug auf
In
einer speziellen Ausgestaltung des Verfahrens gemäß einer
Ausführungsform der Erfindung wird zum Abtrennen der einzelnen
niedrig-porösen Schichten
Ein
weiterer Verfahrensschritt wird ebenfalls mit Bezug auf
Ein
weiterer Verfahrensschritt wird ebenfalls mit Bezug auf
Eine
solche selektiv lediglich auf eine außen liegende Oberfläche
der porösen Schicht
Es
wird darauf hingewiesen, dass die mit Bezug auf
Abschließend
können Hauptgedanken und Vorteile von Ausführungsformen
der vorliegenden Erfindung wie folgt zusammengefasst werden: Zur
Bildung von dünnen Halbleiterschichtsubstraten wird zunächst
eine makroporöse Multischicht mit übereinander
gestapelten niedrig-porösen Schichten
Abschließend wird darauf hingewiesen, dass die Begriffe „umfassen”, „aufweisen” etc. das Vorhandensein weiterer Elemente nicht ausschließen. Der Begriff „ein” schließt auch das Vorhandensein einer Mehrzahl von Gegenständen nicht aus. Die Bezugszeichen in den Ansprüchen dienen lediglich der besseren Lesbarkeit und sollen den Schutzbereich der Ansprüche in keiner Weise einschränken.Finally It is pointed out that the terms "include", "comprise" etc. do not rule out the presence of other elements. The term "a" also includes the presence a plurality of objects are not enough. The reference numerals in the claims are only for better readability and are not intended to limit the scope of the claims in any way limit.
- 11
- HalbleitersubstratSemiconductor substrate
- 77
- Ätzlösungetching
- 99
- erste Elektrodefirst electrode
- 1111
- zweite Elektrodesecond electrode
- 1313
- Steuerungcontrol
- 1515
- Gefäßvessel
- 1717
- O-RingO-ring
- 1919
- Lampelamp
- 2121
- Tunneltunnel
- 3131
- Kanalchannel
- 3333
- niedrig-poröse Schichtlow-porous layer
- 3535
- hoch-poröse Schichthighly porous layer
- 3737
- niedrig-poröse Schichtlow-porous layer
- 3939
- hoch-poröse Schichthighly porous layer
- 4141
- Trägersubstratcarrier substrate
- 4343
- lokal Öffnunglocal opening
- 4545
- Dielektrikumschichtdielectric
- 4747
- Punktkontaktpoint contact
- 4949
- dotierter Bereichdoped Area
- 5151
- Aluminiumfoliealuminum foil
- 5353
- Siliziumnitridschichtsilicon nitride
- 5555
- Plasmaplasma
ZITATE ENTHALTEN IN DER BESCHREIBUNGQUOTES INCLUDE IN THE DESCRIPTION
Diese Liste der vom Anmelder aufgeführten Dokumente wurde automatisiert erzeugt und ist ausschließlich zur besseren Information des Lesers aufgenommen. Die Liste ist nicht Bestandteil der deutschen Patent- bzw. Gebrauchsmusteranmeldung. Das DPMA übernimmt keinerlei Haftung für etwaige Fehler oder Auslassungen.This list The documents listed by the applicant have been automated generated and is solely for better information recorded by the reader. The list is not part of the German Patent or utility model application. The DPMA takes over no liability for any errors or omissions.
Zitierte PatentliteraturCited patent literature
- - DE 19730975 A1 [0007] DE 19730975 A1 [0007]
- - US 6645833 [0007] - US 6645833 [0007]
Zitierte Nicht-PatentliteraturCited non-patent literature
- - R. Brendel in Solar Energy, 77, 2004, 969–982 [0007] R. Brendel in Solar Energy, 77, 2004, 969-982 [0007]
Claims (16)
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE102009024613A DE102009024613A1 (en) | 2009-06-12 | 2009-06-12 | A method for forming thin semiconductor layer substrates and method for producing a semiconductor component, in particular a solar cell, with such a semiconductor layer substrate |
PCT/EP2010/058015 WO2010142683A2 (en) | 2009-06-12 | 2010-06-08 | Method for forming thin semiconductor layer substrates and method for producing a semiconductor element, in particular a solar cell comprising, using said type of semiconductor layer substrate |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE102009024613A DE102009024613A1 (en) | 2009-06-12 | 2009-06-12 | A method for forming thin semiconductor layer substrates and method for producing a semiconductor component, in particular a solar cell, with such a semiconductor layer substrate |
Publications (1)
Publication Number | Publication Date |
---|---|
DE102009024613A1 true DE102009024613A1 (en) | 2010-12-23 |
Family
ID=43122905
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE102009024613A Withdrawn DE102009024613A1 (en) | 2009-06-12 | 2009-06-12 | A method for forming thin semiconductor layer substrates and method for producing a semiconductor component, in particular a solar cell, with such a semiconductor layer substrate |
Country Status (2)
Country | Link |
---|---|
DE (1) | DE102009024613A1 (en) |
WO (1) | WO2010142683A2 (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102013103495A1 (en) | 2013-04-08 | 2014-10-09 | Institut Für Solarenergieforschung Gmbh | Method for producing a silicon substrate for solar cell production |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE19730975A1 (en) | 1997-06-30 | 1999-01-07 | Max Planck Gesellschaft | Porous material especially single crystal silicon layer production |
DE19936941A1 (en) * | 1998-11-11 | 2000-05-18 | Bosch Gmbh Robert | Thin film especially for a thin film solar cell is produced by removing a buried sacrificial layer to leave a starting body layer on an applied substrate |
DE19940512A1 (en) * | 1999-08-26 | 2001-03-22 | Bosch Gmbh Robert | Method for capping a component with a cavern structure and method for producing the cavern structure |
US6645833B2 (en) | 1997-06-30 | 2003-11-11 | Max-Planck-Gesellschaft Zur Foerderung Der Wissenschaften E. V. | Method for producing layered structures on a substrate, substrate and semiconductor components produced according to said method |
WO2006131177A2 (en) * | 2005-06-06 | 2006-12-14 | Universität Stuttgart | Method for producing seed layers for depositing semiconductor material |
DE102006028916A1 (en) * | 2006-06-23 | 2007-12-27 | Robert Bosch Gmbh | Production of silicon porous particles for the application of active substances, comprises doping an area of a silicon wafer, producing recesses in the silicon wafer, porosifying of the silicon wafer, and removing of the porous particles |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE19851873A1 (en) * | 1998-11-10 | 2000-05-11 | Zae Bayern | Process for growing a crystalline structure |
EP1132952B1 (en) * | 2000-03-10 | 2016-11-23 | Imec | Method for the formation and lift-off of porous silicon layers |
-
2009
- 2009-06-12 DE DE102009024613A patent/DE102009024613A1/en not_active Withdrawn
-
2010
- 2010-06-08 WO PCT/EP2010/058015 patent/WO2010142683A2/en active Application Filing
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE19730975A1 (en) | 1997-06-30 | 1999-01-07 | Max Planck Gesellschaft | Porous material especially single crystal silicon layer production |
US6645833B2 (en) | 1997-06-30 | 2003-11-11 | Max-Planck-Gesellschaft Zur Foerderung Der Wissenschaften E. V. | Method for producing layered structures on a substrate, substrate and semiconductor components produced according to said method |
DE19936941A1 (en) * | 1998-11-11 | 2000-05-18 | Bosch Gmbh Robert | Thin film especially for a thin film solar cell is produced by removing a buried sacrificial layer to leave a starting body layer on an applied substrate |
DE19940512A1 (en) * | 1999-08-26 | 2001-03-22 | Bosch Gmbh Robert | Method for capping a component with a cavern structure and method for producing the cavern structure |
WO2006131177A2 (en) * | 2005-06-06 | 2006-12-14 | Universität Stuttgart | Method for producing seed layers for depositing semiconductor material |
DE102006028916A1 (en) * | 2006-06-23 | 2007-12-27 | Robert Bosch Gmbh | Production of silicon porous particles for the application of active substances, comprises doping an area of a silicon wafer, producing recesses in the silicon wafer, porosifying of the silicon wafer, and removing of the porous particles |
Non-Patent Citations (1)
Title |
---|
R. Brendel in Solar Energy, 77, 2004, 969-982 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102013103495A1 (en) | 2013-04-08 | 2014-10-09 | Institut Für Solarenergieforschung Gmbh | Method for producing a silicon substrate for solar cell production |
Also Published As
Publication number | Publication date |
---|---|
WO2010142683A3 (en) | 2011-09-29 |
WO2010142683A4 (en) | 2011-11-17 |
WO2010142683A2 (en) | 2010-12-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0996967B1 (en) | Method for producing layered structures on a semiconductor substrate, semiconductor substrate and semiconductor components produced according to said method | |
EP2135300B1 (en) | Method for the production of a solar cell and solar cell produced using said method | |
DE69825517T2 (en) | Manufacturing method of a semiconductor substrate | |
DE4302396A1 (en) | Thin film solar cell prodn. for high reliability - using frangible anisotropic layer for thin semiconductor film transfer from prodn. to support substrate e.g of glass, for high quality solar cell mfr. | |
DE10050577A1 (en) | Production of semiconductor component used in solar cells comprises forming first semiconductor layer on substrate, producing second semiconductor layer on first layer and removing second layer by laser abrasion | |
WO2013017526A2 (en) | Method for producing a solar cell and solar cell | |
DE19936941B4 (en) | Method for producing thin layers, in particular thin-film solar cells, on a carrier substrate | |
EP3044813A1 (en) | Method for producing a solar cell involving doping by ion implantation and the depositing of an outdiffusion barrier | |
EP2823505B1 (en) | Method for producing a doped region in a semiconductor layer | |
DE19730975A1 (en) | Porous material especially single crystal silicon layer production | |
DE102009024613A1 (en) | A method for forming thin semiconductor layer substrates and method for producing a semiconductor component, in particular a solar cell, with such a semiconductor layer substrate | |
DE102019122637B4 (en) | Process for producing a metallic contacting structure of a photovoltaic solar cell | |
DE102009053262A1 (en) | A method for forming thin semiconductor layer substrates and method for producing a semiconductor device, in particular a solar cell, with such a semiconductor layer substrate | |
DE102015107842B3 (en) | Method for producing a solar cell with oxidized intermediate regions between poly-silicon contacts | |
WO2023041177A1 (en) | Doping of a silicon substrate by laser doping with a subsequent high-temperature step | |
DE102009004560B3 (en) | Method for producing a semiconductor component, in particular a solar cell, based on a germanium thin film | |
DE102009004559A1 (en) | Method for producing a semiconductor component, in particular a solar cell, based on a semiconductor thin film with a direct semiconductor material | |
DE10311893B3 (en) | Production of silicon thin layer solar cell comprises treating the casing surface of cylindrical silicon crystal to form boundary layer and transferring outer layer lying on the casing surface onto the substrate | |
WO2012130392A1 (en) | Production of a semiconductor component by laser-assisted bonding | |
CH670335A5 (en) | ||
DE102011052916B4 (en) | Solar cell manufacturing process and wafer solar cell | |
WO2024104976A1 (en) | Solar cell having a front contact structure which comprises a silicon carbide layer, and method for manufacturing said solar cell | |
WO2022218905A1 (en) | Method of preparing a germanium substrate and germanium substrate structure for epitaxial growth of a germanium layer | |
WO2012069488A1 (en) | Semiconductor components and process for the production thereof | |
WO2010122168A2 (en) | Method for producing a semiconductor element, in particular a solar cell, based on a semiconductor thin layer having a direct semiconductor or germanium |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
OP8 | Request for examination as to paragraph 44 patent law | ||
R002 | Refusal decision in examination/registration proceedings | ||
R119 | Application deemed withdrawn, or ip right lapsed, due to non-payment of renewal fee |
Effective date: 20130101 |
|
R082 | Change of representative |
Representative=s name: QIP PATENTANWAELTE, DR. KUEHN & PARTNER MBB, DE |