DE10118529C1 - Verfahren zur Strukturierung eines aus glasartigem Material bestehenden Flächensubstrats - Google Patents

Verfahren zur Strukturierung eines aus glasartigem Material bestehenden Flächensubstrats

Info

Publication number
DE10118529C1
DE10118529C1 DE10118529A DE10118529A DE10118529C1 DE 10118529 C1 DE10118529 C1 DE 10118529C1 DE 10118529 A DE10118529 A DE 10118529A DE 10118529 A DE10118529 A DE 10118529A DE 10118529 C1 DE10118529 C1 DE 10118529C1
Authority
DE
Germany
Prior art keywords
glass
substrate
semiconductor
surface substrate
substrates
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
DE10118529A
Other languages
English (en)
Inventor
Hans-Joachim Quenzer
Arne Veit Schulz
Bernd Wagner
Peter Merz
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fraunhofer Gesellschaft zur Forderung der Angewandten Forschung eV
Original Assignee
Fraunhofer Gesellschaft zur Forderung der Angewandten Forschung eV
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fraunhofer Gesellschaft zur Forderung der Angewandten Forschung eV filed Critical Fraunhofer Gesellschaft zur Forderung der Angewandten Forschung eV
Priority to DE10118529A priority Critical patent/DE10118529C1/de
Priority to JP2002572631A priority patent/JP4480939B2/ja
Priority to PCT/EP2002/002796 priority patent/WO2002073684A1/de
Priority to EP02727409A priority patent/EP1371092B2/de
Priority to US10/471,581 priority patent/US7416961B2/en
Priority to DE2002141390 priority patent/DE10241390B3/de
Application granted granted Critical
Publication of DE10118529C1 publication Critical patent/DE10118529C1/de
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B81MICROSTRUCTURAL TECHNOLOGY
    • B81CPROCESSES OR APPARATUS SPECIALLY ADAPTED FOR THE MANUFACTURE OR TREATMENT OF MICROSTRUCTURAL DEVICES OR SYSTEMS
    • B81C1/00Manufacture or treatment of devices or systems in or on a substrate
    • B81C1/00015Manufacture or treatment of devices or systems in or on a substrate for manufacturing microsystems
    • B81C1/00261Processes for packaging MEMS devices
    • B81C1/00301Connecting electric signal lines from the MEMS device with external electrical signal lines, e.g. through vias
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B81MICROSTRUCTURAL TECHNOLOGY
    • B81CPROCESSES OR APPARATUS SPECIALLY ADAPTED FOR THE MANUFACTURE OR TREATMENT OF MICROSTRUCTURAL DEVICES OR SYSTEMS
    • B81C99/00Subject matter not provided for in other groups of this subclass
    • B81C99/0075Manufacture of substrate-free structures
    • B81C99/0085Manufacture of substrate-free structures using moulds and master templates, e.g. for hot-embossing
    • CCHEMISTRY; METALLURGY
    • C03GLASS; MINERAL OR SLAG WOOL
    • C03BMANUFACTURE, SHAPING, OR SUPPLEMENTARY PROCESSES
    • C03B19/00Other methods of shaping glass
    • C03B19/02Other methods of shaping glass by casting molten glass, e.g. injection moulding
    • CCHEMISTRY; METALLURGY
    • C03GLASS; MINERAL OR SLAG WOOL
    • C03CCHEMICAL COMPOSITION OF GLASSES, GLAZES OR VITREOUS ENAMELS; SURFACE TREATMENT OF GLASS; SURFACE TREATMENT OF FIBRES OR FILAMENTS MADE FROM GLASS, MINERALS OR SLAGS; JOINING GLASS TO GLASS OR OTHER MATERIALS
    • C03C27/00Joining pieces of glass to pieces of other inorganic material; Joining glass to glass other than by fusing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/20Deposition of semiconductor materials on a substrate, e.g. epitaxial growth solid phase epitaxy
    • H01L21/2003Deposition of semiconductor materials on a substrate, e.g. epitaxial growth solid phase epitaxy characterised by the substrate
    • H01L21/2007Bonding of semiconductor wafers to insulating substrates or to semiconducting substrates using an intermediate insulating layer
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B81MICROSTRUCTURAL TECHNOLOGY
    • B81BMICROSTRUCTURAL DEVICES OR SYSTEMS, e.g. MICROMECHANICAL DEVICES
    • B81B2207/00Microstructural systems or auxiliary parts thereof
    • B81B2207/09Packages
    • B81B2207/091Arrangements for connecting external electrical signals to mechanical structures inside the package
    • B81B2207/094Feed-through, via
    • B81B2207/095Feed-through, via through the lid
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B81MICROSTRUCTURAL TECHNOLOGY
    • B81BMICROSTRUCTURAL DEVICES OR SYSTEMS, e.g. MICROMECHANICAL DEVICES
    • B81B2207/00Microstructural systems or auxiliary parts thereof
    • B81B2207/09Packages
    • B81B2207/091Arrangements for connecting external electrical signals to mechanical structures inside the package
    • B81B2207/094Feed-through, via
    • B81B2207/096Feed-through, via through the substrate

Abstract

Beschrieben wird ein Verfahren zur Strukturierung eines aus glasartigem Material bestehenden Flächensubstrats. DOLLAR A Das erfindungsgemäße Verfahren zeichnet sich durch die Kombination der folgenden Verfahrensschritte aus: DOLLAR A - Bereitstellen eines aus einem Halbleitermaterial bestehenden Halbleiter-Flächensubstrats, DOLLAR A - Strukturieren mindestens einer Oberfläche des Halbleiter-Flächensubstrats zum Erhalt von Vertiefungen auf der Oberfläche, DOLLAR A - Verbinden der Oberfläche des Halbleiter-Flächensubstrats mit dem glasartigen Flächensubstrat, wobei die strukturierte Oberfläche des Halbleiter-Flächensubstrats mit einer Oberfläche des glasartigen Flächensubstrats mindestens teilweise überdeckend zusammengeführt wird, DOLLAR A - Tempern der verbundenen Flächensubstrate, derart, dass ein Hineinfließen wenigstens von Teilbereichen des glasartigen Materials in die Vertiefungen der strukturierten Oberfläche des Halbleiter-Flächensubstrats erfolgt, DOLLAR A - Materialabtrag zumindest des wiederverfestigten glasartigen Flächensubstrats, derart, dass das glasartige Flächensubstrat eine bündig zur strukturierten Oberfläche des Halbleiter-Flächensubstrats anschließende Oberfläche annimmt.

Description

Die Erfindung bezieht sich auf ein Verfahren zur Strukturierung eines aus glasartigem Material bestehenden Flächensubstrats.
Glas oder glasartige Materialien als Werkstoff in der modernen Mikroelektronik oder Mikromechanik besitzen gegenüber anderen Materialien insbesondere Kunststoffe zahlreiche Vorteile hinsichtlich ihres mit Halbleitermaterialien vergleichbaren, geringen thermischen Ausdehnungskoeffizienten und verfügen darüber hinaus über eine große mechanische sowie auch chemische Stabilität, wodurch diese Materialien in vielen technischen Bereichen von großer Bedeutung sind.
Jedoch sind der Herstellung insbesondere von technisch sehr interessanten Produkten, insbesondere von mikromechanischen und mikroelektronischen Bauelementen aus Glas sehr enge Grenzen gesetzt, da bislang hinsichtlich der Mikrostrukturierung von Glas nur wenig geeigneten Ätzverfahren vorhanden sind, so daß bislang lediglich mechanischen Verfahren wie Sägen, Schleifen, Polieren, Ritzen, Ultraschall oder Sandstrahlen zum Einsatz kommen. Dadurch sind die Strukturierungsmöglichkeiten von Glas stark eingeschränkt. Mit diesen konventionellen Bearbeitungstechniken ist jedoch eine Strukturierung von Glas in den Mikro- und insbesondere Submikrometerbereich nicht mit der in der Halbleiter- Bauelement-Technik geforderten Präzision möglich.
Aufgrund dieser stark eingeschränkten Strukturierungsmöglichkeiten werden Mikrostrukturkörper bei allen z. Zt. bekannten Verfahren aus Kunststoff gefertigt. So beschreibt bspw. die DE 43 07 869 A1 ein Verfahren, bei dem Mikrostrukturkörper aus Kunststoff oder Sinterwerkstoffen mittels eines Formeinsatzes abgeformt werden. Der mikrostrukturierte Formeinsatz wird hierbei aus einem festen Körper, der aus Metall, Keramik, Glas, Stein oder einkristallinem Material ist, durch feinmechanische Präzisionsbearbeitung, additive oder subtraktive Strukturierung hergestellt. Anschließend wird der Formeinsatz mit fließfähigem Material ausgefüllt, überdeckt und nach seiner Verfestigung wird das Material von dem Formeinsatz getrennt. Der so gefertigte Mikrostrukturkörper weist allerdings ebenfalls den Nachteil auf, dass er aus einem Material mit einem großen thermischen Ausdehnungskoeffizienten gefertigt ist und im Vergleich zu glasartigen Materialien über eine geringere mechanische und chemische Stabilität verfügt.
In der WO 97/19027 A1 wird ein Grundsubstrat sowie ein Verfahren zu seiner Herstellung erläutert, das eine Grabenstruktur aufweist, in die biologisches Probenmaterial eingebracht wird. Zur Strukturierung des Grundsubstrats wird dieses derart erwärmt, dass es sich leicht verformen läßt und bei Erreichen der erforderlichen Temperatur eine Stempeleinheit, die aus einem nicht deformierbaren Werkstoff besteht, auf das Grundsubstrat aufgebracht. Anschließend wird das Grundsubstrat abgekühlt und die Stempeleinheit wieder entfernt. Mit dem hier beschriebenen Verfahren können zwar auch Grundsubstrate aus glasartigen Werkstoffen verformt werden, die Kombination von beliebigen Bereichen aus Glas und Silizium auf ein und demselben Träger, je nach dem, welche Eigenschaften lokal erforderlich sind, ist aber auch mit diesem Verfahren nicht zu erreichen.
Könnten die technischen Grenzen in der Glasbearbeitung durchbrochen werden, so ließen sich neue Anwendungsgebiete erschließen, in denen Verbundwerkstoffe aus Silizium und Glas eine tragende Rolle spielen. Derartige Verbundelemente können sich die komplementären Eigenschaften beider Materialien zunutze machen. Zum Beispiel besitzt Glas im Vergleich zu Silizium eine sehr niedrige elektrische und thermische Leitfähigkeit, ist jedoch im Gegensatz zu Silizium im sichtbaren Wellenlängenbereich optisch transparent.
Zudem spielt neben Silizium Glas oder glasartige Materialien eine wichtige Rolle bei der Realisierung mikromechanischer Komponenten. Besonders im Hinblick auf eine Verkapseln der Bauelemente auf Waferlevel wird Glas als elektrisch isolierendes Material häufig eingesetzt. Aber auch in diesem Zusammenhang stößt man in der Mikrostrukturierung auf die vorstehend genannten Grenzen.
Mit den bisher bekannten Verfahren ist es nicht möglich ein inniges Gefüge aus einem Halbleiter, bspw. Silizium und Glas herzustellen, dessen Geometrie lateral im Mikro- und sub-Mikrobereich frei dimensioniert werden kann. Dies jedoch wäre wünschenswert, sodass auf ein und demselben Träger beliebige Bereiche aus Glas und Silizium miteinander kombiniert und vor allem dimensioniert werden können, je nach dem welche Eigenschaften lokal erforderlich sind.
Der Erfindung liegt die Aufgabe zugrunde ein Verfahren zur Strukturierung eines aus glasartigen Material bestehenden Flächensubstrats derart anzugeben, dass eine Strukturierung von Glas oder glasartigen Materialien, vorzugsweise in Form eines Flächensubstrats mit Strukturdimensionen im Mikro- und sub-Mikrobereich nahezu beliebig vorgenommen werden soll. Insbesondere soll der Werkstoff Glas in der Mikroelektronik sowie auch Mikromechanik in Hinblick auf Verarbeitungsfähigkeit und Einsatzspektrum eine mit Halbleitermaterialien vergleichbare Bedeutung erreichen. Das Verfahren soll eine präzise und möglichst kostengünstige Herstellung derartig strukturierter glasartiger Flächensubstrate sowie auch gestatten. Auch soll das Verfahren grundsätzlich die Möglichkeit bieten Halbleitersubstrate und glasartige Flächenmaterialien miteinander in einen innigen Kontakt zu bringen und in Verbundform miteinander in gewünschter Weise zu strukturieren.
Die Lösung der der Erfindung zugrundeliegenden Aufgabe ist im Anspruch 1 angegeben. Gegenstand des Anspruchs 21 ist ein mit diesem Verfahren hergestelltes und strukturiertes glasartiges Flächensubstrats. Ferner werden bevorzugte Verwendungen der mit dem Verfahren herstellbaren Produkten angegeben. Gegenstand der Unteransprüche sowie der Beschreibung insbesondere unter Bezugnahme auf die Figuren betreffen den Erfindungsgedanken vorteilhaft weiterbildende Merkmale.
Das erfindungsgemäße Verfahren macht sich die in der Halbleiterbearbeitung üblichen Formgebungsverfahren zunutze. So sind Formgebungsverfahren insbesondere für einkristallines Silizium in der Halbleitertechnologie weit verbreitet und gehören zu den Standardverfahren. Durch die Kombination von Lithographieprozessen mit nasschemischen isotropen sowie auch anisotropen Ätzverfahren und diversen Trockenätzverfahren stehen eine große Anzahl an Möglichkeiten zur Herstellung von fast beliebig strukturierten Siliziumoberflächen zur Verfügung. Durch die Massenanwendung in der Halbleitertechnik sind diese Verfahren kostengünstig verfügbar.
Um die in der Halbleitertechnologie erfolgreich angewandten Strukturierungsverfahren auch an Glas oder glasartigen Materialien anwenden zu können dient das nachstehende erfindungsgemäße Verfahren, das sich im einzelnen aus den folgenden Verfahrensschritten zusammensetzt:
Zunächst wird ein aus einem Halbleitermaterial bestehendes Halbleiter- Flächensubstrat, bspw. in Form eines Silizium-Wafers bereitgestellt, das mit den bekannten Techniken in einem nachfolgenden Schritt strukturiert wird. So werden mit herkömmlichen Lithographieprozessen digitale oder kontinuierliche Strukturen in einen photosensitiven Lack übertragen, der bspw. auf ein Siliziumsubstrat, vorzugsweise einen einkristallinen Siliziumwafer, aufgebracht ist. Mit der in der Halbleiterindustrie üblichen Kontakt- oder Projektionsbelichtung stehen Standardverfahren zur Übertragung von digitalen Strukturen zur Verfügung. Mit Hilfe der Grautonlithographie können somit auch fast beliebig geformte Oberflächen abgebildet werden. Nach dem Belichten wird in einem Entwicklerbad das nicht belichtete Lackvolumen entfernt. Durch Ätzprozesse wird die Topographie des Lackes in das Silizium übertragen. In Frage kommen dabei sowohl nasschemische Ätzverfahren (KOH-Verfahren) als auch im besonderen Maße Plasmaätzverfahren (Plasma-Etch, Reactive Ion Etch (RIE)). Mit beiden Verfahren können auch vergleichsweise tiefe Strukturen mit Strukturdimensionen im Submikrometerbereich hergestellt werden.
Nun erfolgt ein inniges Verbinden der Oberfläche des Halbleiter-Flächensubstrats mit einem glasartigen Flächensubstrat, wobei die strukturierte Oberfläche des Halbleiter- Flächensubstrats mit einer Oberfläche des glasartigen Flächensubstrats mindestens teilweise überdeckend zusammengeführt wird. Zur festen und innigen Verbindung beider Flächensubstrate eignet sich besonders das anodische Bonden, sodass eine hermetisch dichte Verbindung zwischen beiden Flächensubstraten entsteht.
Die Technik des Anodischen Bondens ist bereits seit Ende der sechziger Jahre bekannt, bei der zwei hochplanare Substrate, in der Regel bestehend aus einem Metall- und einem Isolatorsubstrat auf einer sogenannten "Hot Plate" erhitzt. Im vorstehend beschriebenen Fall werden das Halbleiter- und das glasartige Flächensubstrat zusammengefügt. Zusätzlich wird eine Spannung zwischen beiden Flächensubstraten von bis zu 1000 V angelegt. Befindet sich der negative Pol am glasartigen Flächensubstrat, so wandern die in der Glasmatrix vorhandenen positiven, beweglichen Ionen in Richtung Kathode. Die unbeweglichen, und somit ortsfesten Sauerstoffionen bilden an der Grenze zum Halbleiter eine negative Raumladungszone. Zum einen führt die resultierende elektrostatische Kraft zu einem engen Kontakt der beiden Substratoberflächen. Zum anderen wird durch die starken elektrischen Felder an der Grenzfläche zwischen dem Halbleiter-Flächensubstrat, bspw. ein Siliziumwafer, und dem Glas eine elektrochemische Reaktion ausgelöst in deren Verlauf sich an der Grenzfläche ein Oxid ausbildet das beide Substrate miteinander verbindet.
Beim Anodischen Bonden von Si und Glas wird als glasartiges Flächensubstrat ein Borosilikatglas (Pyrex™, Borofloat™) verwendet, das im thermischen Ausdehnungskoeffizient weitgehend an Silizium angepaßt ist. Allerdings werden bei diesem Verfahren die beiden scheibenförmig vorliegenden Materialien als vertikaler Verbund (einfach oder mehrfach) übereinandergestapelt.
Nun erfolgt der eigentliche Struktur-übertragende Schritt vom vorstrukturierten Halbleiter-Flächensubstrat auf das glasartige Flächensubstrat, im Wege eines Tempervorganges der verbundenen Flächensubstrate. Im Wege eines Ofenprozess, bei dem das glasartige Material in den plastischen Bereich oberhalb der Glastemperatur TG erhitzt wird, füllt das Glasmaterial die Strukturöffnungen bzw. die Vertiefungen innerhalb des Halbleiter-Flächensubstrats vollständig aus. Nach entsprechendem Abkühlen beider innig miteinander verbundenen Flächensubstrate, deren thermisches Ausdehnungsverhalten vergleichbar oder gar identisch sind, wodurch nur geringe oder keine thermischen Spannungen auftreten, weist das glasartige Flächensubstrat die Struktur des Halbleiter-Flächensubstrats in der Negativform auf.
Anschließend wird die Oberfläche des glasartigen Flächensubstrats bis auf die vorstrukturierte Halbleiteroberfläche zurückgeschliffen und poliert, z. B. durch Chemisch-mechanisches Polieren, sodass bereits nach Vollendung dieses Bearbeitungsschrittes ein Verbund-Flächensubstrat erhalten wird, in dem Glas oder glasartiges Material mit Strukturdimensionen geformt ist, die bislang nur Halbleitermaterialien und allen voran einkristallines Silizium vorbehalten waren.
In weiteren vorteilhaften Bearbeitungsschritten wird nun die Rückseite des Halbleiter- Flächensubstrat bearbeitet, indem das überschüssige Halbleitermaterial, bspw. Silizium ebenfalls durch Schleifen und Polieren entfernt wird. Damit bleibt ein Substrat übrig, das in bestimmten Arealen aus Halbleitermaterial und in anderen aus dem glasartigen Material besteht.
Zusätzlich ist es möglich in einem weiteren Ätzprozess das Halbleitermaterial zu entfernen, um zum Beispiel sehr schmale Löcher oder Durchbrüche im Glassubstrat zu erhalten. Weitere mechanische Schleif- und Poliervorgänge können sich daran anschließen, um die Durchbrüche präzise zu öffnen bzw. entsprechende Öffnungskonturen zu erhalten.
Unter Ausnutzung der Fliesseigenschaft von Glas im erhitzten Zustand kann also die Oberflächentopographie von einem strukturierten Halbleiter-Flächensubstrats, bspw. in Form eines Siliziummasters, in glasartige Materialien exakt übertragen werden. Dadurch ergeben sich erhebliche Vorteile in der Fertigung und in Bezug auf die Präzision. So können die Vorteile der Siliziumtechnologie (exakte Formgebungsverfahren bis in den sub-µm-Bereich hinein, Vielfalt der Strukturierungsmöglichkeiten) sowie die guten Materialeigenschaften von Glas kombiniert werden.
Bei hinreichend großen Strukturhöhen im ursprünglichen Halbleiter-Flächensubstrats und kompletter Abformung in das glasartige Flächensubstrat durch einen geeigneten Glasfliessprozess, können damit Flächen erzeugt werden, die komplett durch das neue Verbundsubstrat hindurch reichen. Je nach der flächenmäßigen Verteilung können auf diese Weise Glaswafer mit Siliziumdurchführungen oder Siliziumwafer mit Glasfenster erzeugt werden.
Ein besonders wichtiger Aspekt hierbe ist die sehr gute thermische Verträglichkeit beider Materialien, bspw. Silizium und Glas (Borosilikatgläser wie etwa Pyrex®, Tempax® oder Borofloat Glas). Aufgrund der fast perfekten Übereinstimmung der thermischen Ausdehnungskoeffizienten zwischen Silizium und Pyrexglas® läßt sich gewissermaßen ein thermisch homogenes Substrat herstellen. Insbesondere treten dadurch keinerlei Effekte auf, die auf thermisch induzierten Streß zurückzuführen sind, wie etwa Neigung zu Rißbildung oder Verbiegung der Substrate.
Die Dicke beider Flächensubstrate liegt typischerweise zwischen 0.1 mm und 1 mm. Es wird an dieser Stelle betont werden, daß die laterale Geometrie der Segmentierung des Halbleiter- und glasartigen Flächensubstrats keiner prinzipiellen Einschränkung unterworfen ist. Die Bereiche unterschiedlicher Materialien können zusammenhängend oder nicht zusammenhängend sein. Die minimalen Abmessungen der Bereiche hängen von der Präzision des primären Halbleiter- Strukturierungsverfahrens und der mechanischen Stabilität des Wafers oder Chips ab. Mit anisotropem Trockenätzen ("Deep RIE") wird man bei den Siliziumstrukturen etwa ein Aspektverhältnis (Höhe : Breite) von 10 : 1 erreichen können. Damit entstünden beispielsweise in einem 500 µm dicken Glaswafer Durchbrüche oder Löcher mit 50 µm Durchmesser. Die feinsten Glasstrukturen können allerdings geringere Abmessungen haben, da es möglich ist in Silizium sehr feine Löcher zu ätzen, bspw. mittels Porenätzen.
Die Erfindung wird nachstehend ohne Beschränkung des allgemeinen Erfindungsgedankens anhand von Ausführungsbeispielen unter Bezugnahme auf die Zeichnung exemplarisch beschrieben. Es zeigen:
Fig. 1 Ablaufschema des erfindungsgemäßen Verfahrens zur Herstellung eines strukturierten glasartigen Flächensubstrates,
Fig. 2 Draufsicht auf ein glasartiges Flächensubstrat mit elektrischen Durchführungen,
Fig. 3a, b Anwendungsbeispiele für ein prozessiertes glasartiges Flächensubstrat sowie
Fig. 4 Draufsicht auf ein Halbleiter-Flächensubstrat mit isolierten elektrischen Durchführungen.
In Fig. 1 sind die erfindungsgemäßen Verfahrensschritte in schematisierter Abfolge dargestellt. Die in den Fig. 1a bis 1f gezeigten Abbildungen weisen schraffierte Flächenbereiche auf, die dem glasartigen Flächensubstrat, beispielsweise einem einkristallinen Siliziumwafer entsprechen. Die schwarz ausgeführten Flächenbereiche betreffen das Halbleiter-Flächensubstrat, das in einer vorgegebenen Weise strukturiert ist.
In Fig. 1a wird das glasartige Flächensubstrat auf das bereits vorstrukturierte Halbleiter-Flächensubstrat im Wege des anodischen Bondens innig verfügt. Hierbei schließen beide Flächensubstrate Zwischenvolumen ein, die durch die Geometrie der Vertiefungen innerhalb der Oberfläche des Halbleiter-Flächensubstrates vorgegeben sind. In vorteilhafter Weise erfolgt das Zusammenfügen beider Flächensubstrate unter Vakuumbedingungen, so dass sich nach erfolgtem anodischen Bonden gemäß Fig. 1a in einem darauffolgenden Tempervorgang (Fig. 1b) das über die Glastemperatur erhitzte glasartige Flächensubstrat vollständig in die Strukturöffnungen des vorstrukturierten Halbleiter-Flächensubstrates verteilt. Der Tempervorgang, der vorzugsweise in einem Ofenprozess erfolgt, wird unter Normaldruckbedingungen oder unter erhöhten Druckbedingungen durchgeführt. Die treibende Kraft, mit der das plastische Glasmaterial in die Strukturöffnungen hineingetrieben wird, ist zwar grundsätzlich das innerhalb der Strukturöffnungen eingeschlossene Vakuum, doch kann der Vorgang durch etwaig vorhandene Überdruckbedingungen innerhalb des Temperofens unterstützt werden. Bei konstanter Temperatur und entsprechender Prozesszeit haben jedoch die Materialeigenschaften des glasartigen Flächensubstrates den entscheidenden Einfluss auf die Ausprägung und Genauigkeit der Strukturabformung.
Nach entsprechendem Erkalten beider nun innig miteinander verzahnten Flächensubstrate erfolgt ein Materialabtrag mittels geeigneter Schleif- und/oder Polierprozessen. Je nach späterer Verwendungsweise kann gemäß Fig. 1c das Halbleiter-Flächensubstrat von unten abgetragen werden, so dass ein glasartiges Flächensubstrat entsteht, in dem feinst strukturierte Halbleiterbereiche enthalten sind oder aber es wird gemäß Verfahrensschritt Fig. 1d das glasartige Flächensubstrat von oben in der Weise abgetragen, so dass das glasartige Flächensubstrat bündig mit der strukturierten Oberfläche des Halbleiter-Flächensubstrates abschließt (siehe hierzu Fig. 1d).
Fig. 1e zeigt schließlich das Ergebnis eines weiteren Materialabtrageprozesses, der die über die strukturierten Bereiche hinausstehenden, entsprechenden Flächensubstratanteile (siehe hierzu Fig. 1c, 1d) beseitigt. In diesem Stadium wird ein feinst strukturiertes glasartiges Flächensubstrat erhalten, das mit einer Vielzahl von Halbleiter-Durchbrüchen vollständig durchsetzt ist. Eine derartige Verbundkomponente kann, wie nachstehend erläutert wird, zur selektiven elektrischen Kontaktierung von mikroelektronischen Bauelementen dienen.
In Fig. 1f ist ein mit Perforierungen bzw. vollständigen Durchbrüchen versehenes glasartiges Flächensubstrat dargestellt, das nach Durchführung eines Ätzprozesses, in dem die in Fig. 1 dargestellten Halbleiter-Materialbereiche entfernt werden, erhalten wird.
Alternativ zur vollständigen Beseitigung des strukturierten Halbleiter- Flächensubstrates im Wege des in Fig. 1f angedeuteten Ätzprozesses ist es auch möglich, beide Flächensubstrate beispielsweise nach vollendeter Abkühlung im Anschluss an den Tempervorgang voneinander zu trennen, indem eine geeignete Trennschicht zwischen beiden Flächensubstraten eingebracht wird. So ist es insbesondere möglich, dass durch Aufbringen geeigneter Trennschichten eine Wiederverwendung des vorstrukturierten Halbleiter-Flächensubstrates realisierbar ist, wodurch die Verfahrenskosten erheblich reduziert werden können. Hierzu ist es erforderlich, dass vor dem Verbinden beider Flächensubstrate eine oder mehrere Trennschichten zwischen beiden Flächensubstraten eingebracht werden. Prinzipiell gibt es hierzu mehrere Möglichkeiten:
  • a) Auf dem Halbleiter-Flächensubstrat, bspw. Si-Wafer, wird eine Kohlenstoffschicht (oder Diamantschicht oder diamantähnliche Schicht oder SiC) aufgebracht, die ein Ankleben des Glases am Silizium unterbindet. Die Verbindung des Si-Wafers mit dem Glaswafer wird durch einen Ring aus einem Lot erreicht, der die beiden Wafer am Waferrand vakuumdicht verbindet. Zwar wird das Lot bei der Prozesstemperatur bei der das Glasfließen stattfindet flüssig, die schlechte Benetzung der unbeschichteten Glas bzw. Kohlenstoffschichten verhindert jedoch, daß das Lot zu weit zwischen die Wafer eindringen kann. Die Trennung der beiden Wafer kann entweder rein mechanisch erfolgen, der Lotring kann auch durch Ätzen entfernt werden oder aber die Kohlenstoffschicht wird durch einen Oxidationsprozess (ca. 400-500°C unter Sauerstoff) zwischen den beiden Substraten abgetragen. Vor einen weiteren Einsatz des Siliziumwafers müssen diese Schichten unter Umständen diese Trennschicht erneut aufgetragen werden.
  • b) Auf dem Si-Wafer wird eine Haftvermittlungsschicht aus einem geeigneten Metall aufgebracht z. B. Tantal. Auf dieser Schicht wird ein weiteres Metall aufgebracht, z. B. Zinn. Zinn verhindert ebenfalls ein Ankleben des Glases am Silizium und ist während des Glasfließprozesses flüssig. Die Trennung der beiden Wafer kann entweder während eines weiteren Temperschritt oberhalb des Schmelzpunkts von Zinn rein mechanisch erfolgen oder aber das Metall wird selektiv zum Silizium und Glas herausgeätzt.
  • c) Auf dem Siliziumwafer wird eine zweite Schicht aufgebracht, mit der direkt der Glaswafer verbunden werden kann (z. B. durch anodic bonding). Beispiele hierfür wären Silizium, Titan, Aluminium oder Tantal. Am Ende des gesamten Prozesses wird diese Opferschicht durch Ätzen selektiv zum Glas oder Silizium entfernt. Um zu vermeiden, dass der ursprüngliche Si-Wafer angegriffen wird, kann der Wafer auch mit geeigneten Schichten versehen werden, z. B. Siliziumnitrid oder Siliziumcarbid.
Mit den geeigneten Trennschichten kann der Herstellungsprozess so abgewandelt werden, daß der Siliziumwafer mehrfach eingesetzt werden kann. Unter Umständen müssen die Trennschichten vor einem erneuten Einsatz wieder aufgebracht werden. Der nach dem Abtrennen des Siliziumwafers erhaltene strukturierte Glaswafer muß schließlich nur noch auf der Rückseite abgeschliffen werden, um komplette Durchbrüche zu erhalten. Diese Durchbrüche können in einem weiteren Prozeß z. B. galvanisch mit Metallen aufgefüllt werden.
Im allgemeinen erfolgt in der Mikroelektronik und Mikrosystemtechnik die elektrische Kontaktierung von Chips über am Rand der Chips liegende Pads. In einer Reihe von Anwendungsfällen ist dies jedoch nachteilhaft und daher nicht gewünscht.
Beispielsweise
  • - aus elektrischen Gründen, um Signalverluste zu reduzieren, z. B. bei kleinen kapazitiven Signalen oder bei HF-Signalen. Die elektrische Durchführung bietet einen geringeren Serienwiderstand, geringere Streukapazitäten und geringere Induktivitäten als die Kontaktierung über den Rand.
  • - aus Platzgründen. Dies gilt insbesondere für Systeme, die nahtlos arrayförmig aus mehreren Chips zusammengesetzt werden müssen, z. B. großflächige Detektorenarrays oder Mikrospiegelarrays. In diesen Fällen muß bei den inneren Chips auf den Padbereich verzichtet werden. Aber auch bei Einzelbauelementen gibt es oftmals Platzprobleme, z. B. bei medizinischen Mikrosonden (Elektroden zur Stimulation oder Registrierung).
  • - wenn mehrere funktionale Chips übereinandergestapelt werden und einen Stack bilden. Beispielsweise kann die oberste Ebene aus Sensoren (z. B. optische) bestehen und in dem Chip darunter die Signalverarbeitungselektronik liegen.
  • - Probe-Cards bestehen aus Mikrokontaktarrays zum automatisierten elektrischen Test von Chips, Wafern oder Leiterplatten. In diesem Fall ist aus elektrischen Gründen, bei größeren Probe-Cards auch aus Platzgründen eine Durchkontaktierung gewünscht.
In eben jenen Fällen ist eine Durchkontaktierung durch den Chip eine Alternative, die mit einem erfindungsgemäß prozessierten Glassubstrat möglich ist.
Fig. 2 zeigt eine schematisierte Draufsicht auf ein prozessierten Glaswafer (weißer Bereich), der mit elektrischen Kontakten (schwarze Bereiche) durchsetzt ist. Eine derartige Struktur ist im Verfahrensschritt gemäß der Fig. 1e erhältlich. Die elektrischen Kontakte durch den Glaswafer können aus hochleitendem Silizium (Verfahren ohne Trennschicht) oder aus Metallen bestehen (Verfahren mit Trennschicht und nachfolgendem Aufmetallisieren der freien Durchbrüche innerhalb des Glaswafers).
Besonders vorteilhaft erscheint die Verwendung derartig strukturierter Substrate für den Aufbau mikromechanischer Komponenten für den Hochfrequenzbereich 1-100 GHz. Ein konkretes Beispiel hierzu ist der Fig. 3a) und b) zu entnehmen. In diesem Beispiel wird auf einem Glassubstrates mit elektrischen Durchführungen ein mikromechanisches Bauelement (mirkomechanischer Schalter) aufgebaut (Fig. 3a). Am Ende des gesamten Herstellungsablaufs wird die gesamte Struktur hermetisch mit einem Deckelwafer im Wege eines Lötprozesses verkappt, wobei auch die elektrischen Kontakte zwischen beiden Wafern hergestellt werden. Alternativ können die elektrischen Kontakte auch in den Deckel eingebracht werden (Fig. 3b).
Auch dienen die in Fig. 2 dargestellten elektrischen Kontaktbereiche der gezielten Wärmeabführung. Einsatzbereiche sind denkbar bei Anwendungen, bei denen in einem Glassubstrat in bestimmten Bereichen Wärme abgeführt werden muß. Die Silizium- oder Metalldurchführungen dienen hier also als Wärmeleitpfade.
In Fig. 4 ist ein Ausführungsbeispiel für ein Siliziumwafer (schwarze Bereiche) dargestellt, der zu Zwecken isolierter elektrischer Durchführungen ringförmige Glasbereiche (weiße Bereiche) aufweist. Eine derartige Struktur kann auch in etwas abgewandelter Form im Rahmen des Verfahrensschrittes gemäß Fig. 1e erhalten werden. Derartige Siliziumwafer, bei denen in bestimmten Bereichen aus elektrischen, thermischen oder optischen Gründen Glas eingearbeitet sind, eignen sich für eine Vielzahl unterschiedlicher Anwendungsfälle:
Siliziumwafer mit thermisch isolierten Bereichen
Für diese Anwendungen sind die Strukturen nach den Fig. 1d oder 1e geeignet. Thermisch isolierte Bereiche auf Siliziumwafern sind insbesondere bei thermischen Sensoren erforderlich, zum Beispiel bei Thermopiles, Bolometern oder pyroelektrischen Sensoren. Für diese Sensortypen werden bislang Membranstrukturen im oder auf dem Chip erzeugt, um die thermische Isolation zu gewährleisten. Diese Sensoren sind jedoch aus Stabilitätsgründen nicht für Einsatzbereiche mit hoher mechanischer Belastung geeignet.
Siliziumwafer mit elektrisch isolierten Bereichen
Hierzu sind ebenfalls die Strukturen gemäß der Fig. 1d oder 1e nutzbar. Auf den Glasbereichen können insbesondere passive HF-Bauelemente (z. B. Induktivitäten) oder MEMS-Bauelemente mit hoher Güte platziert werden. Auf reinen Siliziumsubstraten können aufgrund der Verluste im Substrat keine hohen Güten erreicht werden.
Siliziumwafer mit optischen Fenstern
Hierzu können die Strukturen gemäß der Fig. 1c oder 1e eingesetzt werden. Einsatzmöglichkeiten sind z. B. Lichtkollimatoren mit spezifischer Formgebung oder Kollimatorarrays mit engen Öffnungen.
Generell ist die Herstellung hermetisch dichter Verbindungen bereits auf Waferebene ein sehr wichtiges Thema in der Mikrosystemtechnik. Bewegliche Mikrostrukturen müssen in jedem Fall gegen widrige Umweltbedingungen geschützt werden, am besten noch auf Waferebene. Neben den Kostenaspekten die für eine Verkapselung auf Waferebene sprechen, spielt vor allem ein Schutz gegenüber den notwendigen Vereinzelungsprozessen eine sehr wichtige Rolle. Da zudem häufig eine hermetisch dichte Versiegelung erforderlich ist, ergibt sich zwangsläufig das Problem der elektrischen Durchführungen unterhalb der Versiegelungsflächen. In diesem Zusammenhang die Verkapselung von mikroelektronischen Bauelementen betreffend unterstützt das erfindungsgemäße Verfahren die CSP-Technologie (Chip Side Packaging).
Im Falle der Siliziumsensoren haben sich Verfahren auf der Basis von Glasloten bewährt, allerdings werden dabei Prozesstemperaturen von ca. 400°C benötigt, eindeutig zu hoch etwa für metallische Mikroelemente. Zudem eignen sich Verbindungstechniken auf der Basis von Glasloten nur zum Versiegeln über eine vergleichsweise niedrige Topographie (ca. 0.5 µm).
Hermetisch dichte Verbindungen bei Temperaturen unterhalb 250-300°C lassen sich anderseits durch Löten herstellen. Hier ergibt sich allerdings zwangsläufig das Problem, daß die Zuleitungen bei den zur Verfügung stehenden Isolationsmaterialien und deren prozesstechnisch herstellbaren Schichtdicken stark miteinander kapazitiv gekoppelt sind. Daher scheiden solche Durchführungen für die Herstellung von mikromechanischen Bauelementen für hohen Frequenzen eigentlich aus. Nur durch die Verwendung von Durchführungen durch das Substrat oder den Deckel hindurch ist eine ausreichende Trennung der Leitungen möglich.
Neben den bereits genannten Aspekten spricht für die Herstellung von Durchführungen auch die verbesserte Handhabung des kompletten Chips. Insbesondere eignen sich solcherart aufgebaute Bauelemente auch für die Nutzung innerhalb von Flip-chip Prozessen oder sogar der Verwendung des Chips direkt in der Leiterplattenbestückung z. B. als SMD Bauteil.
Abschließend sei darauf hingewiesen, dass das erfindungsgemäße Verfahren die Parallel-Herstellung von einer Vielzahl von einzelnen strukturierten glasartigen Flächensubstrate ermöglicht, die überdies im Rahmen eines Batch-Verfahrens produziert werden können, wodurch sich das Verfahren auch unter den Gesichtspunkten der industriellen Massenfertigung hervorragend eignet.

Claims (25)

1. Verfahren zur Strukturierung eines aus glasartigem Material bestehenden Flächensubstrats mittels der Kombination folgender Verfahrensschritte:
  • - Bereitstellen eines aus einem Halbleitermaterial bestehenden Halbleiter- Flächensubstrats,
  • - Strukturieren mindestens einer Oberfläche des Halbleiter-Flächensubstrats zum Erhalt von Vertiefungen auf der Oberfläche,
  • - Verbinden der Oberfläche des Halbleiter-Flächensubstrats mit dem glasartigen Flächensubstrat, wobei die strukturierte Oberfläche des Halbleiter- Flächensubstrats mit einer Oberfläche des glasartigen Flächensubstrats mindestens teilweise überdeckend zusammengeführt wird,
  • - Tempern der verbundenen Flächensubstrate derart, dass ein Hineinfließen wenigstens von Teilbereichen des glasartigen Materials in die Vertiefungen der strukturierten Oberfläche des Halbleiter-Flächensubstrats erfolgt,
  • - Materialabtrag zumindest des wiederverfestigten glasartigen Flächensubstrates, derart, dass das glasartige Flächensubstrat eine bündig zur strukturierten Oberfläche des Halbleiter-Flächensubstrats anschließende Oberfläche annimmt.
2. Verfahren nach Anspruch 1, dadurch gekennzeichnet, dass an der Oberfläche des Halbleiter-Flächensubstrats, die der mit dem glasartigen Flächensubstrat verbundenen Oberfläche gegenüberliegt, Halbleitermaterial abgetragen wird, bis zumindest Teilbereiche des in die Vertiefungen hineingeflossenen glasartigen Materials freigelegt sind, die bündig mit der Oberfläche des Halbleiter-Flächensubstrats abschließen.
3. Verfahren nach Anspruch 1 oder 2, dadurch gekennzeichnet, dass das Halbleiter-Flächensubstrat vom glasartigen Flächensubstrat abgetrennt wird.
4. Verfahren nach Anspruch 3, dadurch gekennzeichnet, dass das Abtrennen des glasartigen Flächensubstrats vom Halbleiter-Flächensubstrat durch Wegätzen des Halbleitermaterials erfolgt.
5. Verfahren nach Anspruch 3, dadurch gekennzeichnet, dass das Abtrennen beider Flächensubstrate voneinander durch Vorsehen einer Trennschicht zwischen beiden Flächensubstraten erfolgt.
6. Verfahren nach Anspruch 5, dadurch gekennzeichnet, dass die Trennschicht vor dem Zusammenführen beider Flächensubstrate auf der strukturierten Oberfläche des Halbleiter-Flächensubstrats strukturerhaltend aufgebracht wird und als Opferschicht ausgebildet ist, die im Wege thermischer und/oder chemischer Einwirkung zerstört wird und ein Trennen beider Substrate voneinander ermöglicht.
7. Verfahren nach Anspruch 5 oder 6, dadurch gekennzeichnet, dass als Trennschicht eine Metallschicht eingesetzt wird, die einen Schmelzpunkt aufweist, der unterhalb der Schmelzpunkte der Substrate liegt.
8. Verfahren nach Anspruch 5 oder 6, dadurch gekennzeichnet, dass als Trennschicht eine oxidationsfähige Schicht eingesetzt wird, die sich unter Zufuhr von Sauerstoff und/oder thermischer Energie chemisch umwandelt.
9. Verfahren nach Anspruch 5 oder 6, dadurch gekennzeichnet, dass als Trennschicht eine Kohlenstoffschicht, Diamantschicht, diamantähnliche Schicht oder SiC eingesetzt wird.
10. Verfahren nach einem der Ansprüche 1 bis 9, dadurch gekennzeichnet, dass das glasartige Material und das Halbleitermaterial über nahezu die gleichen thermischen Ausdehnungskoeffizienten verfügen.
11. Verfahren nach einem der Ansprüche 1 bis 10, dadurch gekennzeichnet, dass das aus einem glasartigen Material bestehende Flächensubstrat ein Bor-Silikat-Glas ist.
12. Verfahren nach einem der Ansprüche 1 bis 11, dadurch gekennzeichnet, dass das Halbleiter-Flächensubstrat ein Siliziumsubstrat ist.
13. Verfahren nach einem der Ansprüche 1 bis 12, dadurch gekennzeichnet, dass die Verbindung des Halbleiter-Flächensubstrat mit dem glasartigen Flächensubstrat durch anodisches Bonden erfolgt.
14. Verfahren nach einem der Ansprüche 1 bis 13, dadurch gekennzeichnet, dass während des Verbindungsprozesses Unterdruck vorherrscht, sodass dieser nach der Verbindung in den Vertiefungen der Oberfläche des Halbleiter-Flächensubstrats, zwischen dem Halbleiter-Flächensubstrat und dem glasartigem Flächensubstrat konserviert wird.
15. Verfahren einem der Ansprüche 1 bis 14, dadurch gekennzeichnet, dass während des Temperns ein Überdruck auf die vom Halbleiter-Flächensubstrat abgewandte Oberfläche des glasartigen Flächensubstrats einwirkt.
16. Verfahren nach einem der Ansprüche 1 bis 15, dadurch gekennzeichnet, dass der Temperprozess durch Steuerung der Temperatur und der Dauer derart ausgeführt wird, dass das Hineinfließen des glasartigen Materials in die Vertiefungen des Halbleiter-Flächensubstrats beendet wird, wenn das glasartigen Material die Vertiefungen vollständig ausfüllt.
17. Verfahren nach einem der Ansprüche 3 bis 16, dadurch gekennzeichnet, dass nach dem Abtrennen beider Flächensubstrate voneinander das glasartige Flächensubstrat mechanisch nachbearbeitet wird, zum Erhalt von das Flächensubstrat senkrecht durchsetzende Durchbrüche.
18. Verfahren nach Anspruch 17, dadurch gekennzeichnet, dass die Durchbrüche mit einem elektrisch leitfähigem Material aufgefüllt werden.
19. Verfahren nach einem der Ansprüche 1 bis 17, dadurch gekennzeichnet, dass das Strukturieren des Halbleiter-Flächensubstrats mittels Lithographietechnik und nachfolgender Ätztechnik erfolgt zur Erzeugung von Strukturen mit Strukturdimensionen im Mikro- und/oder sub-Mikrometer-Bereich.
20. Verfahren nach Anspruch 19, dadurch gekennzeichnet, dass die Strukturen in Form von Vertiefungen ein Aspektverhältnis (Höhe bzw. Tiefe : Breite) von 10 : 1 aufweisen.
21. Glasartiges Flächensubstrat, hergestellt nach einem Verfahren nach den Ansprüchen 1 bis 20, dadurch gekennzeichnet, dass das glasartige Flächensubstrat senkrecht zur Substratoberfläche von Durchbrüchen durchsetzt ist, in denen elektrisch leitfähiges Material vorgesehen ist.
22. Glasartiges Flächensubstrat nach Anspruch 21, dadurch gekennzeichnet, dass die mit elektrisch leitfähigen Material gefüllten Durchbrüche arrayförmig angeordnet sind.
23. Verwendung des glasartigen Flächensubstrats nach Anspruch 21 oder 22 zur elektrischen Kontaktierung von Bauelementen aus der Mikroelektronik oder Mikromechanik.
24. Verwendung des Verfahrens nach einem der Ansprüche 1 bis 20 zur Herstellung eines mit einem glasartigen Material durchsetzten Halbleiter- Flächensubstrats.
25. Verwendung nach Anspruch 24, dadurch gekennzeichnet, dass das Halbleiter-Flächensubstrat ein Siliziumwafer ist, der zu Zwecken der elektrischen und/oder thermischen Isolation oder aus Gründen optischer Transparenz den Siliziumwafer zumindest teilweise durchsetzende glasartige Materialbereiche aufweist.
DE10118529A 2001-03-14 2001-04-14 Verfahren zur Strukturierung eines aus glasartigem Material bestehenden Flächensubstrats Expired - Lifetime DE10118529C1 (de)

Priority Applications (6)

Application Number Priority Date Filing Date Title
DE10118529A DE10118529C1 (de) 2001-03-14 2001-04-14 Verfahren zur Strukturierung eines aus glasartigem Material bestehenden Flächensubstrats
JP2002572631A JP4480939B2 (ja) 2001-03-14 2002-03-13 ガラス系材料からなるフラット基板を構造化する方法
PCT/EP2002/002796 WO2002073684A1 (de) 2001-03-14 2002-03-13 Verfahren zur strukturierung eines aus glasartigen material bestehenden flächensubstrats
EP02727409A EP1371092B2 (de) 2001-03-14 2002-03-13 Verfahren zur strukturierung eines aus glasartigen material bestehenden flächensubstrats
US10/471,581 US7416961B2 (en) 2001-03-14 2002-03-13 Method for structuring a flat substrate consisting of a glass-type material
DE2002141390 DE10241390B3 (de) 2001-04-14 2002-09-06 Verfahren zur Strukturierung eines aus glasartigem Material bestehenden Flächensubstrats, glasartiges Flächensubstrat und Verwendung des glasartigen Flächensubstrats

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE10112612 2001-03-14
DE10118529A DE10118529C1 (de) 2001-03-14 2001-04-14 Verfahren zur Strukturierung eines aus glasartigem Material bestehenden Flächensubstrats

Publications (1)

Publication Number Publication Date
DE10118529C1 true DE10118529C1 (de) 2002-10-17

Family

ID=7677659

Family Applications (1)

Application Number Title Priority Date Filing Date
DE10118529A Expired - Lifetime DE10118529C1 (de) 2001-03-14 2001-04-14 Verfahren zur Strukturierung eines aus glasartigem Material bestehenden Flächensubstrats

Country Status (1)

Country Link
DE (1) DE10118529C1 (de)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE10241390B3 (de) * 2001-04-14 2004-04-01 Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. Verfahren zur Strukturierung eines aus glasartigem Material bestehenden Flächensubstrats, glasartiges Flächensubstrat und Verwendung des glasartigen Flächensubstrats
WO2004085323A1 (de) * 2003-03-27 2004-10-07 Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. Verfahren zur herstellung einzelner mikrolinsen oder eines mikrolinsenarrays
EP2491587A4 (de) * 2009-10-19 2015-11-18 Univ Michigan Verfahren zur einbettung von material in ein glassubstrat
US9912115B2 (en) 2013-12-03 2018-03-06 Fraunhofer-Gesellschaft Zur Foerderung Der Angewandten Forschung E.V. Method of producing a cap substrate, and packaged radiation-emitting device

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4126877C1 (en) * 1991-08-14 1992-11-26 Kernforschungszentrum Karlsruhe Gmbh, 7500 Karlsruhe, De Plastic microstructure prodn. for high temp. resistance - by forming poly:methyl methacrylate] mould unit, filling with plastic resin and dissolving in solvent, for high accuracy moulds
DE4307869A1 (de) * 1993-03-12 1994-09-15 Microparts Gmbh Mikrostrukturkörper und Verfahren zu deren Herstellung
WO1997019027A1 (en) * 1995-11-22 1997-05-29 Corning Incorporated Process for manufacturing of a support plate for a two-dimensional network of microwells, particularly for biological tests or cultures

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4126877C1 (en) * 1991-08-14 1992-11-26 Kernforschungszentrum Karlsruhe Gmbh, 7500 Karlsruhe, De Plastic microstructure prodn. for high temp. resistance - by forming poly:methyl methacrylate] mould unit, filling with plastic resin and dissolving in solvent, for high accuracy moulds
DE4307869A1 (de) * 1993-03-12 1994-09-15 Microparts Gmbh Mikrostrukturkörper und Verfahren zu deren Herstellung
WO1997019027A1 (en) * 1995-11-22 1997-05-29 Corning Incorporated Process for manufacturing of a support plate for a two-dimensional network of microwells, particularly for biological tests or cultures

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE10241390B3 (de) * 2001-04-14 2004-04-01 Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. Verfahren zur Strukturierung eines aus glasartigem Material bestehenden Flächensubstrats, glasartiges Flächensubstrat und Verwendung des glasartigen Flächensubstrats
WO2004085323A1 (de) * 2003-03-27 2004-10-07 Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. Verfahren zur herstellung einzelner mikrolinsen oder eines mikrolinsenarrays
US7716950B2 (en) 2003-03-27 2010-05-18 Fraunhofer-Gesellschaft Zur Forderung Der Angewandten Forschung E.V. Method for producing single microlenses or an array of microlenses
US7726154B2 (en) 2003-03-27 2010-06-01 Fraunhofer-Gesellschaft Zur Forderung Der Angewandten Forschung E.V. Method for producing single microlenses or an array of microlenses
EP2491587A4 (de) * 2009-10-19 2015-11-18 Univ Michigan Verfahren zur einbettung von material in ein glassubstrat
US9912115B2 (en) 2013-12-03 2018-03-06 Fraunhofer-Gesellschaft Zur Foerderung Der Angewandten Forschung E.V. Method of producing a cap substrate, and packaged radiation-emitting device
US10283930B2 (en) 2013-12-03 2019-05-07 Fraunhofer-Gesellschaft Zur Foerderung Der Angewandten Forschung E.V. Method of producing a cap substrate, and packaged radiation-emitting device

Similar Documents

Publication Publication Date Title
EP1371092B1 (de) Verfahren zur strukturierung eines aus glasartigen material bestehenden flächensubstrats
EP1535315B1 (de) Glasartiges flächensubstrat, seine verwendung und verfahren zu seiner herstellung
DE102005015584B4 (de) Verfahren zur Herstellung eines mikromechanischen Bauteils
EP1869705B1 (de) Verfahren zur herstellung gehäuster elektronischer bauelemente und gehäustes elektronisches bauelement
DE4115046C2 (de)
EP1154959B1 (de) Verfahren zur herstellung von mikromechanischen und mikrooptischen bauelementen aus glasartigen materialien
EP1495491B1 (de) Verfahren zum verbinden von substraten und verbundelement
DE102012206858B4 (de) Verfahren zum Herstellen einer optischen Fenstervorrichtung für eine MEMS-Vorrichtung
DE102004058879A1 (de) MEMS-Mikrophon und Verfahren zur Herstellung
DE3236848A1 (de) Kapazitiver druckgeber und verfahren zu seiner herstellung
DE102007050865A1 (de) Funktionsbauteil
EP1144977B1 (de) Verfahren zum erzeugen eines mikro-elektromechanischen elements
DE10118529C1 (de) Verfahren zur Strukturierung eines aus glasartigem Material bestehenden Flächensubstrats
DE10350038A1 (de) Verfahren zum anodischen Bonden von Wafern und Vorrichtung
EP4010283A1 (de) Hermetisch verschlossene glasumhäusung
DE10241390B3 (de) Verfahren zur Strukturierung eines aus glasartigem Material bestehenden Flächensubstrats, glasartiges Flächensubstrat und Verwendung des glasartigen Flächensubstrats
DE10324421B4 (de) Halbleiterbauelement mit Metallisierungsfläche und Verfahren zur Herstellung desselben
DE102019205183A1 (de) Verfahren zum Herstellen einer Ionenfalle
DE102009046081B4 (de) Eutektische Bondung von Dünnchips auf einem Trägersubstrat
DE102007060785B4 (de) Verfahren zur Herstellung eines (Vielfach-) Bauelements auf Basis ultraplanarer Metallstrukturen
EP3609688B1 (de) Verfahren zur herstellung von linsenelementen und von gehäusten, strahlungsempfindlichen bauelementen auf waferebene
DE102016216870A1 (de) Verfahren zum Herstellen eines mikromechanischen Bauteils mit einer freigestellten Drucksensoreinrichtung und mikromechanisches Bauteil
EP4124607A1 (de) Verfahren zum stoffschlüssigen fügen von glaselementen, glasbauteil sowie gehäuse und vakuumisolierglasscheibe umfassend das glasbauteil
DE102020103487A1 (de) Hybrides Verdrahtungssubstrat und Herstellung desselben
WO2022117708A1 (de) Trägeranordnung, verfahren für dessen herstellung und optoelektronisches halbleiterbauteil

Legal Events

Date Code Title Description
8100 Publication of the examined application without publication of unexamined application
D1 Grant (no unexamined application published) patent law 81
8364 No opposition during term of opposition
R071 Expiry of right