DD298983A5 - CIRCUIT FOR RASTER CORRECTION IN A TELEVISION UNIT - Google Patents

CIRCUIT FOR RASTER CORRECTION IN A TELEVISION UNIT Download PDF

Info

Publication number
DD298983A5
DD298983A5 DD90343533A DD34353390A DD298983A5 DD 298983 A5 DD298983 A5 DD 298983A5 DD 90343533 A DD90343533 A DD 90343533A DD 34353390 A DD34353390 A DD 34353390A DD 298983 A5 DD298983 A5 DD 298983A5
Authority
DD
German Democratic Republic
Prior art keywords
adder
correction
register
circuit according
circuit
Prior art date
Application number
DD90343533A
Other languages
German (de)
Inventor
Guenter Gleim
Friedrich Heizmann
Heinrich Schemmann
Jacques Chauvin
Original Assignee
��������@�������`������@����k��
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ��������@�������`������@����k�� filed Critical ��������@�������`������@����k��
Publication of DD298983A5 publication Critical patent/DD298983A5/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/22Circuits for controlling dimensions, shape or centering of picture on screen
    • H04N3/23Distortion correction, e.g. for pincushion distortion correction, S-correction
    • H04N3/233Distortion correction, e.g. for pincushion distortion correction, S-correction using active elements
    • H04N3/2335Distortion correction, e.g. for pincushion distortion correction, S-correction using active elements with calculating means
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/12Picture reproducers
    • H04N9/16Picture reproducers using cathode ray tubes
    • H04N9/28Arrangements for convergence or focusing

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Video Image Reproduction Devices For Color Tv Systems (AREA)
  • Details Of Television Scanning (AREA)
  • Television Receiver Circuits (AREA)
  • Processing Of Color Television Signals (AREA)
  • Picture Signal Circuits (AREA)

Abstract

In order to correct a scanning pattern, in particular as regards convergence, correction values for the crossing points in the scanning pattern are stored in a memory. The aim of the invention is to provide a simple circuit for interpolation between two correction values, which can be adapted in particular to different numbers of lines (N). A delta voltage (x) is generated for interpolation from one correction value (K1) to the next (K2) by means of a simple digital circuit comprising an adder (2), a register (3) and a D/A converter (8). The circuit is particularly suitable for convergence correction in a rear-projection TV set.

Description

Hierzu 2 Seiten ZeichnungenFor this 2 pages drawings

Anwendungsgebiet der ErfindungField of application of the invention

Die Erfindung betrifft eine Schaltung zur Rastorkorrektur in einem Fernsehgerät, insbesondere zur Konvergonzkorrektur bei einem Paar Projektion Fernseh-Projektionsgerät und ist insbesondere an unterschiedliche Zeilenzahlen anpaßbar.The invention relates to a circuit for raster correction in a television set, in particular for Konvergonzkorrektur in a pair of projection television projection device and is particularly adaptable to different line numbers.

Charakteristik des bekannten Standes der TechnikCharacteristic of the known state of the art

Die Erfindung geht aus von einer Schaltung zur Rasterkorrektur in einem Fernsehgerat gemäß dem Oberbegriff des Anspruchs 1. Derartige Maßnahmen zur Rasterkorrektur sind insbesondere bei Projektions-Fernsehgeräten notwendig, weil dort die drei auf der Projektionsfläche überlagerten Bilder für die Farben rot, grün, blau durch drei räumlich getrennte, je mit einer Ablenkeinheit arbeitende Bildröhren erzeugt werden. Die Rasterkorrektur dient dabei allgemein zum Ausgleich von Geometriefehlern in dem auf der Projektionsfläche beschriebenen Raster, z. B. zum Ausgleich von Nord/Süd- oder Ost/West-Fehlern, zur Beseitigung von nicht Linearitaten in der Ablenkung oder zur Erzielung der Konvergenz zwischen den drei Strahlen für die Farben rot, grün, blau. Bei einer derartigen Konvergenzeinrichtung wird auf der Projektionsfläche ein Gitterraster aus waagerechten und senkrechten Linien gebildet. Für die Kreuzungspunkte des Gitterrasters werden Korrekturwerte für die Konvergenz der drei Farben rot, grün, blau in waagerechter und senkrechter Richtung ermittelt. Diese Korrekturwerte werden gespeichert und dienen bei der Abtastung des Bildschirms nacheinander zur Korrektur der Konvergenz an den einzelnen Kreuzungspunkten. Da die Korrekturwerte nur für die Kreuzungspunkte gelten, erfolgt zwischen zwei Kreuzungspunkten jeweils eine lineare Interpolation von einem Korrekturwert zum nächsten. Dabei ist es notwendig, zwischen zwei aufeinanderfolgenden Kreuzungspunkten, z. B. in senkrechter Richtung, linear von einem Korrekturwert auf den nächsten überzublenden.The invention relates to a circuit for raster correction in a television set according to the preamble of claim 1. Such measures for raster correction are particularly necessary in projection TVs, because there the three superimposed on the screen images for the colors red, green, blue by three spatially separate, each working with a deflection kinescopes are generated. The raster correction is generally used to compensate for geometric errors in the grid described on the screen, z. To compensate for north / south or east / west faults, to eliminate non-linearities in the deflection or to achieve convergence between the three beams for the colors red, green, blue. In such a convergence device, a grid of horizontal and vertical lines is formed on the projection surface. Correction values for the convergence of the three colors red, green and blue in the horizontal and vertical directions are determined for the crossing points of the grid. These correction values are stored and are used in the scanning of the screen one after the other to correct the convergence at the individual crossing points. Since the correction values only apply to the crossing points, there is a linear interpolation between two correction points from one correction value to the next. It is necessary between two successive crossing points, z. B. in the vertical direction, linearly from one correction value to the next überzublenden.

Derartige Projektionsgeräte arbeiten andererseits in verschiedenen Modes mit unterschiedlicher Anzahl von Zeilen zwischen zwei in Vertikalrichtung übereinanderliegenden Kreuzungspunkten. Das ist der Fall, wenn zur Darstellung verschiedener Bildformate mit einer unterschiedlichen Vertikalablenkung gearbeitet wird und die Zahl der auf die wirksame Projektionsfläche fallenden Zeilen unterschiedlich ist.On the other hand, such projection devices operate in different modes with different numbers of lines between two crossing points located one above the other in the vertical direction. This is the case when working with a different vertical deflection for displaying different image formats and the number of lines falling on the effective projection surface is different.

-2- 298 983 Ziel der Erfindung Ziel der Erfindung Ist es, den Aufwand zur Rasterkorrektur in elnnm Fernsehgerät zu senken.It is the object of the invention to reduce the effort for raster correction in a television set.

Darlegung de· Wesens der ErfindungExplanation of the essence of the invention

Der Erfindung liegt die Aufgabe zugrunde, eine einfache Schaltung zur Erzeugung einer dreieckförmlgon Spannung für die Überblendung zwischen zwei Korrekturwerten zu schaffen, die sich Insbesondere an unterschiedliche Werte der Zr ilen zwischen zwei Kreuzungspunkten anpaßt.The invention has for its object to provide a simple circuit for generating a dreieckförmlgon voltage for the transition between two correction values, which adapts in particular to different values of Zr ilen between two crossing points.

Diese Aufgabe wird durch die im Anspruch 1 angegebeno Erfindung gelöst. Vorteilhafte Weiterbildungen der Erfindung sind in den Unteransprüchen angegeben.This object is achieved by the invention specified in claim 1o. Advantageous developments of the invention are specified in the subclaims.

Durch die erfindungsgemäße digital arbeitende Schaltung wird sichergestellt, daß Jowells nach einer genau definierten Zahl von Zellen, die der Zahl von Zeilen zwischen zwei aufeinanderfolgenden Krouzungspunkten entspricht, der Maximalwort dor Dreieckspannung für die Überblendung erreicht ist. Durch die digitale Arbeltswelse, dio vorzugsweise mit einem Prozessor eingestellt wird, werden Toleranzen weitestgehend ausgeschlossen, so daß die Schalung auch bei unterschiedlicher Zellenzahl zwischen zwei Kreuzungspunkten stets einwandfrei arbeitet und eine exakte lineare Interpolation bewirkt. Die Schaltung arbeitet also stets einwandfrei bei unterschiedlichen Modes, also unterschiedlichen Zeilenzahlen während der sichtbaren Bildfläche, also auch unterschiedlichen Zeilenzahlen zwiechon zwei Kreuzungspunkten des Gitterrastors.The digitally operating circuit according to the invention ensures that Jowells after a precisely defined number of cells, which corresponds to the number of lines between two consecutive Krouzungspunkten, the maximum word dor triangular voltage for the transition is reached. By digital Arbeltswelse, dio preferably set with a processor, tolerances are largely excluded, so that the formwork always works well even with different numbers of cells between two intersections and causes an exact linear interpolation. The circuit thus always works perfectly in different modes, ie different numbers of lines during the visible image area, ie also different numbers of lines zwiechon two crossing points of the grid raster.

AusfuhrungsbelsplelAusfuhrungsbelsplel

Die Erfindung wird anhand der Zeichnung am Beispiel der Konvergenzkorroktur für ein Projektions-Fernsehgerät orläutert. Darin zeigenThe invention will be explained with reference to the drawing using the example of convergence correction for a projection television. Show in it

Fig. 1: im Prinzip die durch die Erfindung erzielbare Dreieckspannung für die Überblendung,1: in principle, the achievable by the invention triangular voltage for the transition, Fig. 2: ein Blockschaltbild der Erfindung undFig. 2 is a block diagram of the invention and Fig.3; ein praktisches Ausführungsbeispiel der Schaltung gemäß Fij, 2.Figure 3; a practical embodiment of the circuit according to Fij, 2.

In Fig. 1 ist angenommen, daß Krouzungspunkte des Gitterrasters in Vertikalrichtung einen Abstand von fünf Zeilen haben, also die Kreuzungspunkte bei den Zeilen 6,10,15,20... liegen. Diesen Zeilen sind bei der Konvergenzeinstellung ermittelte und in Speichern abgelegte Konvergenz-Korrekturwerte K1, K 2, K3, K4 zugeordnet, die im Regelfall von Kreuzungspunkt zu Kreuzungspunkt unterschiedlich sind. Es Ist daher jeweils eine lineare Interpolation von einem Kreuzungspunkt zum nächsten Kreuzungspunkt erforderlich, d. h. ein kontinuierliches oder schrittweises Überblenden des wirksamen Konvergenz-Korrekturwertes K1 nach K2, K2 nach K3 usw. Dieses erfolgt durch die dargestellte treppenförmige Dreieckspannung x, die in fünf Stufen eine Änderung zwischen den Konvergenz-Korrekturwerten K1, K2, K3, K4 bewirkt. Diese treppenförmige Korrekturspannung X wirkt wie die ebenfalls eingezeichnete lineare Dreieckspannung xl.In Fig. 1 it is assumed that Krouzungspunkte the grid in the vertical direction have a distance of five lines, so the intersection points in the rows 6,10,15,20 ... are. These lines are associated with convergence correction values K1, K2, K3, K4 determined in the convergence setting and stored in memories, which as a rule are different from intersection point to intersection point. Therefore, a linear interpolation from one intersection point to the next intersection point is required in each case, ie. H. a continuous or step-by-step transition of the effective convergence correction value K1 to K2, K2 to K3, etc. This is done by the shown stepped triangular voltage x, which causes a change between the convergence correction values K1, K2, K3, K4 in five stages. This staircase-shaped correction voltage X acts like the linear triangular voltage xl, which is likewise drawn in.

Fig. 2 zeigt eine Schaltung für die Erzielung der Überblendung von olnem Korrekturwert K1 zum nächsten. Ein Register 1 liefert eine Folge von gleichen digitalen Wärtern d, und zwar jeweils ein digitales Wort d in jeder der Zeilen zwischen zwei Korrekturwerten K1, K2 oder K2, K3... Diese digitalen Wörter d werden dem Addierer 2 zugeführt, dessen Ausgang an den Eingang des Registers 3 angeschlossen ist. An das Register 3 ist von der Klemme 4 eine Folge zeilonfrequenter Impulse H angelegt. Der Ausgang 5 des Registers 3 ist über die Leitung β mit einem zweiten Eingang dos Addierers 2 verbunden und liefert außerdem die treppenförmige Korrekturspannung X in digitaler Form, mit x(D) bezeichnet. Dadurch, daß der Ausgangswert des Registers 3 jeweils an den Addiurer 2 zurückgeführt und dem Addierer 2 in jeder Zeile ein weiteres digitales.Wort d zugeführt wird, entsteht am Ausgang S des Registers 3 die trepponförmige Korrekturspannung X gemäß Fig. 1, die jeweils während einer Zeile um eine Stufe ansteigt.Fig. 2 shows a circuit for obtaining the crossfade from the first correction value K1 to the next one. A register 1 provides a sequence of equal digital wardens d, one digital word d in each of the lines between two correction values K1, K2 or K2, K3 ... These digital words d are fed to the adder 2, the output of which is supplied to the Input of register 3 is connected. At the register 3 of the terminal 4, a sequence of zeilonfrequenter pulses H is applied. The output 5 of the register 3 is connected via the line β to a second input of the adder 2 and also supplies the stepped correction voltage X in digital form, denoted by x (D). Characterized in that the output value of the register 3 is fed back respectively to the Addiurer 2 and the adder 2 in each line another digital.Word d is supplied to the output S of the register 3, the trepponförmige correction voltage X shown in FIG. 1, each during a Line increases by one level.

Nach der Zeit Tzwischen zwei aufeinanderfolgenden Kreuzungspunkten und Korrekturwerten K1, K2 erkennt die Decodierschaltung 21 daß χ (D) den Wert 1 erreicht hat. Sie gibt an den Eingang S von RS-Flipflop 22 ein Signal. Dadurch ändert Flipflop 22 seinen Zustand und damit den Wert US an seinem Ausgang, der mit einem Steuereingang von Addierer 2 verbunden ist. Es erfolgt eine Umsteuerung in der Funktion des Addierers 2 in dem Sinne, daß während der nächsten Zeit T, also in Fig. 1 zwischen Korrekturwerten K2 und K3, von dem Ausgangswert des Registers 3 in dem Addierer 3 ein digitales Wort d subtrahiert wird, so daß die Korrekturspannung X stufenweise wieder abnimmt und der dreieckförmigen Spannung χ 1 angenähert wird. Am Korrekturwert K3 erreicht x(D) wieder den Wert 0. Dieser Wert wird von dem Decoder 20 erkannt. RS-Flipflop 22 wird über Eingang R zurückgesetzt, damit wird der Wert von US geändert und steuert Addierer 2 in den Additionszustand. Das digitale Signal x(D) vom Ausgang 5 wird über die Leitung 7 dem D-A-Wandler 8 zugeführt, der daraufhin eine analoge Spannung x(A) erzeugt. Diese ideale Treppenspannung liegt in der Praxis geglättet durch einen Tiefpaß vor, ist also der der idealen linearen Dreieckform xl gemäß Fig. 1 angenähert. Einerseits gelangt diese Spannung als Steuerspannung auf die Multiplikationsstufe 9 und als Wert (+1 - x), also In der gestrichelt angedeuteten Form, auf die Multiplikationsstufe 10. Der Speicher 11, In dem die Konvergenz-Korrekturwerte K1 ...K4 gespeichert sind, liefert über zwei D-A-Wandler 23,24 im dargestellten Zeitaugenblick die Korrekturwerte K1, K2, die an die Eingänge der Multiplikationsstufen 9,10 gelangen. In der Multiplikationsstufe 9 wird der Korrekturwert K1 durch die Korrekturspannung S während der Zeit T vom Maximalwert 1 linear auf den Wert 0 verringert. Andererseits wird der Wert K2 in der Multiplikationsstufe 10 während der Zeit T vom Wert 0 auf den Maximalwert 1 erhöht. Die Ausgangsspannungen der Stufen 9,10 werden in der Addierstufe 12 addiert. Das am Ausgang 13 entstehende Korrektursignal ist also jeweils während einer Zeit T eine lineare Interpolation zwischen aufeinanderfolgenden Korrekturwerten K1, K2, K3, K4. Die Schaltung bewirkt also ein lineares Überblenden jeweils zwischen zwei aufeinanderfolgenden Korrekturwerten K1, K 2 oder K2, K3... der einzelnen Kreuzungspunkte, wie es füreine optimale Korrektur der Konvergenz jeweils für die zwischen zwei Kreuzungspunkten liegenden Zeilen go« /ünscht ist.After the time T between two consecutive crossing points and correction values K1, K2, the decoding circuit 21 recognizes that χ (D) has reached the value 1. It gives a signal to the input S of RS flip-flop 22. As a result, flip-flop 22 changes its state and thus the value US at its output, which is connected to a control input of adder 2. There is a reversal in the function of the adder 2 in the sense that during the next time T, ie in Fig. 1 between correction values K2 and K3, from the output value of the register 3 in the adder 3, a digital word d is subtracted, so that the correction voltage X gradually decreases again and the triangular voltage χ 1 is approximated. At the correction value K3, x (D) again reaches the value 0. This value is recognized by the decoder 20. RS flip-flop 22 is reset via input R, thereby changing the value of US and driving adder 2 into the add state. The digital signal x (D) from the output 5 is supplied via the line 7 to the D-A converter 8, which then generates an analog voltage x (A). This ideal staircase voltage is in practice smoothed by a low-pass filter, that is, that approximates that of the ideal linear triangular form x1 according to FIG. On the one hand, this voltage passes as a control voltage to the multiplication stage 9 and as a value (+1 - x), ie in the form indicated by dashed lines, to the multiplication stage 10. The memory 11, in which the convergence correction values K1 ... K4 are stored, supplies the correction values K1, K2, which arrive at the inputs of the multiplication stages 9, 10, via two DA converters 23, 24 in the time instant shown. In the multiplication stage 9, the correction value K1 is linearly reduced to the value 0 by the correction voltage S during the time T from the maximum value 1. On the other hand, the value K2 in the multiplication stage 10 is increased from the value 0 to the maximum value 1 during the time T. The output voltages of the stages 9, 10 are added in the adder stage 12. The correction signal produced at the output 13 is therefore a linear interpolation between successive correction values K1, K2, K3, K4, respectively, during a time T. Thus, the circuit effects a linear cross-fading between two successive correction values K1, K 2 or K2, K3 ... of the individual crossing points, as is desirable for optimum correction of the convergence for the lines lying between two crossing points.

Fig. 3 zeigt eine praktisch erprobte Schaltung für den oberen Teil in Fig. 2 mit den Bauteilen 2,3,4,5,6. Der Eingang 14, mit V-Reset bezeichnet, dient zum Zurücksetzen auf Null Jeweils am Anfang eines Halbbildes. Der Eingang 15 bewirkt die beschriebene Umschaltung zwischen dom Hochzählen und dem Rückzählen Im Addloror 2 jeweils bei einem Kreuzungspunki. Der Addierer 2 Ist durch die dargestellten vier Addierstufon jeweils mit zwei bzw. vier Bit gebildet. DIo Umsteuerung zwischon dem Hochzähion und dem Rückzählen durch <' digitalen Wörter d mit je 10 Bit erfolgt durch die EXOR-Gatter 16,17,18, die von dem Signal LSB vom Eingang 15 jeweils an omem Kreuzungspunkt K umgesteuert werdon. Das Register 3 arbeitet wie in Fig. 2 und liofert am Ausgang 6 das digitale Signal x(D) das die Dreieckspannung xl gemäß Fig. 1 darstellt. Das Register 3 wird wio in Fig. 2 von den zellenfrequonten Impulson H von der Klemme 4 gesteuert. Für die Zahl der Zeilen zwischen zwei Kreuzungspunkten einerseits und den Zahlenwert dos digitalen Wortes d andererseits ergeben sich je nach verwendetem Mode mit unterschiedlicher Vertikalablonkamplitude in der Praxis folgende Werte:Fig. 3 shows a practically tested circuit for the upper part in Fig. 2 with the components 2,3,4,5,6. Input 14, labeled V reset, is used to reset to zero at the beginning of a field. The input 15 causes the described switching between dom counting and counting back in the Addloror 2 each at a Kreuzungspunki. The adder 2 is formed by the illustrated four Addierstufon each with two or four bits. DIo reversal zwischon the Hochzähion and counting back by <'digital words d each with 10 bits is done by the EXOR gates 16,17,18, which are reversed by the signal LSB from the input 15 at omem cross point K. The register 3 operates as in Fig. 2 and lofert at the output 6, the digital signal x (D) which represents the triangular voltage xl of FIG. The register 3 is controlled wio in Fig. 2 by the cell-frequency impulse H from the terminal 4. For the number of lines between two intersection points on the one hand and the numerical value of the digital word d on the other hand, the following values result in practice, depending on the mode used with different vertical blanking amplitude:

Zahl der ZeilenNumber of lines Zehlenwert des digitalen Wortes dMissing value of the digital word d 6464 255255 4848 341341 4242 390390 4040 409409 3636 455455 3535 468468 3030 546546 5656 292292 3232 510510 2424 682682 2121 780780 2020 818818 1818 910910

Die Umsteuerung jeweils bei einem Kreuzungrpunkt kann auch dadurch erfolgen, daß am Ausgang des Registers 3 ein erster Decoder 21 und ein zweiter Decoder 22vorgesehen sind, die den Maximalwert derKorrekturspannung Xermittelnund daraufhin die Umsteuerung auslösen. Die höchste dort erscheinende Binärzahl für den Maximalwert der Dreieckspannung χ I gemäß Fig. 1 beträgt z.B. 16383.The reversal each at a crossing point can also be effected by providing at the output of the register 3 a first decoder 21 and a second decoder 22, which determine the maximum value of the correction voltage X, and thereupon trigger the reversal. The highest binary number appearing there for the maximum value of the triangular voltage χ I according to FIG. 16,383th

Claims (7)

1. Schaltung zur Rasterkorrektur in einem Fernsehgerät, bei der Korrekturworte für um Zeilen beabstandete, durch ein Gitterraster definierte Kreuzungspunkte gespeichert sind und zwischen den Kreuzungspunkten eine Interpolation von einem Korrekturwert zum nächsten mittels einer Dreieckspannung erfolgt, dadurch gekennzeichnet, daß während jeder der Zeilen das gleiche digitale Wort (d) an den Eingang eines Addierers (2) angelegt ist, dessen Ausgang mit einem Eingang eines von zeilenfrequenten Impulsen (H) gesteuerten Registers (3) verbunden Ist, und daß der Ausgang deo Registers (3) mit einem Eingang des Addierers (2) und dem Eingang eines die Dreieckspannung (x) liefernden D-A-Wandlers (8) verbunden Ist.1. A circuit for raster correction in a television, are stored in the correction words for spaced by lines, defined by a grid intersection points and between the intersection points, an interpolation from one correction value to the next by means of a triangular voltage, characterized in that during each of the lines the same digital word (d) is applied to the input of an adder (2), the output of which is connected to an input of a register (3) controlled by line frequency pulses (H), and the output of the register (3) is connected to one input of the adder (2) and the input of a delta converter (8) supplying the delta voltage (x). 2. Schaltung nach Anspruch 1, dadurch gekennzeichnet, daß abwechselnd jeweils von einem Kreuzungspunkt (K) zum nächsten die digitalen Wörter (d) zu dem Ausgangswert des Registers (3) addiert und vom nächsten zum übernächsten Kreuzungspunkt (K) subtrahiert werden.2. A circuit according to claim 1, characterized in that alternately from one crossing point (K) to the next, the digital words (d) added to the output value of the register (3) and subtracted from the next to the next but one cross point (K). 3. Schaltung nach Anspruch 1, dadurch gekennzeichnet, daß die Zahl der Zeilen, während der die digitalen Wörter (d) dem Addierer (2) zugeführt und im Addierer (2) zum Ausgangswert (x) des Registers (3) addiert oder subtrahiert werden, einstellbar ist.3. A circuit according to claim 1, characterized in that the number of lines during which the digital words (d) supplied to the adder (2) and in the adder (2) to the output value (x) of the register (3) are added or subtracted , is adjustable. 4. Schaltung nach Anspru :h 1, dadurch gekennzeichnet, daß vor dem Addierer (2) EXOR-Gatter (16-18) liegen, die jeweils bei einem Kreuzungspunkt (K) zur Umschaltung der Polarität der digitalen Wörter (d) umgesteuert werden.4. A circuit according to Anspru: h 1, characterized in that in front of the adder (2) EXOR gates (16-18) are located, which are each reversed at a crossing point (K) for switching the polarity of the digital words (d). 5. Schaltung nach Anspruch 1, dadurch gekennzeichnet, daß die Korrekturwerte (K 1, K2) für zwei in Vertikalrichtung untereinander liegende Kreuzungspunkte über zwei Multiplikationsstufen (9,10) an eine die interpolierten Werte liefernde Addierstufe (12) angelegt sind und die Dreieckspannung (x) an die Multiplikationsstufen (9,10) im Sinne einer entgegengesetzten Änderung deren Multiplikationsfaktoren angelegt sind.5. A circuit according to claim 1, characterized in that the correction values (K 1, K2) for two vertically intersecting crossing points via two multiplication stages (9, 10) are applied to an adder (12) providing the interpolated values and the triangular voltage ( x) are applied to the multiplication stages (9, 10) in the sense of an opposite change in their multiplication factors. 6. Schaltung nach Anspruch 2, dadurch gekennzeichnet, daß ein erster Decoder (21) vorgesehen ist, der den Maximalwert (16383) und e,n zweiter Decoder (20) der den Minimalwert (0) am Ausgang des Registers (5) erkennt und daß von den Decodern (20,21) eine Umsteuerung des Addierers (2) zwischen Addition und Subtraktion bzw. umgekehrt ausgelöst wird.6. A circuit according to claim 2, characterized in that a first decoder (21) is provided which detects the maximum value (16383) and e, n second decoder (20) of the minimum value (0) at the output of the register (5) and a reversal of the adder (2) between addition and subtraction or vice versa is triggered by the decoders (20, 21). 7. Schaltung nach Anspruch 1, dadurch gekennzeichnet, daß die Schaltung für eine Konvergenzeinrichtung in einem Fernseh-Projektionsgerät zur Interpolation der Konvergenz-Korrekturwerte (K 1...K4) verwendet ist.7. A circuit according to claim 1, characterized in that the circuit for a convergence means in a television projection apparatus for interpolating the convergence correction values (K 1 ... K4) is used.
DD90343533A 1989-08-23 1990-08-20 CIRCUIT FOR RASTER CORRECTION IN A TELEVISION UNIT DD298983A5 (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE3927677A DE3927677A1 (en) 1989-08-23 1989-08-23 CIRCUIT FOR RASTER CORRECTION IN A TELEVISION UNIT

Publications (1)

Publication Number Publication Date
DD298983A5 true DD298983A5 (en) 1992-03-19

Family

ID=6387614

Family Applications (1)

Application Number Title Priority Date Filing Date
DD90343533A DD298983A5 (en) 1989-08-23 1990-08-20 CIRCUIT FOR RASTER CORRECTION IN A TELEVISION UNIT

Country Status (8)

Country Link
EP (1) EP0489038B1 (en)
AT (1) ATE121585T1 (en)
AU (1) AU6160390A (en)
DD (1) DD298983A5 (en)
DE (2) DE3927677A1 (en)
ES (1) ES2074167T3 (en)
HK (1) HK112796A (en)
WO (1) WO1991003129A1 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05219399A (en) * 1992-02-03 1993-08-27 Matsushita Electric Ind Co Ltd Parabolic waveform generating circuit

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2101459A (en) * 1981-07-08 1983-01-12 Philips Electronic Associated Television display correction
US4422019A (en) * 1982-07-12 1983-12-20 Tektronix, Inc. Apparatus for providing vertical as well as horizontal smoothing of convergence correction signals in a digital convergence system
EP0291924B1 (en) * 1987-05-18 1994-08-03 Hitachi, Ltd. Convergence correction circuit

Also Published As

Publication number Publication date
DE3927677A1 (en) 1991-02-28
AU6160390A (en) 1991-04-03
DE59008947D1 (en) 1995-05-24
WO1991003129A1 (en) 1991-03-07
ES2074167T3 (en) 1995-09-01
HK112796A (en) 1996-07-05
EP0489038B1 (en) 1995-04-19
EP0489038A1 (en) 1992-06-10
ATE121585T1 (en) 1995-05-15

Similar Documents

Publication Publication Date Title
DE3324552C2 (en) Method and device for generating convergence correction signals in a convergence system
DE2747239A1 (en) CONTROL ARRANGEMENT FOR A CATHODE RAY TUBE
DE3114922A1 (en) TWO-DIMENSIONAL INTERPOLER CIRCUIT FOR A CORRECTION SYSTEM FOR CORRECTING COLOR COVERAGE AND BLACK / WHITE SHADING ERRORS IN TELEVISION IMAGES
DE2055639B2 (en) Method for correcting shading distortions in a video signal and circuitry for performing this method
DE3518433C2 (en)
DE3203765C2 (en)
DE2714346A1 (en) DEVICE FOR REPRESENTING CHARACTERS ON A DISPLAY DEVICE
DE1915758C3 (en) Method and circuit arrangement for generating a three-dimensional image on a two-dimensionally controllable viewing window having raster-shaped image points
DE2655133C2 (en) Method for displaying a video signal on the screen of a video display device
DE2155133A1 (en) Digital intensity modulator for a display system with a cathode ray tube
DE19632188A1 (en) Video picture correction value production method
DE2459701A1 (en) VECTOR GENERATOR FOR CATHODE DISPLAY DEVICES
DE2317584A1 (en) DEVICE FOR CONVERTING NUMERICAL INFORMATION INTO ANALOG INFORMATION
DD298983A5 (en) CIRCUIT FOR RASTER CORRECTION IN A TELEVISION UNIT
DE2147484A1 (en) Display unit with cathode ray tubes
DE3433823C2 (en)
DE1549787A1 (en) Circuit arrangement for deflecting the beam from a cathode ray tube
DE2529324A1 (en) DEVICE FOR DETERMINING AN IMAGE ELEMENT IN A DISPLAY DEVICE
DE1279066B (en) Convergence circuit for a color television receiver to correct the three color rasters outside the center of the picture
DE3433818A1 (en) CIRCUIT FOR CONVERTING A TELEVISION STANDARD TO ANOTHER
DE3048444C2 (en) Scanning method and circuit arrangement of a thermal imaging camera
DE3309080A1 (en) CIRCUIT ARRANGEMENT FOR CONVERTING AN ANALOGUE IMAGE SIGNAL INTO AN AMPLITUDE DISCRETE OUTPUT SIGNAL
DE1279722B (en) Convergence compensation circuit arrangement for a color picture display tube with several electron beams
EP0197328B1 (en) Method for generating correction signals for raster and shading correction
DE1269718B (en) Operating circuit for a picture raster electron beam oscillograph

Legal Events

Date Code Title Description
ENJ Ceased due to non-payment of renewal fee