DD225296A1 - ARRANGEMENT FOR TRANSMITTING PLESIOCHRONOUS DATA SIGNALS WITH AN OCTET SIGNAL - Google Patents
ARRANGEMENT FOR TRANSMITTING PLESIOCHRONOUS DATA SIGNALS WITH AN OCTET SIGNAL Download PDFInfo
- Publication number
- DD225296A1 DD225296A1 DD26259984A DD26259984A DD225296A1 DD 225296 A1 DD225296 A1 DD 225296A1 DD 26259984 A DD26259984 A DD 26259984A DD 26259984 A DD26259984 A DD 26259984A DD 225296 A1 DD225296 A1 DD 225296A1
- Authority
- DD
- German Democratic Republic
- Prior art keywords
- octet
- pcm
- signal
- data
- channel
- Prior art date
Links
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
- Time-Division Multiplex Systems (AREA)
Abstract
DIE ERFINDUNG BETRIFFT DIE UEBERTRAGUNG PLESIOCHRONER DATENSIGNALE MIT EINEM OKTETTSIGNAL BEI PCM-UEBERTRAGUNGSSYSTEMEN. ZIEL UND AUFGABE DER ERFINDUNG BESTEHT IN DER REALISIERUNG DER CCITT-EMPFEHLUNG G 703 MIT GERINGEM SCHALTUNGSAUFWAND UND OHNE VERRINGERUNG DER KAPAZITAET DES PCM-UEBERTRAGUNGSKANALS. DIES WIRD ERREICHT, DASS DIE STELLUNG EINES BITS EINES DATENWORTES IM KANALWORT DES BENUTZTEN PCM-KANALS FESTGESTELLT WIRD, WOBEI DIESES BIT ACHT VERSCHIEDENE POSITIONEN IM KANALWORT EINNEHMEN KANN, DIE DURCH EIN DIGITALES 3-IT-WORT DARGESTELLT SIND, DASS DIESE DREI BITS UND EIN INFORMATIONSSICHERNDES BIT SERIELL UEBER EINEN HILFSKANAL UEBERTRAGEN WERDEN, DASS AUF DER EMPFANGSSEITE DER UEBERTRAGUNGSSTRECKE MIT DIESEM 3-BIT-WORT EINE OKTETTSIGNALERZEUGUNGSSCHALTUNG SYNCHRONISIERT WIRD, DIE ZU EINEM BESTIMMTEN BIT EINES DATENWORTES DES KONTINUIERLICHEN DATENSTROMES EINEN KENNIMPULS FUER DAS DATENWORT LIEFERT. DIE UEBERTRAGUNG DER OKTETTINFORMATION UND DIE STEUERUNG DER OKTETTSIGNALERZEUGUNG ERFOLGT INNERHALB EINES STUFFINGZYKLUS, WODURCH EINE BEEINFLUSSUNG DER OKTETTSIGNALUEBERTRAGUNG DURCH DEN STUFFINGVORGANG AUSGESCHLOSSEN WIRD.The invention relates to the transmission of PLESIOCHRONOUS DATA SIGNALS WITH AN OCTET SIGNAL IN PCM TRANSMISSION SYSTEMS. OBJECT AND OBJECT OF THE INVENTION IS THE CONSTRUCTION OF THE CCITT RECOMMENDATION G 703 WITH A LOW CIRCUIT BOOST AND WITHOUT REDUCING THE CAPACITY OF THE PCM TRANSMISSION CHANNEL. THIS IS REACHED THAT THE POSITION OF A BITE OF A DATA WORD IS DETERMINED IN THE CHANNEL WORD OF THE USED PCM CHANNEL WHICH MAY TAKE EIGHT DIFFERENT POSITIONS IN THE CHANGE WORD THAT ARE REPRESENTED BY A DIGITAL 3 IT WORD THAT THESE THREE BITS AND ONE INFORMATION-SECURING BIT SERIALLY TO BE TRANSMITTED THROUGH A HELP CHANNEL THAT ON THE RECEIVING PAGE OF THE TRANSMISSION TRACK THIS 3-BIT WORD IS SYNCHRONIZED AN OCTET SIGNAL GENERATION CIRCUIT, WHICH DELIVERS TO A SPECIFIC BIT OF A DATA WORD OF THE CONTINUOUS DATA CURRENT AN IMMEDIATE PULSE FOR THE DATA WORD. THE TRANSFER OF OCTAGE INFORMATION AND THE MANAGEMENT OF OCTET SIGNAL PRODUCTION SHALL BE CARRIED OUT WITHIN A STUFFING CYCLE, THEREFORE EXCLUDING AN INFLUENCE OF OCTET SIGNAL TRANSMISSION THROUGH THE STUFFING PROCESS.
Description
Anordnung zur Übertragung plesiochrorier Datensignale mit einem OktettsignalArrangement for transmitting plesiochrorier data signals with an octet signal
Die Erfindung betrifft eine Anordnung zur Übertragung plesiochroner Datensignale mit einem Oktettsignal bei PCM-Obertragungssy steinen·The invention relates to an arrangement for transmitting plesiochronous data signals with an octet signal in PCM-Stertragungssy stones ·
Gemäß CCITT-EmpfehIung G 703, Yellow Book, 1980, wird neben der Übertragung des Infonaationssignals auch die Übertragung des zugehörigen Taktes und eines Oktettsignals gefordert· Dabei kennzeichnet das Oktettsignal die Zusammengehörigkeit von acht aufeinanderfolgenden Bits zu einem Datenwort· Durch die Stellung eines Bits in dem Datenwort wird dem Bit eine bestimmte Information zugeordnet.According to CCITT Recommendation G 703, Yellow Book, 1980, in addition to the transmission of the Infonaationssignals and the transmission of the associated clock and an octet signal is required · Here, the octet signal denotes the affiliation of eight consecutive bits to a data word · By the position of a bit in the Data word is assigned to the bit a certain information.
Durch die DE-AS 2203 414 und DE-OS 2526 519 sind Verfahren zur Übertragung plesiochroner Datensignale bekannt geworden, die die Zusammengehörigkeit bestimmter Bits zu einem Datenwort durch Einfügen zusätzlicher Bits in den Datenstrom kennzeichnen und auf der Empfangsseite alle Bitkombinationen im Datenstrom auf die Möglichkeit untersucht, ein Datenwort zu seinDE-AS 2203 414 and DE-OS 2526 519 have disclosed methods for transmitting plesiochronous data signals which characterize the association of specific bits to a data word by inserting additional bits into the data stream and examining all bit combinations in the data stream for the possibility on the receiving side to be a data word
Durch festgelegte Zahl der Überprüfungen nachfolgender Bit-Kombinationen wird eine Wahrscheinlichkeit für die richtige Er- A fixed number of checks of subsequent bit combinations results in a probability for the correct result.
kennung von den Datenworten festgelegt· Diese Verfahren haben jedoch den Nachteil, daß sie bei der Übertragung plesiochroner Datensignale über ein PCM-Kanal nicht benutzt werden können, da das erforderliche Einfügen zusätzlicher Kennzeichnungsinformationen in den Datenstrom nicht möglich ist, weil die Datenquelle und der Obertragungskanal die gleiche Nennbitrate besitzen.However, these methods have the disadvantage that they can not be used in the transmission of plesiochronous data signals over a PCM channel, since the required insertion of additional identification information into the data stream is not possible because the data source and the transmission channel have the same nominal bit rate.
Ziel der Erfindung ist eine Schaltungsanordnung zur Übertragung digitaler Signale, vorzugsweise plesiochroner Signale, mit einer definierten Bitrate entsprechend der CCITT-Empfehlung G 703, Yellow Book, Genf, 1980, über einen PCM-Kanal gemäß CCITT-Empfehlung G 732 mit geringem schaltungstechnischen Aufwand und hoher Funktionssicherheit bei der Übertragung des zugehörigen Oktettsignals·The aim of the invention is a circuit arrangement for transmitting digital signals, preferably plesiochronous signals, with a defined bit rate according to the CCITT Recommendation G 703, Yellow Book, Geneva, 1980, via a PCM channel according to CCITT recommendation G 732 with little circuit complexity and high reliability in the transmission of the associated octet signal ·
Der Erfindung liegt die Aufgabe zugrunde, daß die Übertragung von plesiochronen Datensignalen über einen PCM-Kanal erfolgt, wobei das zugehörige Oktettsignal phasenrichtig zur ecipfangenden PCM- En ds te He zu übertragen ist, ohne die Kapazität des Übertragungskanals dadurch zu verringern.The invention is based on the object that the transmission of plesiochronous data signals via a PCM channel, wherein the associated octet signal in phase to the ecipfangenden PCM- En ds Te He is to be transmitted without thereby reducing the capacity of the transmission channel.
Die Aufgabe der Erfindung wird dadurch gelöst, daß zur Übertragung " plesiochroner ,Datensignale mit einem Oktettsignal einerseits parallel zur Stuffinganordnung des sendenden PCM-Kanals eine Anordnung zur Aufbereitung des Oktettsignals zur Übertragung über einen Hilfskanal geschaltet wird, derart, daß am Ausgang der Empfangsschnittstelle des sendenden PCM-Kanals ein erster Oktettpuffer angeschlossen ist, der von der Ein-/Ausiesesteuerung des Datenpuffers des sendenden PCM-Kanals getaktet ist, ciaß der Ausgang des ersten Oktettpuffers mit einem nach-The object of the invention is achieved in that for the transmission of "plesiochroner, data signals with an octet signal on the one hand parallel to the stuffing arrangement of the transmitting PCM channel, an arrangement for processing the octet signal for transmission via an auxiliary channel is switched such that at the output of the receiving interface of the transmitting PCM channel, a first octet buffer is connected, which is clocked by the on / off control of the data buffer of the sending PCM channel, the output of the first octet buffer with a subsequent
folgenden Oktettzustandsspeicher verbunden ist, dessen Ausgänge und der Ausgang des Stuffinginformationsgenerators des sendenden PCM-Kanals mit einer ersten Hilfskanalanschaltung verknüpft sind und daß der Ausgang dieser Hilfskanalanschaltung an einem der Eingänge des Primär-Multiplexers der PCM-Sendeseite angekoppelt ist und daß andererseits parallel zur Destuffinganordnung des empfangenden PCM-Kanals eine Anordnung zur Aufbereitung und Synchronisation des Oktettsignals derart geschaltet wird, daß der Primär-Oemultiplexer des empfangenden PCM-Systems über eine zweite Hilfskanalanschaltung mit einem Oktettzustandszahler mit nachgeschaltetem zweiten Oktettpuffer verbunden ist, daß an dem Ausgang dieses Oktettpuffers eine Oktettsignalerzeugungsschaltung mit vorgeschalteter Synchronisierschaltung für das Oktettsignal angeschlossen ist, wobei die Ein-/Auslesesteuerung des Datenpuffers des empfangenden PCM-Kanals den zweiten Oktettpuffer und die Oktettsignalerzeugungs- und Synchronisierschaltung taktet, und daß das Oktettsignal mit dem Datensignal und dessen Takt auf die Datensendeschnittstelle der empfangenden PCM-Endstelle geführt sind·the following octet state memory is connected, whose outputs and the output of Stuffinginformationsgenerators the transmitting PCM channel are linked to a first auxiliary channel connection and that the output of this Hilfskanalanschaltung is coupled to one of the inputs of the primary multiplexer PCM transmitting side and on the other hand parallel to the destuffing of the an arrangement for conditioning and synchronization of the octet signal is switched such that the primary Oemultiplexer of the receiving PCM system is connected via a second auxiliary channel connection with a Oktettzustandszahler followed by a second octet buffer, that at the output of this octet buffer an octet signal generation circuit with upstream Synchronization circuit is connected to the octet signal, wherein the input / read control of the data buffer of the receiving PCM channel, the second octet buffer and the octet signal generation and synchronous clocking onisierschaltung, and that the octet signal with the data signal and its clock are routed to the data transmission interface of the receiving PCM terminal.
Die Funktionsweise dieser erfindungsgemäßen Anordnung besteht darin, daß die Stellung eines Bits eines Datenwortes im Kanalwort des benutzten PCM-Kanals festgestellt wird, wobei dieses Bit acht verschiedene Positionen im Kanalwort einnehmen kann, die durch ein digitales 3-Bit-Wort dargestellt sind. Diese drei Bits und ein inforraationssicherndes Bit werden seriell über einen Hilfskarial übertragen· Auf der Empfangsseite der Übertragungsstrecke wird die Oktettsignälerzeugungsschaltung mit diesem 3-Bit-Wort synchronisiert· Die Oktettsignalerzeugungsschaltung liefert zu einem bestimmten Bit eines Datenwortes des kontinuierlichen Datenstromes einen Kennimpuls für das Datenwort·The operation of this inventive arrangement is that the position of a bit of a data word in the channel word of the used PCM channel is detected, this bit can take eight different positions in the channel word, which are represented by a 3-bit digital word. These three bits and an information-secure bit are serially transmitted via an auxiliary carousel. On the receive side of the transmission link, the octet signal generation circuit is synchronized with this 3-bit word. The octet signal generation circuit provides a data word identification pulse to a particular bit of a data word of the continuous data stream.
Die Übertragung der Oktettinformation und die Steuerung der Oktettsignalerzeugung erfolgt innerhalb eines Stuffingzyklus, wodurch eine Beeinflussung der Oktettsignalübertragung durch den Stuffingvorgang ausgeschlossen wird·The transmission of the octet information and the control of the octet signal generation takes place within a stuffing cycle, whereby an influence on the octet signal transmission by the stuffing process is excluded.
- 4 Ausführungsbeispiel - 4 embodiment
Im folgenden wird ein Ausführungsbeispiel der Erfindung anhand von Fig. 1 beschrieben· Dabei zeigt Fig. 1 die Übertragung von plesiochroner Datensignale mit einem Oktettsignal mit Hilfe eines PCM-Obertragungssystems mit 30 Kanälen, wobei nur ein Obertragungskanal dargestellt ist·1 shows the transmission of plesiochronous data signals with an octet signal by means of a PCM transmission system with 30 channels, wherein only one transmission channel is shown.
Gemäß Fig. 1 ist parallel zur Stuffinganordnung des sendenden PCM-Kanals mit dem Datenpuffer 1, der Ein-/Auslesesteuerung 3 und dem Stuffinginformationsgenerator 5, wobei an den Datenpuffer 1 der Datenstron DAg und an die Ein-/Auslesesteuerung 3 der zugehörige Datentakt f . geführt sind, die erfindungsgemäße Anordnung zur Aufbereitung des Oktettsignals f zur Übertragung über den Hilfskanal geschaltet· Diese erfindungsgemäße Anordnung besteht am Eingang aus dem Oktettpuffer 2, an dem das zu den Datenstrom DAg gehörige Oktettsignal f anliegt. Dieser Oktettpuffer 2 ist vorzugsweise analog dem Datenpuffer 1 von der Ein-/ Auslesesteuerung 3 getaktet. An den Oktettpuffer 2 ist weiterhin der Oktettzustandsspeicher 4 angekoppelt, dessen Bit-Ausgänge B0 bis B3 auf die Hilfskanalanschaltung 6 geführt sind.According to FIG. 1, parallel to the stuffing arrangement of the sending PCM channel with the data buffer 1, the input / read control 3 and the stuffing information generator 5, the data buffer 1 and the input / read control 3 the associated data clock f. The arrangement according to the invention for processing the octet signal f is switched for transmission via the auxiliary channel. This arrangement according to the invention consists at the input of the octet buffer 2 to which the octet signal f belonging to the data stream DAg is applied. This octet buffer 2 is preferably clocked analogously to the data buffer 1 of the input / read control 3. To the octet buffer 2, the octet condition memory 4 is further coupled, the bit outputs B 0 to B 3 are guided to the auxiliary channel connection 6.
Der Oktettzustandsspeicher 4 und die Hilfskanalanschaltung 5 sind vom Taktregime der sendenden PCM-Endstelle getaktet· Des weiteren sind die Informationsausgänge des Stuffinginforraationsgenerators 5 an der Hilfskanalanschaltung 6 angekoppelt, dessen Ausgang zum richtigen Zeitpunkt die zu dem vom Datenpuffer 1 abgegebenen Datenstrom DAI zugehörigen Bits zur Einschachtelung mittels Multiplexers in den PCM-Signalstrom der sendenden PCM-Endstelle liefert·The octet state memory 4 and the auxiliary channel connection 5 are clocked by the clocking mode of the sending PCM terminal. Furthermore, the information outputs of the stuffing information generator 5 are coupled to the auxiliary channel interface 6, the output of which at the correct time is the bits associated with the data stream DAI output from the data buffer 1 for nesting Multiplexer into the PCM signal stream of the sending PCM terminal provides ·
Dem gegenüber ist andererseits auf der Einpfangsseite des PCM-Übertragungssystems der bekannten Destuffinganordnung des empfangenden PCM-Kanals mit dem Datenpuffer 1*, der Ein-/Auslesesteuerung 3', der Stuffinginformationsauswertung 7 und der Datentaktaufbereitung 10 die erfindungsgemäße Anordnung zur Aufbereitung und Synchronisation des Oktettsignals f für den empfangenen Datenstrom DA£ parallelgeschaltet· Am Eingang dieser Anordnung zur Aufbereitung und Synchronisation des Oktettsignals f *0 ist die Hilf skanalanschaltung S' angeordnet, derenOn the other hand, on the other hand, on the Einpfangsseite the PCM transmission system of the known Destuffinganordnung the receiving PCM channel with the data buffer 1 *, the input / read control 3 ', the Stuffinginformationsauswertung 7 and the data processing 10, the arrangement according to the invention for conditioning and synchronization of the octet signal f for the received data stream DA £ connected in parallel · At the input of this arrangement for the preparation and synchronization of the octet signal f * 0 , the auxiliary skanalanschaltung S 'is arranged, whose
Bitausgänge Bg* bis B · einerseits an den Oktettzustandszähler 8 und andererseits gemeinsam mit dem Bitausgang B^1 für das Paritätsbit der Hilfskanalanschaltung 6' an die Eingänge der Oktettsignalerzeugungs- und Synchronisierschaltung 9 angeschlossen sind.Bit outputs Bg * to B · on the one hand to the octet state counter 8 and on the other hand, together with the bit output B ^ 1 for the parity bit of the auxiliary channel connection 6 'to the inputs of the Octettsignalerzeugungs- and synchronizing circuit 9 are connected.
Der Oktettzustandszähler 8 ist über dem Oktettpuffer 2', der von der Ein-/Auslesesteuerung 3* des Datenpuffers 1' getaktet wird, mit dem fünften Eingang der Oktettsignalerzeugungs- und Synchronisierschaltung 9 verbunden, die das zugehörige Oktettsignal f ' phasenrichtig für den Datenstrom DA| gemäß CCITT-Empfehlung G 703 liefert·The octet state counter 8 is connected to the fifth input of the octet signal generation and synchronization circuit 9 via the octet buffer 2 ', which is clocked by the input / read control 3 * of the data buffer 1', which outputs the associated octet signal f 'in phase with the data stream DA | according to CCITT Recommendation G 703 ·
Erfindungsgemäß ist es vorteilhaft, die Oktettpuffer 2 und 2' analog dem Datenpuffer 1 und 1* zu dimensionieren. Nachstehend soll die Wirkungsweise der erfindungsgemäßen Schaltungsanordnung nach Fig. 1 niher erläutert werden. An der Empfangsschnittstelle des sendenden PCM-Kanals wird ein plesiochrones Datensignal empfangen, das aus der Dateninformation DAg, dem zugehörigen Takt f. und dem Oktettsignal fQ besteht. Die Dateninformation DAg durchläuft in bekannter Weise die Stuffinganordnung des sendenden PCM-Kanals, die durch in der PCM-Endstelle erzeugte Takte gesteuert wird· Dabei beträgt der Stuffingzyklus jedes PCM-Kanals vorzugsweise 8 ms und besteht aus 64 Rahmen des PCM-Primärsy stems gemäß CCITT-Empfehlung G 732·According to the invention, it is advantageous to dimension the octet buffers 2 and 2 'analogously to the data buffers 1 and 1 *. Below, the operation of the circuit arrangement according to the invention of FIG. 1 will be explained niher. At the receiving interface of the transmitting PCM channel, a plesiochronous data signal is received, which consists of the data information DAg, the associated clock f. and the octet signal f Q. The data information DAg traverses in a known manner the stuffing arrangement of the sending PCM channel which is controlled by clocks generated in the PCM terminal. The stuffing cycle of each PCM channel is preferably 8 ms and consists of 64 frames of the PCM primary system according to CCITT Recommendation G 732 ·
Das Oktettsignal fQ durchläuft ständig den Oktettpuffer 2, der durch die gleichen Ein-/Auslesesignale gesteuert wird wie der Datenpuffer 1. Der Oktettzustandsspeicher 4 beinhaltet einen steuerbaren Zähler mit den Ausgängen B0, B , B und eine Paritätsbiterzeugung mit dem Ausgang B3* Am Beginn jedes Stuffingzyklus wird der Oktettzustandsspeicher 4 in die Stellung der Ausgänge B-, B und B2 in den logischen Zustand "Low" gesetzt. Jeder Ausleseimpuls des Datenpuffers und Oktettpuffers 2 wird gezählt, bis -der Zählvorgang durch das Oktettsignal fQ aus dem Oktettpuffer 2 gestoppt wird.The octet signal f Q constantly passes through the octet buffer 2, which is controlled by the same input / read-out signals as the data buffer 1. The octet state memory 4 includes a controllable counter with the outputs B 0 , B, B and a parity bit generation with the output B 3 * At the beginning of each stuffing cycle, the octet state memory 4 is set in the position of the outputs B, B and B 2 in the logic state "Low". Each readout pulse of the data buffer and octet buffer 2 is counted until the count is stopped by the octet signal f Q from the octet buffer 2.
Der erreichte Zählerzustand wird über die restliche Zykluszeit abgespeichert und hier das Paritätsbit erzeugt·The reached counter state is stored over the remaining cycle time and the parity bit is generated here.
Die Bits am Ausgang B0, B. , B und das Paritätsbit am Ausgang B_ werden im Hilfskanal seriell von der Sendeseite zur Empfangsseite der PCM-Übertragungsstrecke übertragen· Auf der Empfangsseite des PCM-Kanals werden die seriell von der Hilfskanalanschaltung 6* empfangenen Bits am Ausgang 3q*, B ' und B · parallel in der Oktettsignalerzeugungs- und Synchronisierschaltung 9 eingeschrieben. Dort wird überprüft, ob die empfangenen Bits eine richtige Oktettinformation sein können. Aus den Bits wird dann im Oktettzustandszähler 8 die Lage des Oktettsignals fi zu dem Datensignal DAp des empfangenden PCM-Kanals bestimmt. In der Oktettsignalerzeugungsschaltung 9 wird das Oktettsignal fQ gebildet, indem die Bits der Ausgänge B0*, B ' und B2' der Hilfskanalanschaltung S* als Dualzahl in den Oktettzustandszähler 8 eingeschrieben werden und die Einlesetakte des Datenpuffers. 1' und Qktettpuffers 2* als Takte zum Rückwärtszählen geführt werden. Die Übernahme der Bits am Ausgang B0', B * und B ' der Hilfskanalanschaltung.6* und der Beginn des Rückwärtszählens werden von den Takten der Empfangsseite des PCM-Kanals gesteuert. Ein definierter Zustand des Oktettzustandeszahlers wird in einem definierten PCM-Rahmen ausdekodiert und dem nachgeschalteten Oktettpuffer 2* als Signal zugeführt. Beim Auslesen dieses Signals aus dem Oktettpuffer 2* wird ein Vergleich mit dem Ausgangssignal der Oktettsignalerzeugungsschaitung 9 durchgeführt und daraus ein Synchronisiersignal abgeleitet.The bits at the output B 0 , B, B and the parity bit at the output B_ are transmitted serially in the auxiliary channel from the transmitting side to the receiving side of the PCM transmission line. · On the receiving side of the PCM channel, the bits received serially by the auxiliary channel connection 6 * are Output 3q *, B 'and B * are written in parallel in the octet signal generating and synchronizing circuit 9. There it is checked whether the received bits can be correct octet information. From the bits, the position of the octet signal fi to the data signal DAp of the receiving PCM channel is then determined in the octet state counter 8. In the octet signal generation circuit 9, the octet signal f Q is formed by writing the bits of the outputs B 0 *, B 'and B 2 ' of the auxiliary channel interface S * as a binary number to the octet state counter 8 and the read-in clocks of the data buffer. 1 'and Qktettpuffers 2 * are performed as clocks for counting down. The acquisition of the bits at the output B 0 ', B * and B' of Hilfsskanalanschaltung.6 * and the beginning of the countdown are controlled by the clocks of the receiving side of the PCM channel. A defined state of the octet state payer is decoded in a defined PCM frame and fed to the downstream octet buffer 2 * as a signal. When this signal is read from the octet buffer 2 *, a comparison is made with the output signal of the octet signal generating circuit 9 and a synchronizing signal is derived therefrom.
Die Ergebnisse von η Vergleichen werden in der Oktettsignalerzeugungs- und Synchronisierschaltung 9 abgespeichert. 3ei einer bestimmten wählbaren Zahl m von Nichtübereinstimmungen der Vergleiche wird die Oktettsignalerzeugungs- und Synchronisierschaltung 9 mit dem Ausgangsimpuls des Oktettpuffers 2' in den aktuellen Zustand gesetzt. Durch Steuerung des Zählers in der Oktetterzeugungs- und Synchronisierschaltung 9 mit dem Auslesetakt des Datenpu'ff ers 1* und Oktet tpuf fers 2* wird auch nach Ausführung eines Stuffingvorganges zu jedem letzten Datenbit eines Oktetts exakt ein Oktettsignal f0* geliefert. Damit stehen die Signale D^.£ , f£ und fQ auf der Empfangsseite des PCM-KanalsThe results of η comparisons are stored in the octet signal generating and synchronizing circuit 9. At a certain selectable number m of mismatches of the comparisons, the octet signal generating and synchronizing circuit 9 is set to the output pulse of the octet buffer 2 'in the current state. By controlling the counter in the octet generator and synchronizing circuit 9 with the read-out clock of the Datenpu'ff ers 1 * and octet tpuf fers 2 * exactly one octet signal f 0 * is delivered after execution of a Stuffingvorganges to each last data bit of an octet. Thus the signals D ^ stand. £ , f £ and f Q on the receive side of the PCM channel
wieder phasenrichtig zur Verfügung und können bedarfsgemäß mit· tels bekannten Schnittstellenkodes zu einem Schnittstellensignal nach CCITT-Empfehlung G 703 verarbeitet werden·are again in phase correctness and can be processed to an interface signal according to CCITT Recommendation G 703 using the known interface codes as required ·
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DD26259984A DD225296A1 (en) | 1984-05-02 | 1984-05-02 | ARRANGEMENT FOR TRANSMITTING PLESIOCHRONOUS DATA SIGNALS WITH AN OCTET SIGNAL |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DD26259984A DD225296A1 (en) | 1984-05-02 | 1984-05-02 | ARRANGEMENT FOR TRANSMITTING PLESIOCHRONOUS DATA SIGNALS WITH AN OCTET SIGNAL |
Publications (1)
Publication Number | Publication Date |
---|---|
DD225296A1 true DD225296A1 (en) | 1985-07-24 |
Family
ID=5556695
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DD26259984A DD225296A1 (en) | 1984-05-02 | 1984-05-02 | ARRANGEMENT FOR TRANSMITTING PLESIOCHRONOUS DATA SIGNALS WITH AN OCTET SIGNAL |
Country Status (1)
Country | Link |
---|---|
DD (1) | DD225296A1 (en) |
-
1984
- 1984-05-02 DD DD26259984A patent/DD225296A1/en not_active IP Right Cessation
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE69531040T2 (en) | DATA TRANSFER MODULE FOR TIME MULTIPLEX CONTROL SYSTEMS | |
DE3121540C2 (en) | ||
DE2725443C2 (en) | Method for transmitting digital data and synchronization information | |
DE68925547T2 (en) | Device and method for determining the character limit in a serial coded data stream | |
DE2612311A1 (en) | DATA LOOP BUSWAY INTERCONNECTION SYSTEM | |
DE2848062C2 (en) | ||
DE1815666B2 (en) | m, 19.12.68 OT 07.08.69 fr 15.01.68 V.St.v.Amerika 697797 Circuit arrangement for channel error correction | |
DE3238143A1 (en) | DIGITAL DATA TRANSMISSION SYSTEM WITH PARITY BIT WORDING | |
DE3238157C2 (en) | Circuit arrangement for determining the synchronization of input data blocks | |
EP0219917A2 (en) | Switching device with fault correction | |
DE3442613C2 (en) | ||
EP0161034A2 (en) | Buffer memory for an input line of a digital telephone exchange | |
EP0284106B1 (en) | Circuitry for inserting a service channel for an information transmission system | |
DE2828761C2 (en) | Arrangement for coding data bits | |
DE3230027A1 (en) | SYNCHRONIZING ARRANGEMENT | |
DE3888091T2 (en) | METHOD AND SYSTEM FOR TESTING SIGNAL ERRORS THAT ARE TRANSMITTED BY A TRANSMISSION LINE. | |
DD225296A1 (en) | ARRANGEMENT FOR TRANSMITTING PLESIOCHRONOUS DATA SIGNALS WITH AN OCTET SIGNAL | |
DE2504102C3 (en) | Arrangement for time-division multiplex transmission of analog measured values and digital messages | |
DE2908366C2 (en) | Method and circuit arrangement for reducing phase fluctuations during clock recovery in a digital, hierarchically structured, plesiochronous message transmission system | |
DE2242639C3 (en) | Time division multiplex telegraphy system for character-by-character interleaving | |
DE3132198C2 (en) | Circuit arrangement for recognizing the synchronization bit position in a digital signal | |
DE3034754C2 (en) | Circuit arrangement for generating address signals | |
DE2521731C2 (en) | Method and arrangement for the asynchronous takeover, transmission and handover of digital signals at the receiving end | |
EP0136663A2 (en) | AMI coded signal transmission system | |
EP0833477A2 (en) | Method for the determination of a sampling phase |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
ENJ | Ceased due to non-payment of renewal fee |