CS261362B1 - Spínač β konstantně opožděným sepnutím - Google Patents
Spínač β konstantně opožděným sepnutím Download PDFInfo
- Publication number
- CS261362B1 CS261362B1 CS856889A CS688985A CS261362B1 CS 261362 B1 CS261362 B1 CS 261362B1 CS 856889 A CS856889 A CS 856889A CS 688985 A CS688985 A CS 688985A CS 261362 B1 CS261362 B1 CS 261362B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- resistor
- transistor
- potential supply
- terminal
- supply terminal
- Prior art date
Links
Landscapes
- Electronic Switches (AREA)
Abstract
Zařízení je určeno pro pohon bezvřetenováho dopřádaoího stroje. Spíná zátěž, například cívku relé apod., připojenou mezi napájecí svorky kladného potenciálu a výstupní svorku. Řeší problém dodržet dobu opoždění sepnutí v požadované toleranoi. Spínač s konstantně opožděným sepnutím sestává z odporů, kondenzátoru a tranzistorů. Podstatou řeěení je, že mezi napájecí svorkou kladného potenciálu a mezi napájecí svorkou záporného potenciálu jsou sériově spojeny dva odpory, přičemž na jejich společný uzel je připojen emitor prvního tranzistoru, jehož kolektor je spojen přes čtvrtý odpor s bází druhého tranzistoru. Emitor druhého tranzistoru je' spojen s napájecí svorkou záporného potenciálu a mezi napájecí svorkou kladného potenciálu a výstupní svorkou, spojenou . s kolektorem druhého tranzistoru, je připojen pátý odpor, sériově zapojený se šebtým odporem. Jejioh společný uzel je připojen přes kondenzátor na bázi prvního tranzistoru a přes třetí odpor na napájecí svorku záporného potenciálu. ·
Description
(54)
Spínač β konstantně opožděným sepnutím
Zařízení je určeno pro pohon bezvřetenováho dopřádaoího stroje. Spíná zátěž, například cívku relé apod., připojenou mezi napájecí svorky kladného potenciálu a výstupní svorku. Řeší problém dodržet dobu opoždění sepnutí v požadované toleranoi. Spínač s konstantně opožděným sepnutím sestává z odporů, kondenzátoru a tranzistorů. Podstatou řeěení je, že mezi napájecí svorkou kladného potenciálu a mezi napájecí svorkou záporného potenciálu jsou sériově spojeny dva odpory, přičemž na jejich společný uzel je připojen emitor prvního tranzistoru, jehož kolektor je spojen přes čtvrtý odpor s bází druhého tranzistoru. Emitor druhého tranzistoru je' spojen s napájecí svorkou záporného potenciálu a mezi napájecí svorkou kladného potenciálu a výstupní svorkou, spojenou . s kolektorem druhého tranzistoru, je připojen pátý odpor, sériově zapojený se šebtým odporem. Jejioh společný uzel je připojen přes kondenzátor na bázi prvního tranzistoru a přes třetí odpor na napájecí svorku záporného potenciálu. ·
- 1 261 362
Vynález se týká spínače s konstantně opožděným sepnutím , který obsahuje odpory, kondenzátor, první tranzistor,druhý tranzistor.
Pro realizaci spínače s požadovaným konstantně opožděným sepnutím se s výhodou používá bezkontaktního spínání pomocí polovodičových prvků, přičemž doba opoždění sepnutí je realizována nabíjením kondenzátoru přes odpor na prahové napětí, při kterém spínač sepne. Pro dodržení doby opoždění sepnutí v požadované toleranci je nutné tyto dosud používané spínače napájet stabilizovaným napětím nebo musí obsahovat vlastní sta bilizační obvod.
Uvedený nedostatek odstraňuje spínač s konstantně opožděným sepnutím podle vynálezu, jehož podstata spočívá v tom, že mezi napájecí svorkou kladného potenciálu a mezi napájecí svorkou záporného potenciálu je připojen první odpor sériově spojený s druhým odporem. Jejich uzel je připojen na emitor prvního tranzistoru, jehož kolektor je spojen přes čtvrtý odpor s bází tranzistoru, jehož emitor je spojen s napájecí svorkou záporného potenciálu. Mezi napájecí svorkou kladného potenciálu a výstupní svorkou spojenou s kolektorem druhého tranzistoru je připojen pátý odpor,sériově spojený se šestým odporem. Jejich společný uzel je připojen přes kondenzátor na bázi prvního tranzistoru, připojenou přes třetí odpor na na261 362 pájecí svorku záporného potenciálu.
vhodnou
Spínač podle vynálezu umožňuje/volbu velikosti nabíjecího odporu·, nabíjeného kondenzátorů a odporového napěťového děliče pro získání prahového napětí z napětí napájecího, dosáh nout toho, opožděné konstantní sepnutí je y požadované toleranci i při napájecím napětí značně se lišícím od jmenovitého napájecího napětí. Tato výhoda se uplatní zejména u těch zařízení, kde nejsou z ekonomických důvodů kladeny na stabilizaci napětí vysoké požadavky.
Příklad praktického provedení předmětu je na obrázku přiloženého výkresu.
Mezi napájecí svorkou 10 kladného potenciálu a mezi napájecí svorkou 12 záporného potenciálu je připojen první odpor Jj.,sériově spojený s druhým odporem 2· Na jejich společný uzel je připojen emitor prvního tranzistoru 2, jehož kolektor je spojen přes čtvrtý odpor % s bází druhého tranzistoru 2· Jeho emitor je spojen s napájecí svorkou 12 záporného potenciálu. Mezi napájecí svorkou 10 kladného potenciálu a výstupní svorkou ll^spojenou s kolektorem druhého tranzistoru £tje připojen pátý odpor 2/Seriově spojený se šestým odporem 8, Jejich společný uzel je připojen přes kondenzátor 6 na bázi prvního tran zistoru ^připojenou přes třetí odpor £ na napájecí svorku 12 záporného potenciálu.
Po připojení napájecího napětí na napájecí svorky 10 .12 kladného a záporného potenciálu je na konstantní dobu zpoždění sepnut druhý tranzistor Doba opožděného sepnutí je dána volbou velikosti pátého odporu 2» nabíjeného kondenzátorů 6 a velikostí prvního a druhého odporu Ι,^,ζ jejichž společného uzlu je odvozena velikost prahového napětí na kondenzátoru při kterém spínač sepne.
Spínačem s konstantně opožděným sepnutím podle vynálezu lze spínat zátěž, připojenou mezi napájecí svorkou kladného potenciálu a výstupní svorkou . Zátěží může být například žárovka, cívka,relé a pod·*
Claims (1)
- pRedmEt vynálezu261 362Spínač s konstantně opožděným sepnutím,sestávájící z odporů, kondenzátoru, tranzistorů, vyznačující se tím, že mezi napájecí svorku (10) kladného potehciálu a mezi napájecí svorku (12) záporného potenciálu je připojen’první odpor (1) sériově spojený s druhým odporem (2), přičemž na jejich společný uzel je připojen emitor prvního tranzistoru (3), jehož kolektor je spojen přes čtvrtý odpor (5) s bází druhého tranzistoru (9)» jehož emitor je spojen s napájecí svorkou (12) záporného potenciálu a mezi napájecí svorkou (10) kladného potenciálu a výstupní svorkou (11) spojenou s kolektorem druhého tranzistoru (9) je připojen pátý odpor. (7) sériově spojený se šestým odporem (8), přičemž jejich společný uzel je připojen přes kondenzátor (6) na bázi prvního tranzistoru (3) připojenou přes třetí odpor (4) na napájecí svorku (12) záporného potenciálu.
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS856889A CS261362B1 (cs) | 1985-09-26 | 1985-09-26 | Spínač β konstantně opožděným sepnutím |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS856889A CS261362B1 (cs) | 1985-09-26 | 1985-09-26 | Spínač β konstantně opožděným sepnutím |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CS688985A1 CS688985A1 (en) | 1988-07-15 |
| CS261362B1 true CS261362B1 (cs) | 1989-02-10 |
Family
ID=5416943
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS856889A CS261362B1 (cs) | 1985-09-26 | 1985-09-26 | Spínač β konstantně opožděným sepnutím |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS261362B1 (cs) |
-
1985
- 1985-09-26 CS CS856889A patent/CS261362B1/cs unknown
Also Published As
| Publication number | Publication date |
|---|---|
| CS688985A1 (en) | 1988-07-15 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| EP0409328A2 (en) | A switched bridge circuit | |
| US3569742A (en) | Transistor switching circuit | |
| US4449177A (en) | Discharging circuit for power source device with rectifier circuit | |
| US4890003A (en) | Capacitively buffered power supply for an electronic device | |
| CS261362B1 (cs) | Spínač β konstantně opožděným sepnutím | |
| EP0311576A2 (en) | Active overvoltage control for inductive load driving | |
| EP0602978A1 (en) | Circuit for shortening the turn-off time of a power transistor | |
| JPH11145810A (ja) | ドライブ回路 | |
| US4516067A (en) | Regulated power supply with current regulating circuit | |
| US3418492A (en) | Logic gates | |
| US3781572A (en) | Ac power control apparatus with demand responsive driver circuit | |
| CN113220056B (zh) | 负载电压保护电路以及电子设备 | |
| SU520631A1 (ru) | Устройство дл форсировки активноиндуктивной нагрузки | |
| SU847305A1 (ru) | Стабилизированный источник посто н-НОгО НАпР жЕНи | |
| KR870003646Y1 (ko) | 무접점 대출력 지연 시간회로 | |
| KR900005495Y1 (ko) | Dc/dc컨버터의 입력돌입전류 방지회로 | |
| JPS63227215A (ja) | 半導体スイツチ回路 | |
| RU1829114C (ru) | Коммутирующее устройство | |
| SU1427531A1 (ru) | Преобразователь посто нного напр жени | |
| SU1451669A1 (ru) | Стабилизатор напр жени посто нного тока | |
| US3581114A (en) | Scr slaving circuit | |
| SU860310A1 (ru) | Полупроводниковое реле времени | |
| SU1173399A1 (ru) | Стабилизатор посто нного напр жени | |
| KR890004480B1 (ko) | 발광소자 구동회로 | |
| SU1142884A1 (ru) | Эмиттерный повторитель |