CS259436B1 - Zapojení taktovací cesty v opakovači - Google Patents

Zapojení taktovací cesty v opakovači Download PDF

Info

Publication number
CS259436B1
CS259436B1 CS868396A CS839686A CS259436B1 CS 259436 B1 CS259436 B1 CS 259436B1 CS 868396 A CS868396 A CS 868396A CS 839686 A CS839686 A CS 839686A CS 259436 B1 CS259436 B1 CS 259436B1
Authority
CS
Czechoslovakia
Prior art keywords
output
repeater
gate
input
capacitor
Prior art date
Application number
CS868396A
Other languages
English (en)
Other versions
CS839686A1 (en
Inventor
Ludomir Vojta
Josef Petrasek
Original Assignee
Ludomir Vojta
Josef Petrasek
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ludomir Vojta, Josef Petrasek filed Critical Ludomir Vojta
Priority to CS868396A priority Critical patent/CS259436B1/cs
Publication of CS839686A1 publication Critical patent/CS839686A1/cs
Publication of CS259436B1 publication Critical patent/CS259436B1/cs

Links

Landscapes

  • Dc Digital Transmission (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)

Abstract

Zapojení se týká taktovací cesty v opakovači přenosového systému s pulsně kódovou modulací — PCM — prvního řádu. Symetrický signál z místa rozhodnutí opakovače je přiváděn na vstupní svorky. Kladné impulsy z výstupu prvního hradla budí rezonanční laděný obvod tvořený prvním a druhým kondenzátorem a indukčností. Na první výstupní svorce je obdélníkový průběh se střídou 1:1. Zpožďovací člen s přesným fázovým zpožděním umožňuje přesné umístění ná- běžných hran impulsů na druhé výstupní svorce do středu impulsů v místě rozhodnutí. Zapojení je vhodné pro přenosové systé­ my s PCM prvního řádu, které přenášejí signál v kódu AMI nebo HDB3 v rozsahu pracovních teplot od —50 do + 60°C.

Description

Vynalez še týká zapojení taktovací cesty v opakovači přenosového systému s pulsně kódovou modulací — PCM — prvního řádu.
Jsou známa zapojení taktovací cesty, která používají laděný LC obvod buzený z tranzistoru. Součástí taktovací cesty je fázovací stupeň obsahující druhý laděný LC obvod. Nevýhodou je, že hodnotu zpoždění je nutné individuálně nastavovat. Známá zapojení nejsou vhodná pro· vyšší integraci obvodů. Obtížné je dosažení kmitočtové a fázové stability v požadovaném rozsahu pracovních teplot od —40 do +50 °C.
Účelem vynálezu je odstranit uvedené nevýhody, přičemž podstata vynálezu spočívá v tom, že na vstupní svorky jsou připojeny vstupy prvního hradla, jehož výstup je připojen přes první kondenzátor na paralelní kombinaci druhého· kondenzátoru a indukčnosti. Druhý konec této paralelní kombinace je připojen jednak přes první odpor ke kladné svorce zdroje, jednak přes třetí kondenzátor k zemní svorce a jednak přes první a druhou diodu v propustném směru a druhý odpor k zemní svorce. Odbočka z indukčnosti je připojena na vstup druhého hradla, jehož výstup je připojen k první výstupní svorce a zároveň na vstup zpožďovacího členu, jehož výstup je připojen na vstup třetího hradla, jehož výstup je připojen k druhé výstupní svorce.
Zapojení podle vynálezu je jednoduché a spolehlivé s nízkým příkonem. Nastavovací prvek je jediný. V rozsahu požadovaných pracovních teplot je kmitočtově a fázově stabilní.
Příklad vynálezu je dále popsán pomocí výkresu. Na vstupní svorky 1, 1‘ jsou připojeny vstupy prvního hradla Hl. Jeho· výstup je připojen přes první kondenzátor Cl na paralelní kombinaci druhého kondenzátoru C2 indukčnosti L. Druhý konec této paralelní kombinace je připojen jednak přes první odpor R1 ke kladné svorce +U zdroje, jednak přes třetí kondenzátor C3 k zemní svorce a jednak přes první a druhou diodu Dl, D2 v propustném směru a druhý odpor R2 k zemní svorce. Odbočka z indukčnosti L je připojena na vstup druhého hradla H2. Jeho výstup je připojen k první výstupní svorce 2 a zároveň na vstup zpožďovacího členu ZO. Výstup zpožďovacího členu ZO je připojen na vstup třetího hradla H3, jehož výstup je připojen k druhé výstupní svorce 3.
Symetrický signál z místa rozhodnutí opakovače je přiváděn na vstupní svorky 1, 1‘. Stejnosměrné předpětí na obou vstupech prvního hradla Hl je voleno tak, aby signál na výstupu prvního hradla. Hl měl tvar kladných impulsů o šířce Ti, kde platí T/2gTl«T, kde T je interval jednoho impulsního místa. U systémů s PCM prvního řádu je T = 488 ns. Tímto impulsním sledem je buzen rezonanční laděný obvod tvořený prvním a druhým kondenzátorem Cl a C2 a indukčnosti L. Druhý kondenzátor C2 je jediný nastavovací prvek zapojení. Jeho velikost je třeba nastavit tak, aby bylo dosaženo· maximální úrovně sinusového signálu na odbočce indukčnosti L. Úroveň sinusového signálu na vstupu druhého hradla H.2 kolísá vlivem kolísajícího počtu v přicházejícím signálu. Na první výstupní svorce 2 musí být v celém rozsahu provozních teplot i při přípustném kolísání napájecího napětí opakovače obdélníkový průběh se střídou 1 :1 a s periodou T. Na dodržení tohoto přesného průběhu závisí šířka výstupních impulsů opakovače, jejíž stálost je důležitá pro přenosové vlastnosti opakovacího úseku. Na vstupu druhého hradla H2 je stejnosměrné předpětí vytvořené průtokem proudu oběma diodami Dl a D2 a druhým odporem R2 z kladné svorky +U zdroje přes první odpor Rl. Druhým odporem R2 je nastaveno takové předpětí vstupu druhého hradla H2, aby ke změně logické úrovně na jeho výstupu docházelo právě při průchodu sinusového signálu nulou. První a druhá dioda Dl a D2 snižují vliv přípustného kolísání napájecího napětí opakovače na toto předpětí a teplotně kompenzují změny spínací úrovně druhého hradla H2 v rozsahu provozních teplot. Z hlediska střídavého signálu tvoří sériová kombinace diod Dl a D2 a druhého odporu R2 zkrat vlivem třetího blokovacího kondenzátoru C3. Druhé hradlo H.2 je typu ALS s potřebnou poměrně vysokou vstupní impedancí, například 10 kň, což ovlivňuje činitel jakosti Q rezonančního obvodu. Mezi výstup druhého hradla H2 a vstup třetího hradla H3 je vložen zpožďovací člen ZO s přesným fázovým zpožděním pro přesné umístění náběžných hran impulsů na druhé výstupní svorce 3 do středu impulsů v místě rozhodnutí. Právě v tomto· okamžiku je rozhodováno o přítomnosti či nepřítomnosti přenášeného impulsu. Tato informace je uložena do paměti a pomocí impulsů z první výstupní svorky 2 je z této paměti čtena. Toto zapojení umožňuje podstatné zjednodušení zpožďovacího členu ZO, neboť na druhé výstupní svorce 3 není nutno dodržet přesnou šířku impulsů a rozhoduje pouze poloha náběžných hran.
Zapojení podle vynálezu je vhodné pro přenosové systémy s PCM prvního řádu, které přenášejí signál v kódu AMI nebo HDB3 v rozsahu pracovních teplot od —50 do + 60 °C.

Claims (1)

  1. PREDMET
    Zapojení taktovací cesty v opakovači přenosového systému s pulsně kódovou modulací — PCM — prvního řádu s laděným LC obvodem, vyznačené tím, že na vstupní svorky (1, 1‘ j jsou připojeny vstupy prvního hradla (Hl), jehož výstup je připojen přes první kondenzátor (Cl) na paralelní kombinaci druhého kondenzátoru (C2j a indukčnosti (Lj, přičemž druhý konec této paralelní kombinace je připojen jednak přes první odpor (Rl) ke kladné svorce (-t-U) zdroVYNÁLEZU je, jednak přes třetí kondenzátor (C3) k zemní svorce a jednak přes první a druhou diodu (Dl, D2j v propustném směru a druhý odpor (R2) k zemní svorce, zatímco odbočka k indukčnosti (Lj je připojena na vstup druhého hradla (H2j, jehož výstup je připojen k první výstupní svorce (2) a zároveň na vstup zpožďovacího členu (ZO), jehož výstup je připojen na vstup třetího hradla (H3), jehož výstup je připojen k druhé výstupní svorce (3).
CS868396A 1986-11-19 1986-11-19 Zapojení taktovací cesty v opakovači CS259436B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS868396A CS259436B1 (cs) 1986-11-19 1986-11-19 Zapojení taktovací cesty v opakovači

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS868396A CS259436B1 (cs) 1986-11-19 1986-11-19 Zapojení taktovací cesty v opakovači

Publications (2)

Publication Number Publication Date
CS839686A1 CS839686A1 (en) 1988-02-15
CS259436B1 true CS259436B1 (cs) 1988-10-14

Family

ID=5434435

Family Applications (1)

Application Number Title Priority Date Filing Date
CS868396A CS259436B1 (cs) 1986-11-19 1986-11-19 Zapojení taktovací cesty v opakovači

Country Status (1)

Country Link
CS (1) CS259436B1 (cs)

Also Published As

Publication number Publication date
CS839686A1 (en) 1988-02-15

Similar Documents

Publication Publication Date Title
US3986053A (en) Regenerator for pulse code modulation systems
DE50004336D1 (de) Digitales gmsk-filter
US4831280A (en) High voltage pulse generating apparatus
CS259436B1 (cs) Zapojení taktovací cesty v opakovači
US4272690A (en) Clock controlled pulse width modulator
US5068862A (en) Pulsed laser
RU2081770C1 (ru) Устройство для передачи информации с локомотива
US4521766A (en) Code generator
SU1598079A1 (ru) Преобразователь напр жени с защитой от асимметрии
SU1451729A1 (ru) Развертывающий преобразователь
RU43704U1 (ru) Модулятор сигнала
SU262958A1 (cs)
SU1723651A1 (ru) Устройство дл управлени электродвигателем переменного тока
SU1239692A1 (ru) Импульсный стабилизатор переменного напр жени
SU1369648A1 (ru) Устройство управлени транзисторным ключом
SU1755369A1 (ru) Магнитно-транзисторный ключ
RU1812620C (ru) Формирователь импульсов
JP2884517B2 (ja) 光電スイッチの受光回路
SU1143995A1 (ru) Устройство дл измерени температуры
SU1300607A1 (ru) Стабилизированный конвертор
SU1377989A1 (ru) Мостовой транзисторный преобразователь напр жени
SU773871A1 (ru) Автономный преобразователь посто нного напр жени в переменное с устройством импульсного регулировани напр жени дл питани гистерезисного двигател
SU1019589A1 (ru) Программируема лини задержки
SU1181019A1 (ru) СВЧ-фазовый манипул тор
SU1043809A1 (ru) Устройство дл управлени регул тором напр жени