CS248665B1 - Analogue Isolation Converter Connections - Google Patents
Analogue Isolation Converter Connections Download PDFInfo
- Publication number
- CS248665B1 CS248665B1 CS321584A CS321584A CS248665B1 CS 248665 B1 CS248665 B1 CS 248665B1 CS 321584 A CS321584 A CS 321584A CS 321584 A CS321584 A CS 321584A CS 248665 B1 CS248665 B1 CS 248665B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- control
- output
- block
- input
- field
- Prior art date
Links
Landscapes
- Amplifiers (AREA)
- Networks Using Active Elements (AREA)
Abstract
ftešení se týká regulátoru zapojeni analogového izolačního převodníku. Upravený signál ze vstupního bloku se střídavé spíná dvojici polem řízených tranzistoru do jednotlivých polovin primárního vinuti oddělovacího transformátoru. Transformátor; jsou řízen; napěťový mi obdélníkovými signál; z řídicího bloku v protifázi. Druhá dvojice tranzistorů spíná indukované napět! na sekundárním vinuti oddělovacího transformátoru a je řízena obdobně jako první dvojice galvanický oddělenými řidiolml signál; řídicího bloku. Současně jsou sepnut; vžd; dva tranzistor;, každý z jedné dvojice tak, ab; na jejich kolektorech bylo stejné napětí. Na spojených emitorecn výstupní dvojice tranzistorů je demodulovaný galvanický oddělený signál, který se ve výstupním bloku filtruje a upravuje na normalizovanou úroveň. Zapojeni se v;užije v měřici technice v prostředí s v;šší úrovni rušení.The invention concerns the controller of the connection of an analog isolation converter. The adjusted signal from the input block alternately switches a pair of field-controlled transistors to the individual halves of the primary winding of the isolation transformer. The transformers are controlled by a rectangular voltage signal from the control block in antiphase. The second pair of transistors switches the induced voltage on the secondary winding of the isolation transformer and is controlled similarly to the first pair by the galvanically separated control signal of the control block. At the same time, two transistors are switched on, each from one pair so that their collectors have the same voltage. A galvanically separated signal is demodulated on the connected emitters of the output pair of transistors, which is filtered and adjusted to a normalized level in the output block. The connection is used in measurement technology in environments with a higher level of interference.
Description
Vynález se týká analogového izolačního převodníku pro galvanické oddělování analogových signálů.The present invention relates to an analog isolation converter for galvanic isolation of analog signals.
Pro zpracování vstupních a výstupních analogových signálů v elektronických přístrojích, zvláště v automatizační technice, je často potřebné použít galvanického oddělení signálu.For the processing of input and output analog signals in electronic devices, especially in automation technology, it is often necessary to use galvanic signal separation.
Jsou známé izolační převodníky analogového signálu s indukční vazbou, ve kterých se pro modulaci používají bipolární tranzistory. H^rto izolační převodníky zpracovávají většinou signál jedné polarity. Pro zpracování signálu obou polarit se obvykle používají dva samostatné převodníky. Aby se dosáhla přijatelná nelineerita, je nutná používat vybírané součástky. Jiná možnost je inverzně zapojit bipolární tranzistory .Nevýhodou tohoto zapojení je, že vyžaduje větší příkon řídicích obvodů. Společnou nevýhodou uvedených převodníků je, že mají určitou, pro některé aplikace nezanedbatelnou, teplotní závislost. Obvykle pracují s poměrně nízkým modulačním kmitočtem, z čehož plyne i delší časová konstanta.Inductive coupling analogue isolation converters are known in which bipolar transistors are used for modulation. Typically, isolation converters process a single polarity signal. Two separate converters are usually used to process both polarities. In order to achieve acceptable non-linearity, it is necessary to use selected components. Another possibility is to inverse the bipolar transistors. The disadvantage of this circuit is that it requires a higher power input of the control circuits. A common disadvantage of these converters is that they have a certain temperature dependence for some applications. They usually work at a relatively low modulation frequency, which results in a longer time constant.
Týto nedostatky odstraňuje zapojení analogového izolačního převodníku podle vynálezu. Zapojení využívá k převodu napětí amplitudového modulátoru a řízeného usměrňovače. Podstata vynálezu spočívá v tom, že první výstup vstupního bloku je spojen s emitorem druhého polem řízeného tranzistoru a ε emitorem prvního polem řízeného tranzistoru. První řídicí elektroda prvního polem řízeného tranzistoru je spojena s katodou druhé usměrňovači diody a s prvním řídicím Výstupem řídicího bloku. První společný výstup řídicího bloku je spojen se druhým výstupem vstupního bloku, s jedním pólem prvního filtračního kondenzátorů a se společným primárním vývodem oddělovacího transformátoru.The connection of the analog isolation converter according to the invention eliminates these drawbacks. The circuit uses an amplitude modulator and a controlled rectifier to convert the voltage. The principle of the invention is that the first output of the input block is connected to the emitter of the second field of the controlled transistor and ε of the emitter of the first field of the controlled transistor. The first control electrode of the first field-controlled transistor is coupled to the cathode of the second rectifier diode and to the first control output of the control block. The first common output of the control block is coupled to the second output of the input block, one pole of the first filter capacitors and the common primary terminal of the isolation transformer.
První primární vývod oddělovacího transformátoru je spojen s kolektorem prvního polem řízeného tranzistoru, jehožThe first primary terminal of the isolation transformer is connected to the collector of the first field controlled transistor of which
248 685248 685
- 2- “ druhá řídicí elektroda je spojena se druhým pólem prvního filtračního kondenzátoru, s anodou druhé usměrňovači diody a s anodou první usměrňovači diody· Katoda první usměrňovači diody je spojena se druhým řídicím výstupem řídicího bloku a s první řídicí elektrodou druhého polem řízeného tranzistoru· Jeho kolektor je spojen se druhým primárním vývodem oddělovacího transformátoru· První sekundární vývod oddělovacího transformátoru je spojen s kolektorem čtvrtého polem řízeného tranzistoru, jehož první řídicí elektroda je spojena s katodou čtvrté usměrňovači diody a se čtvrtým řídicím výstupem řídicího bloku· Jeho druhý společný výstup je spojen se druhým vstupem výstupního bloku, se společným sekundárním vývodem oddělovacího transformátoru a s jedním pólem druhého filtračního kondenzátoru· Druhý pól druhého filtračního kondenzátoru je spojen se druhou řídicí elektrodou třetího polem řízeného tranzistoru, s anodou třetí usměrňovaní diody, s anodou čtvrté usměrňovači diody a se druhou řídicí elektrodou čtvrtého polem řízeného tranzistoru· Jeho emitor je spojen s prvním vstupem výstupního bloku a s emitorem třetího polem řízeného tranzistoru, jehož kolektor je spojen se druhým sekundárním vývodem oddělovacího transformátoru. První řídicí elektroda třetího polem řízeného tranzistoru je spojena s katodou třetí usměrňovači diody a se třetím řídicím výstupem řídicího bloku·- 2- “second control electrode is connected to the second pole of the first filter capacitor, the anode of the second rectifier diode and the anode of the first rectifier diode · The cathode of the first rectifier diode is connected to the second control output of the control block and the first control electrode of the second field controlled transistor · is connected to the second primary of the isolation transformer · The first secondary of the isolation transformer is connected to the collector of the fourth field controlled transistor whose first electrode is connected to the cathode of the fourth rectifier diode and the fourth control output of the control block. output block input, with common secondary transformer outlet and one pole of second filter capacitor · The other pole of the second filter capacitor is connected to the second control electrode a third rectifier diode, anode of a rectifying diode, and an anode of a fourth rectifier diode, and a second control electrode of a fourth field of a transistor · its emitter is connected to the first input of the output block and the third field emitter of a controlled transistor whose collector is connected to the second secondary isolation transformer. The first control electrode of the third field controlled transistor is coupled to the cathode of the third rectifier diode and to the third control output of the control block.
Výhodou tohoto zapojení je, že nevyžaduje výběr součástek modulačního a demodulačního obvodu· Je to umožněno tím, že úbytek napětí na spínači v sepnutém stavu činí jen řádově promile pracovního napětí a veškeré změny tohoto úbytku napět^ způsobené např· rozdíly v parametrech jednotlivých tranzistorů nebo jejich teplotními změnami, jsou potom jen řádu desetin promile· Úbytek napětí na spínačích v tomto zapojení je závislý na velikosti vstupního a výstupního napětí lineárně od nuly. Dále jeThe advantage of this circuit is that it does not require the selection of components of the modulation and demodulation circuit. This is made possible by the fact that the voltage drop at the switch in the closed state is only by the order of per mille of working voltage. The voltage drop at the switches in this circuit is dependent on the magnitude of the input and output voltage linearly from zero. Further is
248 885248 885
-a zapojení plně symetrické pro obě polarity vstupního napětí. Obojí se velmi příznivě projevuje na velmi malé nelinearitě přenosi v běžných zapojeních nedosažitelné. Velmi malá nelinearita je zachována i při vstupních napětích řádově jednotek procent vstupního rozsahu. Zapojení vykazuje nízkou teplotní závislost a krátkou časovou konstantu při malém zvlnění výstupního napětí. Příkon řídicích obvodů je prakticky zanedbatelný.-and wiring fully symmetrical for both input voltage polarities. Both have a very positive effect on the very low non-linearity of transmission in conventional wiring unreachable. Very low non-linearity is maintained even at input voltages of the order of percent of the input range. The circuit shows low temperature dependence and short time constant with low ripple of output voltage. The power consumption of the control circuits is practically negligible.
Příklad uspořádání podle vynálezu je schematicky znázorněn na připojeném výkresu.An example of the arrangement according to the invention is shown schematically in the attached drawing.
Vstupní blok 1, který je vytvořen operačním zesilovačem, slouží ke zvýšení vstupního odporu a přizpůsobuje vstupní signál pro zpracování v oddělovacím transformátoru £. Výstupní blok 2 je vytvořen operačním zesilovačem a slouží k filtraci galvanicky odděleného napětí a upravuje úroveň výstupního signálu na normalizovanou hodnotu. Řídicí blok £ je tranzistorový dvojčinný měnič s transformátorem na feritovém jádře. Zajišťuje galvanicky oddělené řízení dvojic tranzistorů 51. 52 a 53. 54. Vytváří též galvanicky oddělené napájecí napětí pro vstupní blok 1 nebo výstupní blok 2. Oddělovací transformátor £ je vytvořen na feritovém jádře a slouží ke galvanickému oddělení modulovaného signálu. Všechny polem řízené tranzistory 51 až 54 jsou stejné s kanálem typu N.The input block 1, which is formed by the operational amplifier, serves to increase the input resistance and adapts the input signal for processing in the isolation transformer 6. The output block 2 is formed by an operational amplifier and is used to filter the galvanically isolated voltage and adjust the output signal level to a normalized value. The control block 6 is a transistor double-acting converter with a transformer on a ferrite core. It also provides a galvanically isolated control of the pairs of transistors 51, 52 and 53, 54. It also generates a galvanically isolated supply voltage for input block 1 or output block 2. The isolation transformer 6 is formed on a ferrite core and serves to galvanically isolate the modulated signal. All field-controlled transistors 51-54 are the same as the N-type channel.
V zapojení lze použít i tranzistory opačné vodivosti, tj. s kanálem typu P. V tom případě však je nutné přepólovat všechny diody 71-4.It is also possible to use transistors of opposite conductivity, ie with a P-type channel, in this case, however, it is necessary to reverse the polarity of all diodes 71-4.
Analogový izolační převodník je zapojen následovně. První výstup 13 vstupního bloku 1 je spojen s emitorem druhého polem řízeného tranzistoru 52 a s emitorem prvního polem řízeného tranzistoru 51. První řídicí elektroda prvního polem řízeného tranzistoru 51 je spojena s katodou druhé usměrňovači diody 72 a s prvním řídicím výstupem 31 řídicího bloku 3.· První společný výstup 32 řídicího bloku 3.The analog isolation converter is connected as follows. The first output 13 of input block 1 is coupled to the second field emitter of the controlled transistor 52 and the emitter of the first field of the controlled transistor 51. The first control electrode of the first field of the transistor 51 is coupled to the cathode of the second rectifier diode 72 and the first control output 31 of the control block 3. common output 32 of control block 3.
248 885 je spojen se druhým výstupem 14 vstupního bloku l,s jedním polem prvního filtračního kondensátoru 61 a se společným primárním vývodem 42 oddělovacího transformátoru $· Τίτναί primární vývod 41 oddělovacího transformátoru £ je spojen s kolektorem prvního polem řízeného tranzistoru 51. jehož druhá řídicí elektroda je spojena se druhým polem prvního filtračního kondenzátoru 61. s anodou druhé usměrňovači diody 72 a s anodou první usměrňovači diody 71. Katoda první usměrňovači diody 71 je spojena se druhým řídicím výstupem 33 řídicího bloku 2» & a první řídicí elektrodou druhého polem řízeného tranzistoru 52<. Jeho kolektor je spojen se druhým primárním vývodem 43 oddělovacího transformátoru £· První sekundární vývod 44 oddělovacího transformátoru £ je spojen s kolektorem čtvrtého polem řízeného tranzistoru 54. jehož první řídicí elektroda je spojena s katodou Čtvrté usměrňovači diody 74 a se Čtvrtým řídicím výstupem 34 řídicího bloku 2° druhý společný výstup 35 je spojen se druhým vstupem 22 výstupního bloku se společným sekundárním vývodem 45 oddělovacího transformátoru £ a s jedním polem druhého filtračního kondensátoru 62. Druhý pól druhého filtračního kondenzátoru 62 je spojen se druhou řídicí elektrodou třetího polem řízeného tranzistoru 52» s anodou třetí usměrňovači diody 73. s anodou čtvrté usměrňovači diody 74 a ae druhou řídicí elektrodou čtvrtého polem řízeného tranzistoru 54.248 885 is connected to the second output 14 of the input block 1, one field of the first filter capacitor 61 and the common primary terminal 42 of the isolation transformer. The primary outlet 41 of the isolation transformer is connected to the collector of the first field controlled transistor 51. is coupled to the second field of the first filter capacitor 61, the anode of the second rectifier diode 72, and the anode of the first rectifier diode 71. The cathode of the first rectifier diode 71 is coupled to the second control output 33 of control block 2 & . Its collector is connected to the second primary terminal 43 of the isolation transformer 54. The first secondary terminal 44 of the isolation transformer 54 is connected to the collector of the fourth field controlled transistor 54, whose first electrode is connected to the cathode of the fourth rectifier diode 74 and the fourth control output 2 ° the second common output 35 is coupled to the second output block input 22 with the common secondary terminal 45 of the isolation transformer 6 and one field of the second filter capacitor 62. The second pole of the second filter capacitor 62 is coupled to the second control electrode of the third field controlled transistor 52. a third rectifier diodes 73. with an anode of a fourth rectifier diode 74; and a second control electrode of a fourth field controlled transistor 54.
Emitor čtvrtého polem řízeného tranzistoru 54 je spojen s prvním Vstupem 21 výstupního bloku S2, a s emitorem třetího polem řízeného tranzistoru 53. kolektor je spojen se druhým sekundárním vývodem 46 oddělovacího transformátoru £· První řídicí elektroda třetího polem řízeného tranzistoru 53 je spojena s katodou třetí usměrňovači diody 73 a se třetím řídicím výstupem 36 řídicího bloku 2*The fourth field emitter of the transistor 54 is coupled to the first input 21 of the output block S2, and the third field emitter of the transistor 53. the collector is coupled to the second secondary terminal 46 of the isolation transformer. diodes 73 and with the third control output 36 of control block 2 *
248 665248 665
Zapojení pracuje takto· Vstupní analogový signál se převede jedním polem na první vstupní svorku 01 zapojení, odkud přechází na první vstup 11 vstupního bloku 1, a druhým polem na druhou vstupní svorku 02 zapojení, odkud přechází na druhý, vstup 12 vstupního bloku 1, přičemž nezáleží na polaritě vstupního signálu· Ve vstupním bloku 1 se signál upraví na úroveň vhodnou k dalšímu zpracování· Upravený signál vychází jedním pólem na první výstup 13 vstupního bloku 1 a druhým pólem na druhý výstup 14 vstupního bloku 1· Z prvního výstupu 13 vstupního bloku 1 se signál přivádí na spojené emitory prvního polem řízeného tranzistoru 51 a druhého polem řízeného tranzistoru 52· Spínání prvního polem řízeného tranzistoru 51 se řídí obdélníkovým napětovým signálem, který se přivádí z prvního řídícího výstupu 31 řídicího bloku 2 na první řídicí elektrodu prvního polem řízeného tranzistoru 51· Spínání druhého polem řízeného tranzistoru 52 se řídí obdélníkovým napět ovým signálem, který se přivádí ze druhého řídicího výstupu 33 řídicího bloku 2 na první řídicí elektrodu druhého polem řízeného tranzistoru 52· Oba řídicí signály na prvním řídicím výstupu 31 řídicího bloku 2 a druhém řídicím výstupu 33 řídicího bloku 2 jsou symetrické a vzájemně v protifázi· Řídicí signál z prvního řídicího výstupu 31 řídicího bloku 2 se usměrňuje první usměrňovači diodou 71· Řídicí signál ze druhého řídicího výstupu 33 řídicího bloku 2 se usměrňuje druhou usměrňovači diodou 72· Stejnosměrný signál vzniklý usměrněním řídicích signálů se vede na jeden vývod prvního filtračního kondenzát oru 61· Jeho druhý vývod tvoří společný vstupní potenciál spolu s druhým výstupem 14 vstupního bloku 2, prvním společným výstupem 32 řídicího bloku 2 a společným primárním vývodem transformátoru £· Stejnosměrný řídicí signál se filtruje prvním filtračním kondensátorem 61 a přivádí se na spojené druhé řídicí elektrody prvního polem řízenéhoThe wiring works as follows: The input analog signal is converted by one field to the first wiring input terminal 01, from where it passes to the first input 11 of input block 1, and the second field to the second wiring input terminal 02, from where it passes to the second input 12 of input block 1, the input signal does not matter the polarity of the input signal · in input block 1 the signal is adjusted to a level suitable for further processing · the adjusted signal is output by one pole to the first output 13 of input block 1 and the second pole to the second output 14 of input block 1 The switching of the first field controlled transistor 51 is controlled by a rectangular voltage signal that is supplied from the first control output 31 of control block 2 to the first control electrode of the first field controlled transistor 5. Switching of the second field-controlled transistor 52 is controlled by a rectangular voltage signal that is supplied from the second control output 33 of control block 2 to the first control electrode of the second field-controlled transistor 52. Both control signals at the first control output 31 of control block 2 and the second control The control signal from the first control output 31 of the control block 2 is rectified by the first rectifier diode 71 The control signal from the second control output 33 of the control block 2 is rectified by the second rectifier diode 72 The DC signal generated by the rectification its second output forms a common input potential together with the second output 14 of the input block 2, the first common output 32 of the control block 2 and the common primary the DC control signal is filtered through the first filter capacitor 61 and applied to the connected second control electrodes of the first field-controlled
248 BBS tranzistoru 51 a druhého polem řízeného tranzistoru £2· Tímto se umožní zpracování signálů obou polarit· Při přítomnosti aktivní půlperiody řídicího signálu na první řídloí elektrodě prvního polem řízeného tranzistoru 51 se první polem řízený tranzistor 51 otevře a protéká proud z prvního výstupu 13 vstupního bloku 1 přes emitor a kolektor prvního polem řízeného tranzistoru 51 do prvního primárního vývodu 41 transformátoru £ a dále přes společný primární vývod 42 transformátoru £ do druhého výstupu 14 vstupního bloku 1· Při přítomnosti aktivní půlperiody řídicího signálu na první řídicí elektrodě druhého polem řízeného tranzistoru 52 se druhý polem řízený tranzistor 52 otevře a protéká proud z prvního výstupu 13 vstupního bloku 1 přes emitor a kolektor druhého polem řízeného tranzistoru 52 do druhého primárního vývodu 4^ transformátoru £ a dále přes společný primární vývod 42 transformátoru £ do druhého výstupu 14 vstupního bloku 1· Proud protéká střídavě primárním vinutím transformátoru £ a indukuje se napětí v sekundárním vinutí transformátoru £ tak, že polarita indukovaného napětí na prvním sekundárním vývodu 44 transformátoru £ proti společnému sekundárnímu vývodu 45 transformátoru £ je ve stejném okamžiku stejná jako na prvním primárním vývodu 41 transformátoru £· Polarita indukovaného napětí na druhém sekundárním vývodu 46 transformátoru £ proti společnému sekundárnímu vývodu 45 transformátoru £ je ve stejném okamžiku stejná jako na druhém primárním vývodu 43 transformátoru £· Spínání třetího polem řízeného tranzistoru 53 se řídí obdélníkovým napěťovým signálem, který se přivádí ze třetího řídicího výstupu 34 řídicího bloku 2 na první řídicí elektrodu třetího polem řízeného tranzistoru 53· Spínání čtvrtého polem řízeného tranzistoru 54 se řídí obdélníkovým napěťovým signálem, který se přivádí ze čtvrtého řídicího výstupu 36 řídicího bloku 2 na první248 BBS of transistor 51 and second field controlled transistor 62. This allows processing of signals of both polarities. With the presence of an active half-period control signal on the first pilot electrode of the first field controlled transistor 51, the first field driven transistor 51 opens and flows from the first output 13 of the input block 1 via the emitter and collector of the first field-controlled transistor 51 to the first primary terminal 41 of the transformer 8 and further through the common primary terminal 42 of the transformer 6 to the second output 14 of input block 1. the second field-controlled transistor 52 opens and the current flows from the first output 13 of the input block 1 through the emitter and the collector of the second field-controlled transistor 52 to the second primary terminal 4 of the transformer 6 and further through the common primary circuit. The current 42 flows alternately through the primary winding of the transformer 6 and induces the voltage in the secondary winding of the transformer 6 so that the polarity of the induced voltage on the first secondary terminal 44 of the transformer 6 against the common secondary terminal 45 of the transformer 6 is The polarity of the induced voltage on the second secondary terminal 46 of the transformer 5 against the common secondary terminal 45 of the transformer 6 is at the same time as the second primary terminal 43 of the transformer 7. control by a rectangular voltage signal that is supplied from the third control output 34 of control block 2 to the first control electrode of the third field-controlled transistor 53; of transistor 54 is controlled by a rectangular voltage signal supplied from the fourth control output 36 of control block 2 to the first
- 7 —- 7 -
248 865 řídicí elektrodu čtvrtého polem řízeného tranzistoru 54· Oba řídicí signály na třetím řídicím výstupu 34 řídicího bloku 2 a čtvrtém řídicím výstupu 36 řídicího bloku 2 jsou symetrické a vzájemné v protifázi. Dvojice řídicích signálů na třetím řídlo Δη výstupu 34 řídicího bloku 2 a čtvrtém řídicím výstupu 36 řídicího bloku 2 a jejich společný potenciál na druhém společném výstupu 35 řídicího bloku 2 jsou galvanicky odděleny od dvojice řídicích signálů na prvním řídicím výstupu 31 řídicího bloku 2 a druhém řídicím výstupu 33, řídicího bloku 2 a od jejich společného potenciálu na prvním společném výstupu 32 řídicího bloku 2 Obě dvojice řídicích signálů pracují na stejné frekvenci. Ve fází jsou řídicí signál na prvním řídícím výstupu 31 řídicího bloku 2 se signálem na třetím řídicím výstupu 34 řídicího bloku 2 a řídicí signál na druhém řídicím výstupu 33 řídicího bloku 2 se signálem na čtvrtém řídicím výstupu 36 řídicího bloku 2·248 865 control electrode of the fourth field-controlled transistor 54 · The two control signals at the third control output 34 of control block 2 and the fourth control output 36 of control block 2 are symmetrical and opposed to one another. The control signal pairs on the third control block 2 of control block 2 and the fourth control output 36 of control block 2 and their common potential on the second common output 35 of control block 2 are galvanically separated from the control signal pair on the first control output 31 of control block 2 and the second the control output 33, control block 2 and their common potential at the first common output 32 of control block 2 The two pairs of control signals operate at the same frequency. In phase, the control signal is on the first control output 31 of control block 2 with the signal on the third control output 34 of control block 2 and the control signal on the second control output 33 of control block 2 with the signal on the fourth control output 36 of control block 2.
Řídicí signál ze třetího řídicího výstupu 34 řídicího bloku 2 se usměrňuje třetí usměrňovači diodou 73. Řídicí signál ze čtvrtého řídicího výstupu 36 řídicího bloku 2 se usměrňuje čtvrtou usměrňovači diodou 74· Stejnosměrný signál vzniklý usměrněním řídicích signálů se přivádí na jeden vývod druhého filtračního kondenzátoru 62· Jeho druhý vývod vytváří společný výstupní potenciál spolu se druhým vstupem 22 výstupního bloku 2, se druhým společným výstupem 35 řídicího bloku 2 a se společným sekundárním vývodem 45 transformátoru 2· Stejnosměrný řídicí signál se filtruje druhým filtračním kondenzátorem 62 a přivádí se na spojené druhé řídicí elektrody třetího polem řízeného tranzistoru & a čtvrtého polem řízeného tranzistoru 54« Tímto je umožněno zpracování signálů obou polarit·The control signal from the third control output 34 of control block 2 is rectified by the third rectifier diode 73. The control signal from the fourth control output 36 of control block 2 is rectified by the fourth rectifier diode 74. The DC signal generated by rectifying the control signals is applied to one terminal of the second filter capacitor 62. Its second terminal creates a common output potential together with the second input 22 of the output block 2, the second common output 35 of the control block 2 and the common secondary terminal 45 of the transformer 2. The DC control signal is filtered by the second filter capacitor 62 and applied to the connected second control electrodes the third field controlled transistor & & the fourth field controlled transistor 54 '
Při přítomnosti aktivní půlperiody řídicího signálu na první řídicí elektrodě třetího polem řízeného tranzistoru 53 se třetí polem řízený tranzistor 53 otevře a protéká proud vyvolaný Indukovaným napětím na druhém sekundárnímIn the presence of an active control period half-period on the first control electrode of the third field-controlled transistor 53, the third field-controlled transistor 53 opens and the current induced by the voltage on the second secondary
248 885248 885
I vývodu 46 transformátoru 4 přes kolektor a emitor třetího polem řízeného tranzistoru 53 do prvního vstupu 21 výstupního hloku 2 a dále přes druhý vstup 22 výstupního bloku 2 do společného sekundárního vývodu 45 transformátoru 4· Při přítomnosti aktivní půlperiody řídicího signálu na první řídicí elektrodě čtvrtého polem řízeného tranzistoru 54 se čtvrtý polem řízený tranzistor *>4 otevře a protéká proud vyvolaný indukovaným napětím na prvním sekundárním vývodu 44 transformátoru 4 přes kolektor a emitor čtvrtého polem řízeného tranzistoru 54 do prvního vstupu 21 výstupního bloku 2 a dále přes druhý vstup 22 výstupního bloku 2 do společného sekundárního vývodu 45 transformátoru 4· Troud, který protéká třetím polem řízeným tranzistorem 53 a čtvrtým polem řízeným tranzistorem 54 v sepnutém stavu, vyvolá na nich úbytek napětí opačné polarity než je současně na druhém polem řízeném tranzistoru 52 nebo prvním polem řízeném tranzistoru 51 v sepnutém stavu· Tímto se kompenzuje nesymetrle, kterou způsobuje rozdílný úbytek napětí na polem řízených tranzistorech v sepnutém stavu při rozdílných polaritách spínaného napětí· Na spojených emitorech třetího polem řízeného tranzistoru 53 a čtvrtého polem řízeného tranzistoru 54 se objeví demodulovaný galvanicky oddělený signál, který se vede do prvního vstupu 21 výstupního bloku 2. Ve výstupním bloku 2 se tento signál filtruje a upravuje na normalizovanou úroveň a vychází jedním pólem na první výstup 23 výstupního bloku 2, odkud přechází na první výstupní svorku 03 zapojení a druhým pólem na druhý výstup 24 výstupního bloku 2, odkud přechází na druhou výstupní svorku 04 zapojení·Also, through the collector and emitter of the third field controlled transistor 53 to the first input 21 of the output block 2 and through the second input 22 of the output block 2 to the common secondary terminal 45 of the transformer 4. the fourth field-controlled transistor 54 opens and flows current induced voltage at the first secondary terminal 44 of the transformer 4 through the collector and the emitter of the fourth field-controlled transistor 54 to the first input 21 of output block 2 and through the second input 22 of output block 2 to the common secondary terminal 45 of the transformer 4 · The current flowing through the third field controlled transistor 53 and the fourth field controlled transistor 54 in the closed state causes a voltage drop of opposite polarity to the second field controlled tr of an inductor 52 or the first field-controlled transistor 51 in the closed state. This compensates for the unbalance caused by the differential voltage drop across the field-controlled transistors in the closed state at different switching voltage polarities. On the connected emitters of the third field controlled transistor 53 and the fourth field controlled transistor 54 a demodulated galvanically isolated signal is output, which is applied to the first input 21 of output block 2. In output block 2, this signal is filtered and adjusted to a normalized level and outputs one pole to the first output 23 of output block 2. and the other pole to the second output 24 of output block 2, from where it connects to the second output terminal 04 of the wiring.
Vynálezu se využije v měřicí a regulační technice pro galvanické oddělení analogových signálů·The invention will be used in measuring and control technology for galvanic separation of analogue signals.
Claims (1)
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS321584A CS248665B1 (en) | 1984-04-28 | 1984-04-28 | Analogue Isolation Converter Connections |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS321584A CS248665B1 (en) | 1984-04-28 | 1984-04-28 | Analogue Isolation Converter Connections |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS248665B1 true CS248665B1 (en) | 1987-02-12 |
Family
ID=5371583
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS321584A CS248665B1 (en) | 1984-04-28 | 1984-04-28 | Analogue Isolation Converter Connections |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS248665B1 (en) |
-
1984
- 1984-04-28 CS CS321584A patent/CS248665B1/en unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| EP0618666B1 (en) | DC/DC conversion circuit | |
| US6570268B1 (en) | Synchronous rectifier drive circuit and power supply including same | |
| GB1573828A (en) | Fet power switching circuits | |
| JP2021069232A (en) | Power switcher, power rectifier, and power converter | |
| US4800476A (en) | PWM inverter with a saturable core | |
| US4383293A (en) | Isolated DC current sense circuit | |
| CS248665B1 (en) | Analogue Isolation Converter Connections | |
| CA1285321C (en) | Method and device for driving semiconductor power components | |
| RU2155431C1 (en) | Voltage converter | |
| EP4064540A1 (en) | Control circuit, control method and power converter | |
| KR830000179B1 (en) | Magnetic Switching Deflection Circuit | |
| RU2235353C2 (en) | Stabilized converter of constant voltage | |
| RU2824458C1 (en) | Secondary power supply | |
| US20040022080A1 (en) | Switching transformer | |
| SU1467655A1 (en) | Power direction-response relay | |
| SU1480059A1 (en) | Converter for measuring value and direction of direct current | |
| CA2356187A1 (en) | A synchronous flyback converter | |
| SU1014113A1 (en) | Push-pull self-exciting inverter | |
| SU1480069A1 (en) | Two-clock self-excited inverter | |
| SU1035591A1 (en) | Stabilized dc voltage converter | |
| JPH0521364B2 (en) | ||
| JPS6225504A (en) | Switch amplifier | |
| SU1252913A1 (en) | Modulator | |
| SU455334A1 (en) | Stabilized converter | |
| SU892425A1 (en) | Stabilized converter |