CS240774B1 - Zapojení paměťové jednotky typu EPROM pro přímé programování - Google Patents
Zapojení paměťové jednotky typu EPROM pro přímé programování Download PDFInfo
- Publication number
- CS240774B1 CS240774B1 CS838594A CS859483A CS240774B1 CS 240774 B1 CS240774 B1 CS 240774B1 CS 838594 A CS838594 A CS 838594A CS 859483 A CS859483 A CS 859483A CS 240774 B1 CS240774 B1 CS 240774B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- group
- input
- programming
- eprom
- output
- Prior art date
Links
Landscapes
- Read Only Memory (AREA)
Abstract
Zapojení se týká automatizační techniky, řeší problematiku programování polovodičových paměťových jednotek typu ^EPROM. Paměťová jednotka má na svorkovnici vyvedeny výběrové vstupy jednotlivých paměťových prvků EPROM, jejich programovací vstupy a jejich datovou sběrnici. Dále má na svorkovnici vyvedeny dekódované vyšší bity adresy. Paměťová jednotka typu EPROM se programuje jako celek. Zapojení podle vynálezu se využije c číslicových řídicích systémech pro technologické procesy.
Description
(54)
Zapojení paměťové jednotky typu EPROM pro přímé programování
Zapojení se týká automatizační techniky, řeší problematiku programování polovodičových paměťových jednotek typu ^EPROM. Paměťová jednotka má na svorkovnici vyvedeny výběrové vstupy jednotlivých paměťových prvků EPROM, jejich programovací vstupy a jejich datovou sběrnici.
Dále má na svorkovnici vyvedeny dekódované vyšší bity adresy. Paměťová jednotka typu EPROM se programuje jako celek. Zapojení podle vynálezu se využije c číslicových řídicích systémech pro technologické procesy.
(51) Int. ctf
G 06 F 12/02
240 774
S a ϊ
240 774
240 774
Vynález se týká zapojení pamětové jednotky typu EPROM pro přímé programování, při kterém se programuje paměťová jednotka jako celek.
Dosud známá zapojení paměťových jednotek typu EPROM problematiku programování vlastních paměťových prvků typu EPROM neřeší. Paměťové jednotky jsou zapojeny jako pouze čtecí paměti. Informační obsah se do paměťových prvků EPROM musí vložit mimo paměťovou jednotku a paměťová jednotka se osazuje již naprogramovanými paměťovými prvky. Nevýhodou tohoto zapojení jednotek je, že při zavádění programu do jednotky se musí paměťové prvky z jednotky demontovat, program do nich zavést mimo vlastní paměťovou jednotku a posléze je opět zamontovat do jednotky. Tento postup snižuje efektivnost práce při programování, vyžaduje komplikované značení jednotlivých paměťových prvků typu EPROM a evidenci programů pro ně a dále zvyšuje pravděpodobnost poškození paměťových prvků EPROM během programování.
Tyto nedostatky odstraňuje zapojení paměťové jednotky typu EPROM pro přímé programování podle vynálezu. Podstata vynálezu spočívá v tom, že skupinový výstup dekodéru je spojen se skupinovým výstupem dekódované adresy zapojení. Skupinový výběrový vstup zapojení je spojen se skupinovým výběrovým vstupem pole paměťových prvků EPROM, jehož skupinový programovací vstup je spojen se skupinovým programovacím vstupem zapojení. Skupinový datový vstup zapojení je spojen se skupinovým datovým vstupem-výstupem pole paměťových prvků EPROM a se skupinovým vstupem výstupních budičů.
240
Hlavní výhody zapojení pamětové jeanoxky typu EPROM pro přímé programování podle tohoto vynálezu vyplývají z toho, že jednotlivé pamělové prvky EPROM se při progra mování nemusí vyjímat z jednotky. Tím se zajistí zvýšení efektivnosti programovacích prací, nebol se zkracuje cel kový čas potřebný pro jejich vykonání. Odpadá zavádění evidence dílčích programů pro jednotlivé pamělové prvky EPROM a tyto prvky se nemusí samostatně označovat. Dále se sníží nebezpečí poškození paměíových prvků EPROM mani pulací při jejich vyjímání z jednotky a osazování do jed notky.
Příklad zapojení podle vynálezu je znázorněn na při loženém obrázku v blokovém schématu·
Jednotlivé bloky zapojení lze charakterizovat.
„ Vstupní budiče 11 jsou hradla typu TTL, která přizpůsobu· jí vstupy jednotky pro připojení na vnější sběrnici. Dekodér 12 převádí vyšší bity adresy na kód 1 z N, kde N je dekadické celé číslo odpovídající binární hodnotě vyjádřené vyššími bity adresy. Pole 13 pamělových prvků EPROM je vytvořeno z určitého počtu pamělových prvků EPROM, propojených vzájemně podle požadované organizace a kapacity paměíové jednotky. Výstupní budiče 14 přizpůsobují výstupy j-ednotky pro připojení na vnější sběrnici. Vnější vazby zapojení podle vynálezu jsou následující. Skupinový adresový vstup Ol zapojení je spojen s adresovou sběrnicí spolupracujícího číslicového zařízení. Skupinový výstup 02 dekódované adresy zapojení je, v případě, že se spolupracujícím číslicovým zařízením pracuje pamělová jednotka jako pouze čtecí paměl, spojen se skupinovým výběrovým vstupem 03 zapojení, j-inak je nevyužiti Skupinový výběrový vstup 03 zapojení je, v případě, že se spolupracujícím číslicovým zařízením pracuje pamělová jednotka jako pouze čtecí parně!, spojen se skupinovým
- 3240 774 výstupem 02 dekódované adresy zapojení· V případe, že má být ve spolupracujícím zařízení paměťová jednotka programována, potom je skupinový výběrový vstup 03 zapojení spojen s příslušnými výstupy spolupracujícího zařízení· Skupinový programovací vstup 04 zapojení je, v případě, že se spolupracujícím číslicovým zařízením pracuje paměťová jednotka jako pouze čtecí paměť, spojen s potenciálem 0 V napájecí soustavy zařízení. 'V případě, že se má paměťová jednotka ve spolupracujícím zařízení prpgramovat, je spojen skupinový programovací vstup 04 zapojení s příslušnými vývody spolupracujícího zařízení. Skupinový datový vstup 05 zapojení je, v případe, že se má paměťová jednotka ve spolupracujícím zařízení programovat, -spojen s datovou sběrnicí spolupracujícího zařízení, jinak je nevyužit. Skupinový datový výstup 06 zapojení je spojen s datovou sběrnicí spolupracujícího číslicového zařízení. Vstup 07 žádosti na čtení z paměťové jednotky zapojení je připojen na příslušný vodič řídící sběrnice spolupracujícího číslicového zařízení. Skupinový adresový vstup 01 zapojení je spojen se skupinovým vstupem 111 vstupních budičů 11. Skupinový výstup 113 vyšších bitů vstupních budičů 11 je spojen se skupinovým vstupem 122 dekodéru 12. Skupinový výstup 121 dekodéru 12 je spojen se skupinovým výstupem 02 dekódované adresy zapojení. Skupinový výstup 112 nižších bitů vstupních budičů 11 je spojen se skupinovým adresovým vstupem 131 pole 13 paměťových prvků EPROM. Skupinový datový vstup-výstup 134 pole 13 paměťových prvků
EPROM je spojen se skupinovým datovým vstupem 05 zapojení a se skupinovým vstupem 141 výstupních budičů 14. Skupinový výstup 142 výstupních budičů 14 je spojen se skupinovým datovým výstupem 06 zapojení. Hradlovací vstup 143 výstupních budičů 14 je spojen se vstupem 07 žádosti na čtení z paměťové jednotky zapojení. Skupinový výběrový
240 774
- 4 vstup 03 zapojení je spojen se skupinovým, výběrovým vstupem 133 pole 13 paměťových, prvků EPROM. Skupinový prograinovací vstup 132 pole 13 paměťových prvků EPROM je spojen se skupinovým programovacím vstupem 04 zapojení.
Zapojení dle vynálezu pracuje takto· Při čtení z paměťové jednotky se na skupinový programovací vstup 04 zapojení přivádí vnější vazbou nulový potenciál· Na skupinový adresový vstup 01 zapojení přichází adresa, ze které se má číst· Vstupní budiče 11 přizpůsobují úrovňové a výkonové poměry na sběrnici spolupracujícího zařízení, ve kterém je jednotka použita, poměrům uvnitř jednotky, tedy požadavkům, kladeným použitými paměťovými obvody· Ze skupinového výstupu 112 nižších bitů vstupních budičů 11 se nižší bity adresy vedou na skupinový adresový vstup 131 pole 13 paměťových prvků EPROM, kde přímo adresují všechny paměťové prvky. Vyšší bity adresy se ze skupinového výstupu 113 vyšších bitů vstupních budičů 11 vedou na vstup 122 dekodéru 12· V dekodéru 12 se přivádí binární číslo odpovídající kombinaci logických hodnot na skupinovém vstupu 122 dekodéru 12 na dekadickou hodnotu, vyjádřenou aktivací příslušného vývodu skupinového výstupu 121 dekodéru 12· Dekódovaná hodnota prochází ze skupinového výstupu 121 dekodéru 12 na skupinový výstup 02 dekódované adresy zapojení a dále pak přechází vnější vazbou na skupinový výběrový vstup 03 zapojení a odtud na skupinový výběrový vstup 133 pole 1£ paměťových prvků EPROM, kde aktivuje příslušný paměťový prvek EPROM. Na skupinovém datovém vstupu-yýstupu 134 pole 13 paměťových prvků EPROM se objeví žádaná data, která se odtud přivádí na skupinový vstup 141 výstupních budičů 14. Jestliže se zároveň na vstup 07 žádosti na čtení z paměťové jednotky zapojení přivede požadavek na čtení, projde tento požadavek na hradlovací vstup 143 výstupních budičů 14. Výstupní budiče 1£ se uvolní a data projdou z jejich skupinového výstupu 142 na skupinový datový výstup 06 zapojení. Při programo- 5*240 774 vání paměiové dednotty se přímé adresování pamétovýoh prvků EPROM nižšími bity adresy zajištuje stejným způsobem, jako při čtení. Programovaná data se přivádějí přes skupinový datový vstup 05 zapojení na skupinový datový vstup-výstup 134 pole 13 paměťových prvků EPROM. Výběrové signály, které mají při programování jinou úroveň než při čtení, přicházejí přes skupinový výběrový vstup 03 zapojení na skupinový výběrový vstup 133 pole 13 paměťových prvků EPROM· 2ía skupinový programovací vstup 132 pole 13 paměťových prvků EPROM se přivádějí programovací impulsy ze skupinového programovacího vstupu 04 zapojení.
Vynálezu se využije v číslicových řídících systémech pro technologické procesy.
Claims (1)
- PŘEDMĚT VYNÁLEZU240 774Zapojení paměťové jednotky typu EPROM pro přímé programování, vyznačující se tím, že skupinový výstup (121) dekodéru (12) je spojen se skupinovým výstupem (02) dekódované adresy zapojení, jehož skupinový výběrový vstup (03) je spojen se skupinovým výběrovým vstupem (133) pole (13) paměťových prvků EPROM, jehož skupinový programovací vstup (132) je spojen se skupinovým programovacím vstupem (04) zapojení, jehož skupinový datový vstup (05) je spojen se skupinovým datovým vstupem - výstupem (134) pole (13) paměťových prvků EPROM a se skupinovým vstupem (141) výstupních budičů (14)·
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS838594A CS240774B1 (cs) | 1983-11-18 | 1983-11-18 | Zapojení paměťové jednotky typu EPROM pro přímé programování |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS838594A CS240774B1 (cs) | 1983-11-18 | 1983-11-18 | Zapojení paměťové jednotky typu EPROM pro přímé programování |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CS859483A1 CS859483A1 (en) | 1985-07-16 |
| CS240774B1 true CS240774B1 (cs) | 1986-02-13 |
Family
ID=5436729
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS838594A CS240774B1 (cs) | 1983-11-18 | 1983-11-18 | Zapojení paměťové jednotky typu EPROM pro přímé programování |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS240774B1 (cs) |
-
1983
- 1983-11-18 CS CS838594A patent/CS240774B1/cs unknown
Also Published As
| Publication number | Publication date |
|---|---|
| CS859483A1 (en) | 1985-07-16 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US6542956B1 (en) | Latched address multi-chunk write to EEPROM | |
| US3297994A (en) | Data processing system having programmable, multiple buffers and signalling and data selection capabilities | |
| US4099253A (en) | Random access memory with bit or byte addressing capability | |
| US4096565A (en) | Integrated circuit data handling apparatus for a data processing system, having a plurality of modes of operation | |
| EP0299697B1 (en) | Semiconductor integrated circuit device | |
| US4158226A (en) | Programmable controller with limit detection | |
| US5465106A (en) | Generic driver interface card | |
| USRE37060E1 (en) | Apparatus for serial reading and writing of random access memory arrays | |
| US4553224A (en) | Multiplexed data handler for programmable controller | |
| US5375218A (en) | DMA channel control apparatus capable of assigning independent DMA transfer control line to respective expansion slots | |
| CS240774B1 (cs) | Zapojení paměťové jednotky typu EPROM pro přímé programování | |
| US5127097A (en) | Memory writing apparatus | |
| EP0105755A2 (en) | Selective accessing in data processing systems | |
| KR900005547B1 (ko) | 시퀀스 콘트로울러 | |
| US4237545A (en) | Programmable sequential logic | |
| US5584044A (en) | Integrated circuit memory card for write in/read out capability having plurality of latching means for expandable addressing using counting means for enabling latches thereof | |
| US5619714A (en) | Microcomputer having an instruction decoder with a fixed area and a rewritable area | |
| US4130886A (en) | Circuit for rearranging word bits | |
| EP0447776A2 (en) | Programmable controller | |
| US5175846A (en) | Clock device for serial bus derived from an address bit | |
| US20240264905A1 (en) | Eeprom emulation method | |
| JP4978962B2 (ja) | データ書込方法およびその方法を用いた書込制御装置ならびに演算装置 | |
| US5257234A (en) | Semiconductor integrated circuit device | |
| CS219488B1 (cs) | Zapojení obvodů pro řízení bitových operací pomocí mikroprocesoru | |
| JPH11328980A (ja) | 不揮発性半導体メモリ |