CS238133B1 - Involvement to debug microprocessor systems - Google Patents

Involvement to debug microprocessor systems Download PDF

Info

Publication number
CS238133B1
CS238133B1 CS866583A CS866583A CS238133B1 CS 238133 B1 CS238133 B1 CS 238133B1 CS 866583 A CS866583 A CS 866583A CS 866583 A CS866583 A CS 866583A CS 238133 B1 CS238133 B1 CS 238133B1
Authority
CS
Czechoslovakia
Prior art keywords
group
output
input
contact
whose
Prior art date
Application number
CS866583A
Other languages
Czech (cs)
Inventor
Lubos Zeman
Vaclav Kaska
Original Assignee
Lubos Zeman
Vaclav Kaska
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Lubos Zeman, Vaclav Kaska filed Critical Lubos Zeman
Priority to CS866583A priority Critical patent/CS238133B1/en
Publication of CS238133B1 publication Critical patent/CS238133B1/en

Links

Landscapes

  • Debugging And Monitoring (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)

Abstract

Řešení se týká řídicí a počítačové techniky a řeší zapojení pro odlaclování technického vybavení i programových vybavení mikroprocesorových systémů. Je součástí řídicího počítačového systému, který ovládá jeho činnost. Připojuje se zvláštním kabelem na objímku po vyjmutém mikroprocesoru uživatelského zařízení. Pracuje v několika režimech v nichž prohlíží a definuje obsah pracovních registrů. Provádí krokování po fázích a po instrukcích v uživatelském programu, spouštění a zastavování uživatelského programu rychlostí normální i omezenou při současném provádění testů na dosažení limitních podmínek. Využije se při testování a odlaáování mikroprocesorových systémů.The solution concerns control and computer technology and solves the connection for debugging hardware and software equipment of microprocessor systems. It is part of the control computer system that controls its operation. It is connected with a special cable to the socket after the removed microprocessor of the user device. It works in several modes in which it views and defines the contents of the working registers. It performs stepping through phases and instructions in the user program, starting and stopping the user program at normal and limited speed while simultaneously performing tests to achieve limit conditions. It is used in testing and debugging microprocessor systems.

Description

Vynález se týká zapojení k odlačlování mikroprocesorových uživatelských systémů, a to přímým napojením na odlaáovaný systém pomocí speciálního kabelu zasunutého do objímky na místo vyjmutého mikroprocesoru.The invention relates to a wiring for stripping microprocessor user systems by directly connecting to the stripped system by means of a special cable plugged into the socket instead of the microprocessor removed.

Při ověřování správné činnosti technického vybavení a programové posloupnosti nově vyvinutých mikropočítačových systémů, při zkoušení mikroprocesorových zařízení v sériové výrobě, případně při servisních službách na podobných zařízeních v terénu se projevuje potřeba malého přenosného, lehkého a jednoduše obsluhovatelného přístroje, který by zajišťoval všechy ověřované funkce.When verifying the correct functioning of hardware and software sequence of newly developed microcomputer systems, testing of microprocessor devices in series production, or servicing on similar devices in the field, there is a need for a small portable, lightweight and easy to operate device that would provide all verified functions.

Jsou to přístup do paměťového prostoru uživatele pro čtecí a zápisové operace, přístup do vstupů/výstupů uživatele pro čtecí i zápisové operace. Dále je to krokování v programu uživatele po jednotlivých fázích mikropočítače i po instrukcích, spouštění programu uživatele od zadané adresy a zastavení již spuštěného programu uživatele v libovolném okamžiku, případně při dosažení předem zvolených podmínek.These are access to user memory space for read and write operations, access to user input / output for read and write operations. Furthermore, it is stepping in the user's program by individual stages of the microcomputer and after the instructions, starting the user's program from the specified address and stopping the already running user's program at any time, or when reaching pre-selected conditions.

Je třeba též prohlížet a definovat obsah pracovních registrů uživatelského mikroprocesoru v libovolných momentech odlaňování. Dosud známá zařízení, která splňují uvedené požadavky jsou velmi složitá a objemná.It is also necessary to view and define the contents of the working registers of the user microprocessor at any moment of debugging. The devices known to date are very complex and bulky.

Jsou vybavena několika deskami, plně obsazenými integrovanými obvody a jsou doplněna řadou periferních zařízení. Jsou proto nepřenosná a jsou vázána na oživovací pracoviště.They are equipped with several boards, fully occupied integrated circuits and are complemented by a number of peripheral devices. They are therefore non-transferable and tied to the recovery workplace.

Z hlediska funkčního vybavení jsou silně redundantní a jejich cena je vysoká.In terms of functional equipment they are strongly redundant and their price is high.

Principy jejich činnosti a způsoby vstupu do zařízení uživatele jsou odlišné od uváděného zapojení. Jsou obvodově náročné a vyžadují komplikovanou programovou strukturu pro své ovládání.The principles of their operation and the ways of accessing the user's device are different from the mentioned connection. They are circumferentially demanding and require a complicated program structure to operate.

Z hlediska uživatele vyžadují obsáhlé a časově náročné studium složitých uživatelských manuálů. Zařízení jsou zbytečně složitá, rozměrná a vzhledem ke značnému množství integrovaných obvodů též značně poruchová a vyžadují pravidelnou odbornou údržbu.From the user's point of view, they require extensive and time-consuming study of complex user manuals. The devices are unnecessarily complex, bulky and, due to the large number of integrated circuits, also considerably malfunctioning and require regular professional maintenance.

Tyto nedostatky odstraňuje zapojení k odládování mikroprocesorových systémů podle vynálezu. Podstata vynálezu spočívá v tom, že obousměrná signálová svorka zapojení je spojena s obousměrnou stykovou svorkou prvního stykového obvodu, jehož skupinový adresový výstup je spojen se skupinovým adresovým vstupem objímky a se skupinovým adresovým výstupem mikroprocesoru.These drawbacks are eliminated by the microprocessor systems of the present invention. SUMMARY OF THE INVENTION The bi-directional signal terminal of the circuit is connected to the bi-directional contact terminal of the first contact circuit, whose group address output is coupled to the group address input of the sleeve and the group address output of the microprocessor.

Skupinový datový vstup/výstup mikroprocesoru je spojen se skupinovým datovým vstupem/ /výstupem objímky a se skupinovým datovým vstupem/výstupem prvního stykového obvodu, jehož první skupinový stykový vývod je spojen se skupinovým stykovým vývodem vstupného bloku.The group data input / output of the microprocessor is coupled to the group data input / output of the sleeve and to the group data input / output of the first contact circuit, the first group contact of which is coupled to the group contact input of the input block.

Druhý skupinový signálový výstup vstupního bloku je spojen se skupinovým signálovým vstupem mikroprocesoru, jehož skupinový signálový výstup je spojen se skupinovým signálovým vstupem výstupního bloku, jehož skupinový řídicí výstup je spojen se skupinovým řídicím vstupem řadiče.The second group signal output of the input block is coupled to the group signal input of the microprocessor, whose group signal output is coupled to the group signal input of the output block, whose group control output is coupled to the group control input of the controller.

Skupinový řídicí výstup řadiče je spojen se skupinovým řídicím vstupem vstupního bloku, jehož první skupinový signálový výstup je spojen se druhým skupinovým signálovým vstupem druhého stykového obvodu.The group control output of the controller is coupled to the group control input of an input block whose first group signal output is coupled to the second group signal input of the second contact circuit.

Skupinový stykový vývod druhého stykového obvodu je spojen se čtvrtým skupinovým vývodem prvního stykového obvodu. První skupinový signálový vstup druhého stykového obvodu je spojen s druhým skupinovým signálovým výstupem výstupního bloku.The group contact terminal of the second contact circuit is connected to a fourth group terminal of the first contact circuit. The first group signal input of the second contact circuit is coupled to the second group signal output of the output block.

Jeho skupinový stykový vývod je spojen se třetím skupinovým stykovým vývodem prvního stykového obvodu, jehož druhý skupinový stykový vývod je spojen se skupinovým stykovým vývodem řadiče.Its group contact is connected to the third group contact of the first contact circuit, the second group contact of which is connected to the group contact of the controller.

Hodinový výstup řadiče je spojen s hodinovým výstupem objímky a s hodinovým vstupem mikroprocesoru, jehož skupinový přímý vývod je spojen se skupinovým přímým vývodem objímky. Skupinový signálový vstup objímky je spojen s prvním skupinovým signálovým výstupem vstupního bloku. Skupinový signálový výstup objímky je spojen se skupinovým signálovým vstupem vstupního bloku.The clock output of the controller is coupled to the clock output of the sleeve and to the clock input of the microprocessor whose group direct outlet is coupled to the group direct outlet of the sleeve. The group signal input of the sleeve is coupled to the first group signal output of the input block. The group signal output of the sleeve is coupled to the group signal input of the input block.

Výhodou uspořádání podle vynálezu je, že je jednoduché a snadno realizovatelné. Náklady na realizaci jsou minimální. Umožňuje zajišťovat poměrně obsáhlý soubor funkcí, umožňujících aktivně vstupovat do odlaňovaného mikroprocesorového systému uživatele.An advantage of the arrangement according to the invention is that it is simple and easy to implement. Implementation costs are minimal. It provides a fairly comprehensive set of functions to actively access the debugged microprocessor system of the user.

Zapojení lze vytvořit na jediné desce s malým množstvím integrovaných obvodů běžně dostupných typů. Vzhledem k jednoduchosti zapojení je poruchovost minimální. Minimální jsou rovněž nároky na výrobu a údržbu.Wiring can be made on a single board with a small number of integrated circuits of commonly available types. Due to the simplicity of connection, the failure rate is minimal. Production and maintenance requirements are also minimal.

Celé zařízení je rozměrově malé a vzhledem k malé váze snadno přenosné. Je proto vhodné jako serivsní přístroj.The whole device is small in size and easy to carry due to its small weight. It is therefore suitable as a serial device.

Příklad uspořádání podle vynálezu je znázorněn schematicky na připojeném výkresu.An example of the arrangement according to the invention is shown schematically in the attached drawing.

Jednotlivé bloky zapojení je možno charakterizovat takto. Mikroprocesor £ je mikroprocesorový integrovaný obvod vyjmutý z objímky v odlaSovaném mikropočítačovém zařízení a je zasunut do objímky 3., umístěné v prostoru odlaňovacího zapojení.Individual wiring blocks can be characterized as follows. The microprocessor 6 is a microprocessor integrated circuit removed from the socket in the debugged microcomputer device and is inserted into the socket 3 located in the debugging wiring space.

Řídí uživatelský systém podle pokynů zapojení při odlaňování. Je součástí uživatelského systému, z něhož byl vyjmut. Objímka £ je objímka v uživatelském zařízení zbylá po vyjmutém mikroprocesoru £.Controls the user system according to the debugging wiring instructions. It is part of the user system from which it was removed. The sleeve 6 is the sleeve in the user equipment left after the microprocessor 6 is removed.

Do ní je zasunut kabel se speciální koncovkou, vyvedený ze zapojení pro odlaňování. První stykový obvod £ je vytvořen z integrovaných obvodů, určených pro paralelní styk mikropočítačů s okolím.Into it is inserted cable with a special terminal, which leads out of the connection for debugging. The first contact circuit 6 is formed from integrated circuits intended for parallel contact of microcomputers with the environment.

| Slouží pro styk zapojení s ovládacím nadřazeným počítačem. Druhý stykový obvod £ je vytvořen z ovládací tlačítkové klávesnice, displejů pro zobrazování, ze svíticích signalizačních prvků a výstupů akustické signalizace.| It is used to connect the wiring to the master computer. The second interface circuit 6 is formed from a control keypad, display displays, illuminated signaling elements, and acoustic signaling outputs.

Je určen pro styk navrženého zapojení s obsluhou při odlaňování. Řadič £ je vytvořen z logických prvků jako sekvenční obvod. Řídí veškerou činnost spojenou s krokováním uživatelského mikropočítače’ £ po fázích a instrukcích, spouštění a zastavování programu.It is designed for the connection of the designed wiring with the operator during debugging. The controller 6 is formed of logic elements as a sequential circuit. It manages all the activity associated with stepping the user's microcomputer by stages and instructions, starting and stopping the program.

Zajišťuje automatický záznam stavového slova vydávaného uživatelským mikroprocesorem £. Výstupní blok £ je kombinační obvod vytvořený z logických prvků. Slouží k přenosu a modifikaci signálů mezi mikroprocesorem £ a objímkou' £.It provides automatic recording of the status word issued by the user microprocessor 6. The output block 6 is a combinational circuit formed of logic elements. It serves to transmit and modify signals between the microprocessor 8 and the socket 8.

Vstupní blok £ je kombinační obvod vytvořený z logických prvků. Slouží hlavně k přenosu a modifikaci signálů mezi objímkou' £ a mlrkoprocesorem £.The input block 6 is a combinational circuit formed of logic elements. It serves mainly for the transmission and modification of signals between the sleeve 6 and the microprocessor 6.

Jednotlivé bloky jsou zapojeny takto. Obousměrná signálová svorka 28 zapojení je spojena s obousměrnou stykovou svorkou' 27 prvního stykového obvodu 2, jehož skupinový adresový výstup '21 je spojen se skupinovým adresovým vstupem 31 objímky £ a se skupinovým adresovým výstupem 11 mikroprocesoru £.The individual blocks are connected as follows. The bi-directional wiring signal terminal 28 is coupled to the bi-directional contact terminal 27 of the first contact circuit 2, whose group address output '21 is coupled to the group address input 31 of the sleeve 8 and to the group address output 11 of the microprocessor 6.

ττ

Skupinový datový vstup/výstup 12 mikroprocesoru £ je spojen se skupinovým datovým vstupem/výstupem 32 objímky £ a se skupinovým datovým vstupem/výstupem 22 prvního stykového obvodu £, jehož první skupinový stykový obvod 2 3 je spojen se skupinovým stykovým vývodem '53 vstupního bloku £.The group data input / output 12 of the microprocessor 6 is connected to the group data input / output 32 of the sleeve 6 and to the group data input / output 22 of the first contact circuit 6, whose first group contact circuit 23 is connected to the group contact terminal 53 of the input block 6. .

Druhý skupinový signálový výstup 52 vstupního bloku £ je spojen se skupinovým signálovým vstupem 16 mikroprocesoru £, jehož skupinový signálový výstup 15 je spojen se skupinovým signálovým vstupem 75 výstupního bloku £.The second group signal output 52 of the input block 6 is coupled to the group signal input 16 of the microprocessor 6, whose group signal output 15 is coupled to the group signal input 75 of the output block 6.

Skupinový řídicí výstup 71 výstupního bloku £ je spojen se skupinovým signálovým vstupem 75 výstupního bloku £. Skupinový řídicí výstup 71 výstupního bloku £ je spojen se skupinovým řídicím vstupem 64 řadiče £, jehož skupinový řídicí výstup 61 je spojen se skupinovým řídicím vstupem 54 vstupního bloku £.The group control output 71 of output block £ is coupled to the group signal input 75 of output block £. The group control output 71 of the output block 6 is connected to the group control input 64 of the controller 6, whose group control output 61 is connected to the group control input 54 of the input block 6.

První skupinový signálový výstup 51 vstupního bloku £ je spojen se druhým skupinovým signálovým vstupem 43 druhého stykového obvodu _4, jehož skupinový stykový vývod 41 je spojen se čtvrtým skupinovým vývodem 26 prvního stykového obvodu 2.The first group signal output 51 of the input block 6 is connected to the second group signal input 43 of the second contact circuit 4, whose group contact terminal 41 is connected to the fourth group terminal 26 of the first contact circuit 2.

První skupinový signálový vstup 42 druhého stykového obvodu £ je spojen se druhým skupinovým signálovým výstupem '74 výstupního bloku' £, jehož skupinový stykový vývod '72 je spojen se třetím skupinovým stykovým vývodem 25 prvního stykového obvodu 2.The first group signal input 42 of the second contact circuit 6 is connected to the second group signal output '74 of the output block ', whose group contact terminal 72 is connected to the third group contact terminal 25 of the first contact circuit 2.

Druhý skupinový stykový vývod' 24 prvního stykového obvodu 2 je spojen se skupinovým stykovým vývodem 63 řadiče £, jehož hodinový výstup 62 je spojen s hodinovým výstupem 34 objímky £ a s hodinovým vstupem '14 mikroprocesoru' £.The second group contact 24 of the first contact circuit 2 is connected to the group contact terminal 63 of the controller 6, whose clock output 62 is connected to the clock output 34 of the sleeve 6 and to the clock input 14 of the microprocessor 6.

Skupinový přímý vývod' '13 mikroprocesoru 1 je spojen se skupinovým přímým vývodem 33 objímky 3, jejíž skupinový signálový vstup 35 je spojen s prvním skupinovým signálovým výstupem 73 výstupního bloku' £.The group direct terminal 13 of the microprocessor 1 is connected to the group direct terminal 33 of the socket 3, whose group signal input 35 is connected to the first group signal output 73 of the output block 64.

Skupinový signálový výstup' 36 objímky £ je spojen se skupinovým signálovým vstupem 55 vstupního bloku 5, Zapojení pracuje na principu řízeného krokování mikroprocesoru 1, po jednotlivých fázích, s možností jeho spouštění normální, tedy ničím neomezovanou rychlostí.The group signal output 36 of the socket 5 is coupled to the group signal input 55 of the input block 5. The circuit works on the principle of controlled stepping of the microprocessor 1, step by step, with the possibility of starting it at normal, i.e. unlimited speed.

V základních režimech, tedy při prohlížení a změnách obsahů pamětí a vstupů/výstupů uživatelského systému, dále při prohlížení a změnách obsahů pracovních registrů uživatelského mikroprocesoru £, se provádí vnucení operačního kódu instrukce realizující potřebnou operaci a její provedení po fázích krokováním.In the basic modes, ie when viewing and changing the contents of memories and inputs / outputs of the user system, and when viewing and changing the contents of the working registers of the user microprocessor, the operation code is forced to execute the necessary operation and execute it step by step.

Krokování je řízeno řadičem £. Řadič £ se taktuje hodinovými signály, které vycházejí z hodinového výstupu'34 objímky £ a vedou se na hodinový vstup 62 řadiče £ a na hodinový vstup 14 mikroprocesoru' £.Stepping is controlled by controller £. The controller 8 is clocked by clock signals that originate from the clock output 34 of the sleeve 6 and are fed to the clock input 62 of the controller 6 and to the clock input 14 of the microprocessor 6.

Oboustranná komunikace mezi řadičem £ a nadřazeným počítačem se provádí přes skupinový stykový vývod 63 řadiče' £ a přes druhý skupinový stykový vývod 24 prvního stykového obvodu 2.The two-way communication between the controller 6 and the master computer is effected via the group contact terminal 63 of the controller 6 and via the second group contact terminal 24 of the first contact circuit 2.

Řadič 6 přes svůj skupinový řídicí výstup' '61 částečně ovládá vstupní blok £ a to přes jeho skupinový řídicí vstup 54. Činnost výstupního bloku £ sleduje řadič £ podle signálů, které jsou ze skupinového řídicího výstupu' '71 výstupního bloku £ na skupinový řídicí vstup 64 řadiče £.Controller 6, via its group control output '61 ', partially controls the input block £ via its group control input 54. The operation of the output block £ monitors the controller 6 according to the signals that are from the group control output' '71 of the output block £ to the group control input. 64 controllers £.

Ze skupinového signálového výstupu' '36 objímky £ jdou signály na skupinový signálový vstup ££ vstupního bloku' £. Tyto signály vstupní blok £ modifikuje podle pokynů řadiče £, které přicházejí z jeho skupinového řídicího výstupu 61 na skupinový řídicí vstup 54 vstupního bloku' 5 a podle pokynů nadřazeného počítače, které přicházejí z prvního skupinového stykového vývodu 23 prvního stykového obvodu £ na skupinový stykový vývod 53 vstupního bloku 2· Modifikované signály předává vstupní blok 5_ ze svého druhého signálového výstupu' 52 na skupinový signálový vstup 16 mikroprocesoru 2·From the group signal output 36 of the socket 6 the signals go to the group signal input 60 of the input block 60. These signals are modified by the input block 5 according to the instructions of the controller 6 coming from its group control output 61 to the group control input 54 of the input block 5 and according to the instructions of the host computer coming from the first group contact 23 of the first contact circuit 6 to the group contact 53 of the input block 2 · The modified signals are transmitted by the input block 5 from its second signal output 52 to the group signal input 16 of the microprocessor 2 ·

Skupinový stykový vývod 53 vstupního bloku 2 částečně ovlivňuje činnost prvního stykového obvodu’ 2 jeho prvním skupinovým vývodem 23. Ze skupinového signálového výstupu 15 mikroprocesoru 2 přicházejí signály na skupinový signálový vstup '75 výstupního bloku'The group contact 53 of input block 2 partially affects the operation of the first contact circuit 2 by its first group terminal 23. From the group signal output 15 of the microprocessor 2, the signals come to the group signal input '75 of the output block '

Výstupní blok 7 tyto signály modifikuje podle pokynů nadřazeného počítače, které přicházejí přes třetí skupinový stykový vývod 25 na skupinový stykový vývod 72 výstupního bloku' 2·The output block 7 modifies these signals according to the instructions of the master computer, which arrives via the third group contact 25 to the group contact output 72 of the output block.

Modifikované signály předává výstupní blok 2 přes svůj první skupinový signálový výstup 73 na skupinový signálový vstup 35 objímky 2· žádoucí stavy výstupního bloku 2 monitoruje druhý stykový obvod 4_ přes svůj druhý skupinový signálový vstup 43 a přes první skupinový signálový výstup 51 vstupního bloku 2· žádoucí stavy výstupního bloku 2 monitoruje druhý stykový obvod £ přes svůj první skupinový signálový vstup 42 a přes druhý skupinový signálový výstup 74 výstupního bloku 2·The modified signals are transmitted by the output block 2 via its first group signal output 73 to the group signal input 35 of the socket 2. The desired states of the output block 2 are monitored by the second contact circuit 4 via its second group signal input 43 and via the first group signal output 51 of the input block 2. the states of the output block 2 are monitored by the second contact circuit 6 via its first group signal input 42 and through the second group signal output 74 of the output block 2;

Styk s obsluhou odladovacího zařízení zajíštuje druhý stykový obvod 4 přes svůj skupinový stykový vývod 41 a přes čtvrtý skupinový stykový vývod 26 prvního stykového obvodu' 2 při komunikaci s nadřazeným počítačem.Contact with the operator of the debugging device provides the second contact circuit 4 via its group contact terminal 41 and through the fourth group contact terminal 26 of the first contact circuit 2 in communication with the host computer.

V jednotlivých fázích krokování je možno dosazovat nebo získávat potřebné adresy či operandy. Adresy vysílá mikroprocesor 2 přes svůj skupinový adresový výstup' 1 1 jednak na skupinový adresový vstup' '31 do objímky 2 a jednak na skupinový adresový vstup 21 prvního stykového obvodu £, odkud se předávají do nadřazeného počítače.The necessary addresses or operands can be substituted or obtained in the individual steps of the stepping. The addresses are transmitted by the microprocessor 2 via its group address output 11 to the group address input 31 to the socket 2 and to the group address input 21 of the first interfacing circuit 6 from where they are transmitted to the host computer.

Datové operandy se předávají a přijímají v mikroprocesoru 2 přes jeho skupinový dato- . vý vstup/výstup' '12 a přes skupinový datový vstup/výstup 32 objímky 2 případně přes skupinový datový vstup/výstup 22 prvního stykového obvodu 2_, který zajíštuje jednak přenášení datové sběrnice nebo automaticky zaznamenávaného stavového slova při krokování do nadřazeného počítače a dále provádí vnucování adresového a datového operandu do datové sběrnice mikroprocesoru' 2·Data operands are transmitted and received in the microprocessor 2 via its group data. 12 and via the group data input / output 32 of the sleeve 2, optionally via the group data input / output 22 of the first contact circuit 2, which provides both a data bus transfer or an automatically recorded status word while stepping to the host computer and address and data operand to microprocessor data bus 2

Signály, které se při činnosti odlaáovacího zařízení ani neovlivňují ani netestují, jakož i propojovací vodiče, procházejí přes skupinový přímý vývod' '13 mikroprocesoru' 1 a přes skupinový přímý vývod' 33 objímky 2.Signals that are neither influenced nor tested during the debugging operation, as well as the interconnecting wires, pass through the microprocessor group 13 's direct terminal and the socket 2 group' s direct terminal 33.

Při provádění uživatelského programu od zadané adresy po krocích se provede vnucení hodnoty adresy počátku uživatelského programu právě uvedeným způsobem s následným spuštěním mikroprocesoru 2 P° jednotlivých fázích.When executing a user program from a specified address in steps, the address value of the beginning of the user program is forced in the same manner, followed by the microprocessor 2 P ° of each phase.

V každé fázi se provádí automatický záznam stavového slova, jehož hodnota se snímá nadřazeným počítačem a zobrazuje se ve druhém stykovém obvůdu' £. Zároveň se snímají a druhým stykovým obvodem £ zobrazují okamžité hodnoty adresového a datové sběrnice.At each stage, the status word is automatically recorded, the value of which is read by the host computer and displayed in the second interface. At the same time, the instantaneous address and data bus values are detected and displayed by the second contact circuit.

V režimu provádění uživatelského programu po instrukcích se vnutí počáteční adresa uvedeným způsobem, a potom program nadřazeného počítače postupně krokuje a současně testuje stavové slovo po každém kroku.In the execution mode of the user program after the instructions, the start address is forced in the indicated manner, and then the master computer program step-by-step and simultaneously tests the status word after each step.

Při dosažení stavu odpovídajícího vyzvedávání operačního kódu další instrukce, tzv. fetch, se krokování zastaví a mohou se snímat a zobrazovat hodnoty okamžitého stavu adresové a datové sběrnice mikropočítače £·Upon reaching a state corresponding to the fetch of the next operation code, the stepping stops and the instantaneous state values of the microcomputer address and data bus can be read and displayed.

IAND

V režimu provádění uživatelského programu od zadané adresy plnou rychlostí se opět vnutí počáteční adresa uvedeným způsobem a potom se funkce krokování zablokuje a uživatelský mikroprocesor 2 pracuje od tohoto okamžiku ničím neovlivňován.In the execution mode of the user program from the specified address at full speed, the starting address is forced again in the manner indicated, and then the jogging function is blocked and the user microprocessor 2 operates from now on unaffected.

Jeho zastavení se provede opětným odblokováním funkce krokování. Veškeré další složitější režimy, jako je sledování podmínky dosažení určité hodnoty adresy nebo dat a podobně lze implantovat krokovacím režimem za současného testování shody zadaných podmínek a skutečného, po každém kroku sejmutého skutečného stavu uživatelského mikroprocesoru 1.It is stopped by re-enabling the jog function. All other more complex modes, such as tracking the condition of reaching a certain address or data value, and the like, can be implanted by a jogging mode while testing the compliance of the specified conditions and the actual, after each step, the actual state of the user microprocessor 1.

%%

Celé zapojení ovládá nadřazený počítač přes obousměrnou signálovou svorku 27 prvního stykového obvodu' 2.·The entire wiring is controlled by the master computer via bidirectional signal terminal 27 of the first contactor circuit 2.

Vynálezu se využije při odlaáování mikroprocesorových uživatelských systémů při sériové i kusové výrobě, při vyhledávání chyb a při servisních pracech v počítačové a automati. začni technice.The invention will be used for debugging microprocessor user systems in serial and piece production, troubleshooting and computer and automation service work. start the technique.

Claims (1)

Zapojení k odlaňování mikroprocesorových systémů, vyznačující se tím, že obousměrná signálová svorka /28/ zapojení je spojena s obousměrnou stykovou svorkou /27/ prvního stykového obvodu /2/, jehož skupinový adresový výstup /21/ je spojen se skupinovým adresovým vstupem /31/ objímky /3/ a se skupinovým adresovým výstupem /11/ mikroprocesoru /1/, jehož skupinový datový vstup/výstup /12/ je spojen se skupinovým datovým vstupem/výstupem /32/ objímky /3/ a se skupinovým datovým vstupem/výstupem /22/ prvního stykového obvodu /2/, jehož první skupinový stykový vývod /23/ je spojen se skupinovým stykovým vývodem /53/ vstupního bloku /5/, jehož druhý skupinový signálový výstup /52/ je spojen se skupinovým signálovým vstupem /16/ mikroprocesoru /1/, jehož skupinový signálový výstup /15/ je spojen se skupinovým signálovým vstupem /75/ výstupního bloku /7/, jehož skupinový řídicí výstup /71/ je spojen se skupinovým řídicím vstupem /64/ řadiče /6/, jehož skupinový řídicí výstup /61/ je spojen se skupinovým řídicím vstupem /54/ vstupního bloku /5/, jehož první skupinový signálový výstup /51/ je spojen se druhým skupinovým signálovým vstupem /43/ druhého stykového obvodu /4/, jehož skupinový stykový vývod /41/ je spojen se čtvrtým skupinovým vývodem /26/ prvního stykového obvodu /2/ a první skupinový signálový vstup /42/ druhého stykového obvodu /4/ je spojen se druhým skupinovým signálovým výstupem /74/ výstupního bloku /7/, jehož skupinový stykový vývod /72/ je spojen se třetím skupinovým stykovým vývodem /25/ prvního stykového obvodu /2/, jehož druhý skupinový stykový vývod /24/ je spojen se Skupinovým stykovým vývodem /63/ řadiče /6/, jehož hodinový výstup /62/ je spojen s hodinovým výstupem /34/ objímky /3/ a s hodinovým vstupem /14/ mikroprocesoru /1/, jehož skupinový přímý vývod /13/ je spojen se skupinovým přímým vývodem /33/ objímky /3/, jejíž skupinový signálový vstup /35/ je spojen s prvním skupinovým signálovým výstupem /73/ vstupního bloku /7/ a skupinový signálový výstup /36/ objímky /3/ je spojen se skupinovým signálovým vstupem /55/ vstupního bloku /5/.An array for debugging microprocessor systems, characterized in that the bidirectional signal terminal (28) is coupled to a bidirectional contact terminal (27) of the first contact circuit (2) whose group address output (21) is coupled to the group address input (31). the socket (3) and the group address output (11) of the microprocessor (1) whose group data input / output (12) is connected to the group data input / output (32) of the socket (3) and the group data input / output / 22 (1), whose first group contact (23) is connected to the group contact terminal (53) of the input block (5), whose second group signal output (52) is connected to the group signal input (16) of the microprocessor. 1), whose group signal output (15) is connected to a group signal input (75) of the output block (7), whose group control output (71) is connected to a group signal a control input (64) of a controller (6) whose group control output (61) is coupled to the group control input (54) of the input block (5), whose first group signal output (51) is coupled to the second group signal input (43) a second contact circuit (4) whose group contact (41) is connected to a fourth group outlet (26) of the first contact circuit (2) and a first group signal input (42) of the second contact circuit (4) is connected to a second group signal output (74) of an output block (7), whose group contact (72) is connected to a third group contact (25) of the first contact circuit (2), whose second group contact (24) is connected to the group contact (63) controller (6), whose clock output (62) is connected to the clock output (34) of the sleeve (3) and to the clock input (14) of the microprocessor (1), whose group direct outlet (13) is connected to the group my outlet (33) of the socket (3), whose group signal input (35) is connected to the first group signal output (73) of the input block (7) and the group signal output (36) of the socket (3) is connected to the group signal input 55 / input block (5).
CS866583A 1983-11-22 1983-11-22 Involvement to debug microprocessor systems CS238133B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS866583A CS238133B1 (en) 1983-11-22 1983-11-22 Involvement to debug microprocessor systems

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS866583A CS238133B1 (en) 1983-11-22 1983-11-22 Involvement to debug microprocessor systems

Publications (1)

Publication Number Publication Date
CS238133B1 true CS238133B1 (en) 1985-11-13

Family

ID=5437522

Family Applications (1)

Application Number Title Priority Date Filing Date
CS866583A CS238133B1 (en) 1983-11-22 1983-11-22 Involvement to debug microprocessor systems

Country Status (1)

Country Link
CS (1) CS238133B1 (en)

Similar Documents

Publication Publication Date Title
US4633417A (en) Emulator for non-fixed instruction set VLSI devices
US4231087A (en) Microprocessor support system
KR100337006B1 (en) Method and apparatus for design verification of electronic circuits
US4057847A (en) Remote controlled test interface unit
US4308615A (en) Microprocessor based maintenance system
US3916177A (en) Remote entry diagnostic and verification procedure apparatus for a data processing unit
CA1244553A (en) Rom emulator for diagnostic tester
CN114064458B (en) Universal JTAG debugging method and system with scalable interface
US4688171A (en) Serial bus for master/slave computer system
EP0068992A2 (en) Linked data systems
US6349235B1 (en) Programmable logic controller system and method for module number assignment
US4959772A (en) System for monitoring and capturing bus data in a computer
US4174805A (en) Method and apparatus for transmitting data to a predefined destination bus
US4298935A (en) Interface circuit for coupling an automated maintenance system to a CPU
US6484215B1 (en) System having I/O module number assignment utilizing module number signal line having pair of inputs adapted for receiving module number signal and propagation of module number signal down stream
CS238133B1 (en) Involvement to debug microprocessor systems
JPS5868165A (en) Additional function unit in microprocessor and operation thereof
US4066883A (en) Test vehicle for selectively inserting diagnostic signals into a bus-connected data-processing system
CN108196527B (en) Test verification system of FPGA and DSP tightly coupled architecture capable of being reconfigured
CN104021050A (en) Server
CN213958047U (en) Debugger, debugging device and debugging system
CN102043695A (en) Printed circuit board (PCB) supporting external automatic test equipment (ATE) and method for externally controlling same
CN201903876U (en) Circuit board supporting automatic external test equipment
US20250231550A1 (en) Fct/eol controller and system for automated production line
CN219225011U (en) Safety chip testing device