CS234764B1 - Colour graphic raster display's videoblock connextion - Google Patents
Colour graphic raster display's videoblock connextion Download PDFInfo
- Publication number
- CS234764B1 CS234764B1 CS440582A CS440582A CS234764B1 CS 234764 B1 CS234764 B1 CS 234764B1 CS 440582 A CS440582 A CS 440582A CS 440582 A CS440582 A CS 440582A CS 234764 B1 CS234764 B1 CS 234764B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- input
- output
- block
- address
- whose
- Prior art date
Links
- 230000006870 function Effects 0.000 description 6
- 230000004048 modification Effects 0.000 description 4
- 238000012986 modification Methods 0.000 description 4
- 239000003086 colorant Substances 0.000 description 2
- 230000029087 digestion Effects 0.000 description 2
- 230000010354 integration Effects 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 1
- 239000002131 composite material Substances 0.000 description 1
- 238000013500 data storage Methods 0.000 description 1
- 238000000354 decomposition reaction Methods 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005755 formation reaction Methods 0.000 description 1
- 238000003384 imaging method Methods 0.000 description 1
- 230000002452 interceptive effect Effects 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 230000033764 rhythmic process Effects 0.000 description 1
- 230000015607 signal release Effects 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Landscapes
- Controls And Circuits For Display Device (AREA)
Description
Vynález se týká zapojení videobloku barevného grafického rastrového displeje pro řízení obrazových a synchronizačních vstupů zobrazovací jednotky pro zobrazování alfanumerických textů a grafických útvarů.BACKGROUND OF THE INVENTION The present invention relates to a video block of a color graphics raster display for controlling the display and synchronization inputs of a display unit for displaying alphanumeric texts and graphics.
Ústředním členem všech displejů, ať již alfanumerických, nebo grafických, je videoblok, který mimo jiné funkce zajišťuje řízení obrazových a synchronizačních vstupů tak, aby se na stínítku vytvořil požadovaný obraz. Požadovaný obraz může být alfanumerický text nebo grafický útvar. Obraz musí být v požadované barvě zobrazení a musí vykazovat další náležitosti tzv. atributy zobrazení. Je to například blikání a inverzní zobrazení, včetně ukazovátka pro ediční činnost.The central member of all displays, whether alphanumeric or graphical, is the video block, which, among other functions, provides control of the video and sync inputs to produce the desired image on the screen. The desired image can be alphanumeric text or a graphic. The image must be in the desired display color and have other attributes called display attributes. For example, flicker and inverse display, including a pointer for editorial activity.
Známé videobloky současných barevných displejů neumožňují synchronní volitelné zobrazení grafických nebo alfanumerických textů a zobrazení obou typů zobrazovaných informací současně.Known video blocks of current color displays do not allow synchronous optional display of graphical or alphanumeric texts and display of both types of displayed information simultaneously.
Nedostatkem známých typů videobloku je, že jsou osazeny jednou sadou děličů základní hodinové frekvence a tato sada děličů slouží ke generaci synchronizačních pulsů pro rastrovou zobrazovací jednotku. Kromě toho je videoblok osazen další sadou děličů pro generování adres v obnovovací paměti obrazu.A drawback of the known types of video block is that they are fitted with one set of basic clock frequency dividers and this set of dividers serves to generate synchronization pulses for the raster display unit. In addition, the video block is fitted with another set of dividers to generate addresses in the image refresh memory.
Jsou známá těž přímá zapojení videobloků, která používají specializované integrované obvody vysoké integrace. Nedostatkem tohoto uspořádání je nejen to, že integrované obvody vysoké integrace jsou drahé a těžko dostupné, ale také to, že neumožňují případné modifikace a rozšiřování některých funkcí, např. kapacity obnovovací paměti obrazu, libovolnou volbu počtu řádek textu a počtu znaků v řádce, jakož i libovolnou volbu atributů zobrazení.There are also known direct-link video blocks that use specialized integrated circuits of high integration. The disadvantage of this arrangement is not only that the high integration ICs are expensive and difficult to access, but also that they do not allow for the possible modification and extension of some functions, such as image refresh capacity, arbitrary number of lines of text and number of characters per line, and any display attribute option.
Nevýhodou známých videobloků je též náročná datová komunikace s nadřízeným mikropočítačem či minipočítačem, zejména v oblasti funkcí jako je poloha ukazovátka na obrazovce, rolování stránek alfanumerických textů nahoru a dolů a předávání atributů zobrazení do obnovovací paměti. Vyjmenované funkce jsou realizovány pokud jde o datové komunikace jednoduchým blokem pomocí paměti, která umožňuje značnou úsporu počtu datových komunikací a časového zatížení systémového mikroprocesorového bloku.The disadvantage of known video blocks is also the difficult data communication with the master microcomputer or minicomputer, especially in the field of functions such as the position of the pointer on the screen, scrolling the pages of alphanumeric text up and down and passing the display attributes to the refresh memory. The aforementioned functions are implemented with respect to single-block data communications by means of memory, which allows a significant reduction in the number of data communications and the time-consuming system microprocessor block.
Uvedené nedostatky odstraňuje zapojení videobloku barevného grafického rastrového displeje podle vynálezu. Podstata vynálezu spočívá v tom, že síťová synchronizační svorka zapojení je spojena se synchronizačním vstupem generátoru, jehož hodinový výstup je spojen s hodinovou frekvenční svorkou zapojení, s posouvacím vstupem posuvného registru a s citacím vstupem děliče počtu bodů. Pulsní výstup děliče počtu bodů je spojen s čítacím vstupem děliče počtu znaků, jehož pulsní výstup je spojen s řádkovou synchronizační svorkou zapojení a s čítacím vstupem děliče textové řádky.These drawbacks are overcome by the wiring of the video block of the color graphics raster display according to the invention. The principle of the invention is that the network synchronization terminal of the circuit is connected to the synchronization input of a generator whose clock output is connected to the clock frequency terminal of the circuit, to the shift input of the shift register and to the input of the point divider. The pulse output of the point divider is connected to the count input of the character divider, whose pulse output is connected to the line sync terminal of the wiring and to the count input of the text line divider.
Adresový výstup děliče textové řádky je spojen s posouvacím vstupem posuvného registru. Pulsní výstup děliče textové řádky je spojen s čítacím vstupem děliče stránky, jehož pulsní výstup je spojen se snímkovou synchronizační svorkou zapojení a s dělicím vstupem pomocného děliče.The address output of the text line divider is associated with the shift register shift input. The pulse output of the text line divider is coupled to the page divider count input, whose pulse output is coupled to the frame sync terminal of the wiring and to the auxiliary divider divider input.
Výstup pomocného děliče je spojen s frekvenčním vstupem prvního obrazového bloku, s frekvenčním vstupem druhého obrazového bloku a s frekvenčním vstupem třetího obrazového bloku, jehož obrazový výstup je spojen se třetí obrazovou výstupní svorkou zapojení. Třetí obrazová vstupní svorka zapojení je spojena s grafickým obrazovým vstupem třetího obrazového bloku, jehož alfanumerický obrazový vstup je spojen s alfanumerickým obrazovým vstupem druhého obrazového bloku, se sériovým výstupem posuvného registru a s alfanumerickým obrazovým vstupem prvního obrazového bloku, jehož obrazový výstup je spojen s první obrazovou výstupní svorkou zapojení.The output of the sub-splitter is coupled to the frequency input of the first image block, the frequency input of the second image block, and the frequency input of the third image block, the video output of which is connected to the third image output terminal of the circuit. The third video input terminal of the circuit is coupled to the video image input of the third image block whose alphanumeric image input is connected to the alphanumeric image input of the second image block, the shift register serial output and the alphanumeric image input of the first image block whose image output is associated with the first image output terminal wiring.
První grafická obrazová vstupní svorka zapojení je spojena s grafickým obrazovým vstupem prvního obrazového bloku, jehož ukazovátkový vstup je spojen s ukazovátkovým vstupem třetího obrazového bloku, s ukazovátkovým obrazovým výstupem bloku ukazovátka a s ukazovátkovým vstupem druhého obrazového bloku. Obrazový výstup druhého obrazového bloku je spojen se druhou obrazovou výstupní svorkou, jehož druhá grafická obrazová vstupní svorka je spojena s grafickým obrazovým vstupem druhého obrazového bloku.The first graphic image input terminal of the wiring is coupled to the graphic image input of the first image block, the pointer input of which is coupled to the pointer input of the third image block, the pointer image output of the pointer block, and the pointer input of the second image block. The image output of the second image block is coupled to a second image output terminal, the second graphic image input terminal of which is coupled to the graphic image input of the second image block.
Atributový vstup druhého obrazového bloku je spojen s atributovým vstupem prvního obrazového bloku, s atributovým vstupem třetího obrazového bloku a se sdruženým atributovým výstupem stránkové paměti, jejíž kódový výstup je spojen s kódovým vstupem paměti tvaru znaků. Skupinový adresový vstup stránkové paměti je spojen s adresovým výstupem adresového bloku, jehož první čtecí adresový vstup je spojen s adresovým výstupem děliče počtu znaků a se sloupcovým vstupem bloku ukazovátka.The attribute input of the second image block is coupled to the attribute input of the first image block, the attribute input of the third image block, and the associated attribute output of the page memory whose code output is associated with the code input of the character-shape memory. The group address input of the page memory is coupled to the address output of the address block, the first read address input of which is connected to the address output of the character divider and to the column input of the pointer block.
Řádkový vstup bloku ukazovátka je spojen s adresovým výstupem děliče stránky a se druhým čtecím adresovým vstupem adresového bloku, jehož modifikační vstup je spojen s modifikačním výstupem pomocné paměti. Ukazovátkový výstup pomocné paměti je spojen s ukazovátkovým vstupem bloku ukazovátka. Skupinový datový vstup pomocné paměti je spojen se skupinovou datovou vstupní svorkou zapojení a s datovým vstupem stránkové paměti, jejíž atributový vstup je spojen se skupinovým datovým výstupem pomocné paměti. Adresový vstup pomocné paměti je spojen se skupinovou adresovou vstupní svorkou zapojení aThe pointer input of the pointer block is coupled to the page divider address output and to the second read address of the address block whose modification input is coupled to the auxiliary memory modification output. The pointer output of the auxiliary memory is connected to the pointer input of the pointer block. The group data input of the auxiliary memory is connected to the group data input terminal of the wiring and to the data input of the page memory whose attribute input is connected to the group data output of the auxiliary memory. The auxiliary memory address input is connected to the group address input terminal of wiring a
Cs .J *£ i’ -* '-i se zápisovým adresovým vstupem adresového bloku.Cs .J * £ i ’- * '-i with the address entry write address.
Výhodou zapojení videobloku barevného grafického displeje podle vynálezu je jednoduchá datová komunikace s řídicím mikroprocesorovým . blokem displeje pro předávání dat k zobrazení, předávání atributů zobrazení, řízení pozice ukazovátka a řízení rolování zobrazovaných stránek.The advantage of connecting the video block of the color graphics display according to the invention is the simple data communication with the control microprocessor. a display block for passing data to display, passing display attributes, controlling pointer position, and controlling scrolling of displayed pages.
Výhodné je též současné využívání jedné sady děličů základní frekvence k získání synchronizačních signálů pro zobrazovací jednotku i k získání adres pro vytváření obrazu na stínítku.Also advantageous is the simultaneous use of one set of base frequency splitters to obtain synchronization signals for the display unit as well as to obtain the image forming addresses on the screen.
Další výhodou je možnost současného nebo odděleného zobrazováni alfanumerických textů a grafických útvarů podle volby buď v základní, nebo složené barvě. Výhodou zapojení je též to, že používá levných a běžně dostupných tuzemských součástek.Another advantage is the possibility of simultaneous or separate display of alphanumeric texts and graphic formations of choice in either basic or composite color. The advantage of the connection is also that it uses cheap and commonly available domestic components.
Příklad zapojení videobloku podle vynálezu je v blokovém schématu znázorněn na připojeném výkresu.An example of a video block according to the invention is shown in the block diagram in the attached drawing.
V příkladu konkrétního provedení je generátor 1 vytvořen jako LC Iaditeiný oscilátor, vybavený fázovým závěsem pro synchronizaci na síťovou frekvenci a slouží k vytváření základní hodinové frekvence, z níž se odvozují všechny další potřebné časové průběhy.In an example of a particular embodiment, the generator 1 is formed as an LC Iaditeine oscillator, equipped with a phase lock for synchronization to the line frequency, and serves to generate a base clock frequency from which all other necessary waveforms are derived.
Dělič 2 počtu bodů, dělič 3 počtu znaků, dělič 4 textové řádky, dělič 5 stránky a pomocný dělič 12 jsou stejné děliče, jsou vytvořeny jako vícestupňové binární děliče a dělí své vstupní frekvence příslušným dělicím poměrem. Adresový blok 6 je vytvořen jako soustava přepínacích logických obvodů pro přepínání adresy k vytváření obrazu a adresy k zápisu nových dat, s následujícím logickým sčítacím obvodem pro modifikaci adresy při rolování stránek.The point divider 2, the character divider 3, the text line divider 4, the page divider 5, and the auxiliary divider 12 are the same dividers, are formed as multistage binary dividers, and divide their input frequencies by the respective dividing ratio. The address block 6 is formed as a set of switching logic circuits for switching the image creation address and the new data write address, followed by a logic adder circuit to modify the address while scrolling pages.
Pomocná paměť 7 je vytvořena jako programovatelný paralelní mezistykový obvod s pamětí a více výstupy, s možností programového nastavení režimu a s možností adresové volby zápisu do příslušné části výstupní paměti. Blok 8 ukazovátka je vytvořen jako logický porovnávací obvod okamžité pozice paprsku a adresy a požadované pozice ukazovátka.The auxiliary memory 7 is formed as a programmable parallel interstage circuit with memory and multiple outputs, with the possibility of programmed mode setting and with the possibility of address selection writing to the appropriate part of the output memory. The pointer block 8 is formed as a logical comparison circuit of the current beam position and address and the desired pointer position.
Stránková pamět 9 je vytvořena jako rychlá datová paměť pro zápis i čtení kódů alfanumerických textů a atributů zobrazení těchto textů. Paměť 10 tvaru znaků je vytvořena jako paměť typu EPROM, která umožňuje čtení a případnou změnu obsahu po smazání a pro uchování jednotlivých znaků použité alfanumerické nebo semigrafické abecedy.The page memory 9 is formed as a fast data memory for writing and reading alphanumeric text codes and display attributes thereof. The character-shape memory 10 is formed as an EPROM, which allows reading and eventually changing the content after erasing and storing the individual characters of the alphanumeric or semigraphical alphabet used.
Posuvný registr 11 je vytvořen z klopných obvodů s možností paralelního vstupu pro zápis a s možností sériového výstupu.The shifting register 11 is formed from flip-flops with the possibility of parallel writing and serial output.
Všechny obrazové bloky 13, 14, 15 jsou stejné a jsou vytvořeny jako logické součtové a hradlovací obvody, které slouží pro vytváření kombinovaných obrazových signálů jednotlivých složek obrazu.All picture blocks 13, 14, 15 are the same and are constructed as logic sum and gating circuits, which serve to produce combined video signals of the individual components of the picture.
Zapojení videobloku barevného grafického rastrového displeje je provedeno následovně. Síťová synchronizační svorka 01 zapojení je spojena se synchronizačním vstupem 105 generátoru 1. Hodinový výstup 106 generátoru 1 je spojen s hodinovou frekvenční svorkou 02 zapojení, s posouvacím vstupem 112 posuvného registru 11 a s čítacím vstupem 21 děliče 3 poctu bodů, jehož pulsní výstup 22 je spojen s čítacím vstupem 31 děliče 3 počtu znaků.The connection of the video block of the color graphics raster display is done as follows. The mains synchronization terminal 01 is connected to the synchronization input 105 of generator 1. The clock output 106 of the generator 1 is connected to the clock frequency terminal 02 of the circuit, to the shift input 112 of the shift register 11 and to the counting input 21 of the point divider 3. with counting input 31 of the number divider 3.
Pulsní výstup 32 děliče 3 počtu znaků je socjen s řádkovou synchronizační svorkou 03 zapojení a s čítacím vstupem 41 děliče 4 textové řádky, jehož adresový výstup 43 je spojen s posouvacím vstupem 112 posuvného registru 11. Pulsní výstup 42 děliče 4 textové řádky je spojen s čítacím vstupem 51 děliče 5 stránky, jehož pulsní výstup 52 je spojen se snímkovou synchronizační svorkou 04 zapojení a s dělicím vstupem 121 pomocného děliče 12.The pulse output 32 of the character splitter 3 is coupled to the line sync terminal 03 and the count line input 41 of the text line divider 4, whose address output 43 is connected to the shift input 112 of the shift register 11. The pulse output 42 of the text line divider 4 is connected to the count input 51 of the page divider 5, whose pulse output 52 is connected to the frame synchronization terminal 04 and to the divider input 121 of the sub divider 12.
Výstup 122 pomocného děliče 12 je spojen s frekvenčním vstupem 131 prvního obrazového bloku 13, s frekvenčním vstupem 141 druhého obrazového bloků 14 a s frekvenčním vstupem 151 třetího obrazového bloku 15, jehož obrazový výstup 154 je spojen se třetí obrazovou výstupní svorkou 09 zapojení.The output 122 of the sub-splitter 12 is coupled to the frequency input 131 of the first image block 13, the frequency input 141 of the second image block 14, and the frequency input 151 of the third image block 15, the video output 154 of which is coupled to the third image output terminal 09.
Třetí obrazová vstupní svorka 010 zapojení je spojena s grafickým obrazovým vstupem 155 třetího obrazového bloku 15, jehož alfanumerický obrazový vstup 152 je spojen s alfanumerickým obrazovým vstupem 142 druhého obrazového bloku 14, se sériovým výstupem 113 posuvného registru 11 a s alfanumerickým obrazovým vstupem 132 prvního obrazového bloku 13.The third image input terminal 010 is coupled to the video image input 155 of the third image block 15, the alphanumeric image input 152 being coupled to the alphanumeric image input 142 of the second image block 14, the serial output 113 of the shift register 11 and the alphanumeric image input 132 of the first image block. 13.
Obrazový výstup 134 prvního obrazového bloku 13 je spojen s první obrazovou výstupní svorkou 05 zapojení, jehož první grafická obrazová vstupní svorka 06 je spojena s grafickým obrazovým vstupem 135 prvního obrazového bloku 13. Ukazovátkový vstup 133 prvního obrazového bloku 13 je spojen s ukazovátkovým vstupem 153 třetího obrazového bloku 15, s ukazovátkovým obrazovým výstupem 84 bloku 8 ukazovátka a s ukazovátkovým vstupem 143 druhého obrazového bloku 14, jehož obrazový výstup 144 je spojen se druhou obrazovou výstupní svorkou 07 zapojení.The video output 134 of the first picture block 13 is coupled to the first video output terminal 05 of the wiring whose first video input terminal 06 is connected to the video input 135 of the first video block 13. The pointer input 133 of the first video block 13 is connected to the pointer input 153 of the third 15, with the pointer image output 84 of the pointer block 8 and the pointer input 143 of the second image block 14, the video output 144 of which is connected to the second image output terminal 07 of the wiring.
Druhá grafická obrazová vstupní svorka 08 zapojení je spojena s grafickým obrazovým vstupem 145 druhého obrazového bloku 14, jehož atributový vstup 146 je spojen s atributovým vstupem 136 prvního obrazového bloku 13, s atributovým vstupem 156 třetího obrazového bloku 15, se sdruženým atributovým výstupem 93 stránkové paměti 9, jejíž kódový výstup 94 je spojen s kódovým vstupem 101 paměti 10 tvaru znaků.The second graphic image input terminal 08 of the circuit is coupled to the graphic image input 145 of the second image block 14, whose attribute input 146 is coupled to the attribute input 136 of the first image block 13, the attribute input 156 to the third image block 15, the associated attribute output 93. 9, whose code output 94 is connected to the code input 101 of the character-shape memory 10.
Skupinový adresový vstup 92 stránkové paměti 9 je spojen s adresovým výstupem 64 adresového bloku 6, jehož první čtecí adresový vstup 62 je spojen s adresovýmThe group address input 92 of the page memory 9 is connected to the address output 64 of the address block 6, whose first read address input 62 is connected to the address
234781 výstupem 33 děliče 3 počtu znaků a se sloupcovým vstupem 83 bloku 8 ukazovátka, jehož řádkový vstup 82 je spojen s adresovým výstupem 53 děliče 5 stránky a se druhým čtecím adresovým vstupem 63 adresového bloku 6.234781 the output 33 of the character divider 3 and the column input 83 of the pointer block 8, the line input 82 of which is connected to the address output 53 of the page divider 5 and to the second read address input 63 of the address block 6.
Modifikační vstup 61 adresového bloku 8 je spojen s modifikačním výstupem 72 pomocné paměti 7, jejíž ukazovátkový výstup 74 je spojen s ukazovátkovým vstupem 81 bloku 8 ukazovátka. Skupinový datový vstup 71 pomocné paměti 7 je spojen se skupinovou datovou vstupní svorkou 011 zapojení a s datovým vstupem 95 stránkové paměti 9, jejíž atributový vstup 91 je spojen se skupinovým datovým výstupem 73 pomocné paměti 7. Adresový vstup 75 pomocné paměti 7 je spojen se skupinovou vstupní svorkou 012 zapojení a se zápisovým adresovým vstupem 65 adresového bloku 6.The modifying input 61 of the address block 8 is connected to the modifying output 72 of the auxiliary memory 7, whose pointer output 74 is connected to the pointer input 81 of the pointer block 8. The group data input 71 of the auxiliary memory 7 is connected to the group data input terminal 011 and the data input 95 of the page memory 9, the attribute input 91 of which is connected to the group data output 73 of the auxiliary memory 7. wiring terminal 012 and write address input 65 of address block 6.
Zapojení pracuje následovně. V generátoru 1 se vytváří hodinová frekvence bodů rastrového zobrazení. Přes síťovou synchronizační svorku 01 zapojení přichází na synchronizační vstup 105 generátoru 1 síťová frekvence cca 50 Hz. Touto síťovou frekvencí se synchronizuje hodinová frekvence na hodinovém výstupu 106 generátoru 1, takže výsledný obraz na obrazovce je i při kolísání síťové frekvence naprosto klidný a nehybný. V děliči 2 počtu bodů se základní hodinová frekvence dělí číslem shodným s počtem bodů zobrazovací matice v horizontálním směru, takže výstupní frekvence na pulsním výstupu 22 děliče 2 počtu bodů je rovna frekvenci znaků v řádce textu. Tato frekvence se dále v děliči 3 počtu znaků dělí počtem znaků v textové řádce a v zatemnění, takže na pulsním výstupu 32 děliče 3 počtu znaků je již řádková frekvence rozkladu. Dělič 3 počtu znaků vytváří na svém adresovém výstupu 33 současně i adresu pozice znaku v textové řádce. Adresa pozice znaku v textové řádce se periodicky a synchronně mění s během paprsku po stínítku. Tato adresa přichází jednak na první čtecí adresový vstup 62 adresového bloku 6, kde slouží pro adresování stránkové paměti 9 při vytváření obrazu a dále přichází adresa pozice znaku v textové řádce na sloupcový vstup 83 bloku 8 ukazovátka, kde slouží k vytváření obrazového signálu ukazovátka. Řádková frekvence přichází dále na čítači vstup 41 děliče 4 textové řádky. V děliči 4 textové řádky se řádkové frekvence dále dělí tak, že na jeho pulsním výstupu 42 je již frekvence textových řádek. To proto, že dělič 4 textové řádky dělí řádkovou frekvenci číslem shodným s počtem řádek rozkladu v textové řádce. Frekvence textových řádek přichází přes citaci vstup 51 do děliče 5 stránky. V děliči 5 stránky se frekvence textové řádky dělí číslem shodným s počtem řádek textu na stránce. Na pulsním výstupu 52 děliče 5 stránky je snímková frekvence, která přechází na dělicí vstup 121 pomocného děliče 12. V pomocném děliči 12 se snímková frekvence dělí na frekvenci cca 3 Hz pro případné blikání obrazu. Takto vydělená snímková frekvence se vede na frekvenční vstup 131 prvního obrazového bloku 13, na frekvenční vstup 141 druhého obrazového bloku 14 a na frekvenční vstup 151 třetího obrazového bloku 15. Hodinová frekvenční svorka 02 zapojení, řádková synchronizační svorka 03 zapojení a snímková synchronizační svorka 04 zapojení slouží jednak k řízení barevné zobrazovací rastrové jednotky a jednak k synchronizaci řízení chodu spolupracujícího generátoru grafických obrazových signálů, který není na výkrese znázorněn. Ve stránkové paměti 9 se zaznamenávají a periodicky čtou data a atributy pro zobrazení alfanumerických textů jedné stránky. Přes skupinovou vstupní svorku 011 a přes datový vstup 95 stránkové paměti 9 vstupují do stránkové paměti 9 paralelní kódy znaků alfanumerického textu. Přes atributový vstup 91 se do stránkové paměti 9 zapisují bity atributů zobrazení. Jsou to bity barvy, blikání a bity inverzního zobrazení. Z kódového výstupu 94 stránkové paměti 9 přicházejí na kódový vstup 101 paměti 10 tvaru znaků údaje nutné pro adresování tvaru znaků. Podle kódu znaku nebo podle kódu mikro vektoru při semigrafickém režimu a v závislosti na čísle řádky rozkladu v rámci textové řádky se čte z paměti 10 tvaru znaků slovo odpovídající obrazu zobrazovaného znaku či mikrovektoru v příslušné řádce rozkladu. Sdružený atributový výstup 93 stránkové paměti 9 slouží k řízení všech tří obrazových bloků 13, 14, 15 přes jejich atributové vstupy 138, 146, 156 tak, aby výsledné obrazové signály jednotlivých základních barevných složek, to je červená, zelená a modrá, odpovídaly příslušným atributům. Skupinový adresový vstup 92 stránkové paměti 9 slouží k adresování stránkové paměti 9 ve všech možných režimech její činnosti. Je to při čtení pro vytváření obrazu, při zápisu nových dat, případně při rolování stránky nahoru či dolů. Pomocná paměť 7 slouží k příjmu a zapamatování různých typů dat, přicházejících z řídicího mikroprocesorového bloku, který není na výkresu znázorněn. Tato data přicházejí z mikroprocesorového bloku na skupinovou datovou vstupní svorku 011 zapojení a odtud na skupinový datový vstup 71 pomocné paměti 7. Jsou to konkrétně atributové informace, dále informace o barvě zobrazení výstupující ze skupinového datového výstupu 73 pomocné paměti 7; dále jsou to údaje o modifikaci adresy pro režim rolování, které vystupují přes modifikační výstup 72 pomocné paměti 7. Informace o adrese pozice ukazovátka na stínítku vystupují přes ukazovátkový výstup 74 pomocné paměti 7. Ukládání dat do jednotlivých částí pomocné paměti 7 se řídí přes její adresový vstup 75 ze skupinové vstupní svorky 012 zapojení. Řízení provádí mikroprocesorový blok, kte10 rý není na výkresu znázorněn. V adresovém bloku 6 se vytvářejí adresy pro stránkovou paměť 9 v různých režimech činnosti. Při vytváření obrazu, to je v aktivních řádcích a v aktivní části snímku se na adresový výstup 64 adresového bloku 6 propouštějí adresy pozice znaku v textové řádce přes první čtecí adresový vstup 62 adresového bloku 6 a adresa pozice textové řádky na stránce se propouští přes druhý čtecí adresový vstup 63 adresového bloku 6. Při zápisu nových dat do stránkové paměti 9 přicházejí tato nová data na zápisový adresový vstup 65 adresového bloku 6 a z jeho adresového výstupu 64 na skupinový adresový vstup 92 stránkové paměti 3. Při rolování stránky se aktivuje průchod modifikačního koeficientu přes modifikační vstup 61 adresového bloku 6. Modifikační koeficient se v binární sčítačce adresového bloku 6 trvale přičítá k okamžité adrese pro vytváření obrazu. Výsledkem této funkce je posun stránky obrazu o příslušný počet textových řádeik nahoru či dolů, což se nazývá rolování stránky. Blok 8 ukazovátka porovnává adresu žádané pozice, přivedenou na jeho ukazovátkový vstup 81, s okamžitou adresou znaku na obrazovce, která se přivádí na jeho sloupcový vstup 83 a na jeho řádkový vstup 82. Na základě tohoto porovnání vytváří blok 8 ukazovátka sériový obrazový signál ukazovátka, který se vede z jeho ukazovátkového obrazového výstupu 84 do tří obrazových bloků 13, 14, 15. V posuvném registru 11 se převádí údaje o obrysu znaku nebo o mikrovektoru z paralelní formy na sériovou. Tyto údaje přicházejí z obrazového výstupu 103 paměti 10 tvaru znaků na paralelní zápisový vstup 111 posuvného registru 11. V posuvném registru 11 se tento údaj paralelně zapíše s frekvencí základních hodin, které se přivádí ma jeho posouvací vstup 112. Z posuvného registru 11 tento údaj vychází ve formě sériového obrazového signálu přes sériový výstup 113 posuvného registru 11. Kombinovaný obrazový signál se skládá z alfanumerického a grafického signálu. Tento signál se vytváří v jednotlivých základních barevných složkách, to znamená v barvě červené, zelené a modré. Jednotlivé barevné složky tohoto signálu se vytvářejí v jednotlivých obrazových blocích 13, 14, 15. Jednotlivé barevné složky tohoto signálu se do videobloku přivádějí z odděleného generátoru grafických obrazových signálů, který není na výkrese znázorněn. Červená barevná složka přichází na první grafickou obrazovou vstupní svorku 06 zapojení a odtud na grafický obrazový vstup 135 prvního obrazového bloku 13. Zelená barevná složka se přivádí přes druhou grafickou obrazovou vstupní svorku 08 zapojení na grafický obrazový vstup 145 druhého obrazového bloku 14. Modrá barevná složka přichází z generátoru grafických obrazových signálů na třetí grafickou obrazovou vstupní svorku 010 zapojení a odtud na grafický obrazový vstup 155 třetího obrazového bloku 15. Jednotlivé základní barevné složky kombinovaného obrazového signálu vystupují ze zapojení přes příslušnou první až třetí obrazovou výstupní svorku 05, 07 a 09 zapojení a odtud se vedou do rastrové zobrazovací jednotky, která není na výkrese znázorněna. Všechny obrazové bloky 13, 14, 15 pracují stejně a proto pro názornost postačí popsat funkce prvního obrazového bloku 13 s tím, že analogicky pracuje též druhý obrazový blok 14 a třetí obrazový blok 15. Na alfanumerický obrazový vstup 132 prvního obrazového bloku 13 přichází sériový obrazový signál. Na ukazovátkový vstup 133 prvního obrazového bloku 13 přichází obrazový signál ukazovátka. Na frekvenční vstup 131 prvního obrazového bloku 13 přichází frekvence blikání cca 3 Hz. Přes atributový vstup 136 prvního obrazového bloku 13 vstupují do prvního obrazového bloku 13 signály atributů zobrazení, to je výběr základní barvy, signál inverzního či přímého zobrazení, signál klidného či blikavého svitu a signál uvolnění či blokování alfanumerického a grafického obrazového signálu. Uvedené signály řídí průchodnost logické sítě prvního obrazového bloku 13 tsk, že na jeho obrazovém výstupu 134 buď je, nebo není grafický obrazový signál, že tento signál se propouští přímo nebo inverzně a že průchod tohoto signálu se uvolňuje nebo blokuje v rytmu frekvence blikání. Na obrazovém výstupu 134 prvního obrazového bloku 13 se tak vytváří obrazový signál jedné barevné složky, například červené, výsledného obrazu. Přítomnost či nepřítomnost základních barevných složek na obrazovém výstupu 134 prvního obrazového bloku 13, na obrazovém výstupu 144 druhého obrazového bloku 14 a na obrazovém výstupu 154 třetího obrazového bloku 15 tak vytváří sedm možných výsledných barev obrazu, to je červená, zelená, modrá, fialová, žlutá, bledě modrá a bílá.The wiring works as follows. In the generator 1, the hourly frequency of the raster image points is created. The mains synchronization terminal 01 connects to the synchronization input 105 of generator 1 with a mains frequency of approximately 50 Hz. This network frequency synchronizes the clock frequency at the clock output 106 of the generator 1 so that the resulting image on the screen is absolutely calm and still even when the network frequency fluctuates. In the point count divider 2, the base clock frequency is divided by a number equal to the number of points of the display matrix in the horizontal direction, so that the output frequency at the pulse output 22 of the point divider 2 is equal to the frequency of characters in the line of text. This frequency is further divided by the number of characters in the text line and in the blackout in the number divider 3, so that the pulse output 32 of the number divider 3 already has a line frequency decomposition. At its address output 33, the character divider 3 also creates the character position address in the text line. The address position of a character in a text line changes periodically and synchronously with the beam over the screen. This address arrives at the first read address input 62 of the address block 6, where it is used to address the page memory 9 during image creation, and the address position character in the text line arrives at the column input 83 of the pointer block 8 to generate the pointer signal. The line frequency further comes at the counter input 41 of the text line divider 4. In the text line divider 4, the line frequencies are further subdivided so that the pulse output 42 already has the text line frequency. This is because the text line divider 4 divides the line frequency by a number equal to the number of digits lines in the text line. The frequency of the text lines comes through the citation input 51 into the page divider 5. In page divider 5, the text line frequency is divided by a number equal to the number of lines of text on the page. At the pulse output 52 of the page divider 5, the frame rate is passed to the divider input 121 of the sub-divider 12. In the sub-divider 12, the frame rate is divided into a frequency of about 3 Hz for possible image flicker. The thus divided frame rate is applied to the frequency input 131 of the first video block 13, the frequency input 141 of the second video block 14, and the frequency input 151 of the third video block 15. The clock frequency terminal 02 of the wiring, the line synchronization terminal 03 of wiring and the frame synchronization terminal 04 of wiring it serves both to control the color imaging raster unit and to synchronize the operation control of the cooperating graphical video signal generator, which is not shown in the drawing. The page memory 9 records and periodically reads data and attributes for displaying alphanumeric texts of one page. Parallel alphanumeric character codes are input to the page memory 9 via the group input terminal 011 and the data input 95 of the page memory 9. Display attribute bits are written to page memory 9 via attribute input 91. These are the color, flicker, and inverse display bits. From the code output 94 of the page memory 9, the code input 101 of the character-shape memory 10 receives data necessary for addressing the character-shape. According to the character code or micro-vector code in the semi-graph mode and depending on the digestion line number within the text line, a word corresponding to the image of the displayed character or microtector in the respective digestion line is read from the character-shape memory 10. The associated attribute output 93 of the page memory 9 serves to control all three image blocks 13, 14, 15 through their attribute inputs 138, 146, 156 so that the resulting video signals of the individual basic color components, i.e. red, green and blue, match the respective attributes . The group address input 92 of the page memory 9 serves to address the page memory 9 in all possible modes of its operation. This is when reading to create an image, writing new data, or scrolling the page up or down. The auxiliary memory 7 serves to receive and memorize various types of data coming from the control microprocessor block, which is not shown in the drawing. This data comes from the microprocessor block to the group data input terminal 011 and from there to the group data input 71 of the auxiliary memory 7. Specifically, the attribute information, the color information output from the group data output 73 of the auxiliary memory 7; furthermore, it is the address modification data for the scrolling mode that outputs through the modifying output 72 of the auxiliary memory 7. The address information of the pointer position on the screen exits through the pointer output 74 of the auxiliary memory 7. Data storage into individual parts of the auxiliary memory 7 is controlled via its address input 75 from group input terminal 012 wiring. The control is carried out by a microprocessor block not shown in the drawing. In address block 6, addresses for page memory 9 are created in different modes of operation. In image creation, that is, in the active rows and in the active portion of the image, the address output 64 of address block 6 is passed through the address position of the character in the text line through the first read address input 62 of the address block 6 and the address text line position on the page is passed through the second read. address entry 63 of address block 6. When new data is written to page memory 9, the new data arrives at write address input 65 of address block 6 and from its address output 64 to group address input 92 of page memory 3. When scrolling the page the modifying input 61 of the address block 6. The modifying coefficient in the binary adder of the address block 6 is permanently added to the instant image creation address. The result of this function is to move the image page up or down by the appropriate number of text lines, which is called page scrolling. The pointer block 8 compares the address position address applied to its pointer input 81 with the instant on-screen address of the character being fed to its column input 83 and its line input 82. Based on this comparison, the pointer block 8 produces a serial video signal of the pointer, which is fed from its pointer image output 84 to three image blocks 13, 14, 15. In the shift register 11, the contour outline data or the microvector data are converted from parallel to serial. These data come from the image output 103 of the character-shaped memory 10 to the parallel write input 111 of the shift register 11. In the shift register 11 this data is written in parallel with the base clock frequency being fed to its shift input 112. in the form of a serial video signal through the serial output 113 of the shift register 11. The combined video signal consists of an alphanumeric and a graphic signal. This signal is generated in the individual basic color components, that is, in the colors red, green and blue. The individual color components of this signal are formed in the individual video blocks 13, 14, 15. The individual color components of this signal are fed to the video block from a separate video signal generator, not shown in the drawing. The red color component arrives at the first graphic image input terminal 06 of the wiring and from there to the graphic image input 135 of the first image block 13. The green color component is fed via the second graphic image input terminal 08 of the wiring to the graphic image input 145 of the second image block 14. it comes from the video image generator to the third video image input terminal 010 and from there to the video image input 155 of the third video block 15. The individual basic color components of the combined video signal exit the wiring through the respective first to third video output terminals 05, 07 and 09 and from there to a raster display unit, not shown in the drawing. All the picture blocks 13, 14, 15 work the same and therefore it is sufficient to describe the functions of the first picture block 13, with the second picture block 14 and the third picture block 15 working analogously. signal. At the pointer input 133 of the first picture block 13, a video signal of the pointer comes. A flicker frequency of about 3 Hz is received at the frequency input 131 of the first image block 13. Through the attribute input 136 of the first image block 13, the image attribute signals, i.e., the base color selection, the inverse or direct display signal, the steady-state flicker signal, and the alphanumeric and graphical image signal release signal are input into the first image block 13. Said signals control the throughput of the logical network of the first video block 13, that its video output 134 either has or is not a graphic video signal, that this signal is passed directly or inversely, and that the passage of this signal is released or blocked in rhythm of flicker. The image output 134 of the first image block 13 thus produces an image signal of one color component, e.g. red, of the resulting image. Thus, the presence or absence of the basic color components at the image output 134 of the first image block 13, at the image output 144 of the second image block 14, and at the image output 154 of the third image block 15 produces seven possible resulting colors of the image, red, green, blue, violet, yellow, pale blue and white.
Vynálezu se využije ve všech alfanumerických a grafických barevných displejích rastrového typu, řízených mikroprocesorovým blokem a s odděleným generátorem grafických obrazových signálů při vytváření interaktivních grafických pracovišť v automatizační a výpočetní technice.The invention will be utilized in all alphanumeric and graphical color displays of the raster type, controlled by a microprocessor block and with a separate graphical video signal generator, to create interactive graphics workstations in automation and computing.
Claims (1)
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS440582A CS234764B1 (en) | 1982-06-14 | 1982-06-14 | Colour graphic raster display's videoblock connextion |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS440582A CS234764B1 (en) | 1982-06-14 | 1982-06-14 | Colour graphic raster display's videoblock connextion |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS234764B1 true CS234764B1 (en) | 1985-04-16 |
Family
ID=5386717
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS440582A CS234764B1 (en) | 1982-06-14 | 1982-06-14 | Colour graphic raster display's videoblock connextion |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS234764B1 (en) |
-
1982
- 1982-06-14 CS CS440582A patent/CS234764B1/en unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US3771155A (en) | Color display system | |
| US4228430A (en) | CRT Display apparatus with changeable cursor indicia | |
| EP0387550B1 (en) | Display control device | |
| US4117469A (en) | Computer assisted display processor having memory sharing by the computer and the processor | |
| US4837564A (en) | Display control apparatus employing bit map method | |
| US5266932A (en) | Vertical scrolling address generating device | |
| US4868554A (en) | Display apparatus | |
| US4769637A (en) | Video display control circuit arrangement | |
| US4679027A (en) | Video display control unit | |
| CS234764B1 (en) | Colour graphic raster display's videoblock connextion | |
| JPS6217833Y2 (en) | ||
| US4780708A (en) | Display control system | |
| KR100329942B1 (en) | Circuit for controlling character display | |
| EP0175499A2 (en) | Display system for computers | |
| JP3003734B2 (en) | Display control device | |
| EP0242139A2 (en) | Display controller | |
| JPS648337B2 (en) | ||
| KR820001854B1 (en) | Display character shaping circuit of CRT terminal equipment | |
| KR100480559B1 (en) | On-screen-displayer comprising color blinking function | |
| CA1106072A (en) | Display processor | |
| JPS6239892A (en) | color display device | |
| KR890003402Y1 (en) | Double width display circuit by character | |
| KR890001794B1 (en) | Code redundancy display circuit | |
| JPH01112284A (en) | Data processing | |
| JPH0983886A (en) | Character video signal generator |