CS227166B1 - Pulse generator circuitry - Google Patents
Pulse generator circuitry Download PDFInfo
- Publication number
- CS227166B1 CS227166B1 CS817181A CS817181A CS227166B1 CS 227166 B1 CS227166 B1 CS 227166B1 CS 817181 A CS817181 A CS 817181A CS 817181 A CS817181 A CS 817181A CS 227166 B1 CS227166 B1 CS 227166B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- capacitor
- transistor
- diode
- pulse generator
- terminal
- Prior art date
Links
- 239000003990 capacitor Substances 0.000 claims description 13
- 230000007704 transition Effects 0.000 claims description 2
- 230000001419 dependent effect Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000005265 energy consumption Methods 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 239000013589 supplement Substances 0.000 description 1
Landscapes
- Pulse Circuits (AREA)
Description
Vynález se týká zapojeni generátoru impulsů, u kterého se řeší generování výstupního impulsu při maximu vstupního průběhu.The invention relates to the connection of a pulse generator in which the generation of an output pulse at the maximum input waveform is solved.
Dosud známé generátory impulsů, závislé na vstupním- napětí, odvozují výstupní impuls srovnáním napětí na kondensátoru, nabíjeného přes odpor, s napětím na odporovém děliči nebo na jiném referenčním zdroji. Nastavení úhlu zpoždění výstupního impulsu za zvoleným bodem vstupního průběhu vykazuje nežádoucí frekvenční závislost.The prior art input voltage-dependent pulse generators derive the output pulse by comparing the voltage on the capacitor, charged through the resistor, with the voltage on the resistor divider or other reference source. Adjusting the output pulse delay angle beyond the selected point of the input waveform has an undesirable frequency dependence.
Výše uvedené nedostatky jsou odstraněny zapojením generátoru impulsů podle vynálezu, jehož podstatou je zapojení prvního kondensátoru, první diody a druhého kondensátoru v sérii mezi vstupní svorku a referenční svorku, přičemž paralelně k první diodě je připojen přechod báze — emitor prvního tranzistoru, jehož kolektor je připojen k výstupní svorce.The above drawbacks are overcome by connecting a pulse generator according to the invention, which comprises connecting a first capacitor, a first diode and a second capacitor in series between an input terminal and a reference terminal, with a base-emitter of the first transistor connected to the collector connected in parallel. to the output terminal.
Umístění přechodu prvního tranzistoru mezi první kondensátor a druhý kondensátor umožňuje odvození výstupního impulsu v maximu vstupního průběhu přímo z principu a nevyžaduje žádné nastavení. Jednoduché zapojení je v širokém pásmu frekvenčně nezávislé a má zanedbatelnou vlastní spotřebu činné energie.Placing the transition of the first transistor between the first capacitor and the second capacitor allows deriving the output pulse at the maximum input waveform directly from the principle and requires no adjustment. Simple wiring is frequency independent in a wide range and has negligible inherent active energy consumption.
Na připojených výkresech jsou znázorněny dva příklady zapojení generátoru impulsů podle vynálezu a časový diagram vstupního a výstupního napětí.The accompanying drawings show two examples of the pulse generator connection according to the invention and a timing diagram of the input and output voltages.
Mezi první svorku 11 a referenční svorku 13 jsou v sérii zapojeny první kondensátor 1, první dioda 2 a druhý kondensátor 3, přičemž paralelně k první diodě 2 je připojen přechod báze emitor prvního tranzistoru 4, jehož kolektor je připojen k výstupní svorce 12. Na obr. 2 je výše popsaný obvod, podle obr. 1, doplněn prvními odporem 5 zapojeným mezi první kondensátor 1 a první diodu 2; druhou diodou 6 zapojenou mezi uzel prvního kondensátoru 1 a prvního odporu 5 a referenční svorku 13; druhým tranzistorem 7 tvořícím- s prvním tranzistorem 4 doplňkový klopný obvod; druhým odporem 8 zapojeným v sérii s třetím odporem 9 mezi výstupní svorku 13 a emitor druhého tranzistoru 7; a konečně čtvrtými odporem 10 zapojeným mezi kolektor prvního tranzistoru 4 a referenční svorku 13. Obr. 3 znázorňuje průběh vstupního napětí ul a výstupního napětí u2 v závislosti na čase t.Between the first terminal 11 and the reference terminal 13 are connected in series a first capacitor 1, a first diode 2 and a second capacitor 3, and in parallel to the first diode 2 a base junction emitter of the first transistor 4 is connected whose collector is connected to the output terminal 12. 2, the circuit described above, according to FIG. 1, is supplemented by a first resistor 5 connected between the first capacitor 1 and the first diode 2; a second diode 6 connected between the node of the first capacitor 1 and the first resistor 5 and the reference terminal 13; a second transistor 7 forming, with the first transistor 4, an additional flip-flop; a second resistor 8 connected in series with a third resistor 9 between the output terminal 13 and the emitter of the second transistor 7; and finally a fourth resistor 10 connected between the collector of the first transistor 4 and the reference terminal 13. FIG. 3 shows the course of the input voltage u1 and the output voltage u2 as a function of time t.
Přivede-li se mezi vstupní svorku 11 a referenční svorku 13 vstupní napětí ul sinusového průběhu, má výstupní napětí u2 mezi kolektorem prvního tranzistoru 4 a referenční svorkou 13 charakter impulsů s ná227166 běžnou hranou v maximu vstupního napětí ul. Při nárůstu vstupního napětí ul se nabíjí druhý kondensátor 3 přes první dioduIf an input voltage ul of the sinusoidal waveform is applied between the input terminal 11 and the reference terminal 13, the output voltage u2 between the collector of the first transistor 4 and the reference terminal 13 is pulsed with a common edge at the maximum input voltage ul. a second capacitor 3 via a first diode
2. Jeho náboj je vybíjen do zátěže připojené ke kolektoru prvního tranzistoru 4 po změně derivace vstupního napětí ul. V praxi je žádoucí zapojení podle obr. 1 doplnit druhou diodou 6, příkladně zapojenou mezi uzel prvního kondensátoru 1 a první diody 2 za účelem vyloučení funkce v inversním směru podle čárkovaného průběhu na obr.Its charge is discharged to the load connected to the collector of the first transistor 4 after changing the derivative of the input voltage ul. In practice, it is desirable to supplement the circuit shown in Fig. 1 with a second diode 6, for example connected between the node of the first capacitor 1 and the first diode 2 in the inverse direction according to the broken line in FIG.
3. Zapojením druhého tranzistoru 7 se docílí zvýšení strmosti náběžné hrany výstupních impulsů, přičemž první až čtvrtý odpor zlepšují režim polovodičů, zvyšují odolnost narušení a umožňují definovat časovou konstantu doběhu impulsu.3. The connection of the second transistor 7 increases the steepness of the leading edge of the output pulses, while the first to fourth resistors improve the semiconductor mode, increase the tamper resistance, and define the pulse deceleration time constant.
Gásti zapojení je možno integrovat, tranzistory nahradit součástkou odpovídající struktury, příkladně dvoubázovou diodou. Využití vynálezu je výhodné při buzení logických ferotranzistorových nebo tyristorových obvodů.The wiring parts can be integrated, the transistors can be replaced by a component of the corresponding structure, for example a two-phase diode. The use of the invention is advantageous in driving logic ferro-transistor or thyristor circuits.
Claims (1)
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS817181A CS227166B1 (en) | 1981-11-06 | 1981-11-06 | Pulse generator circuitry |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS817181A CS227166B1 (en) | 1981-11-06 | 1981-11-06 | Pulse generator circuitry |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS227166B1 true CS227166B1 (en) | 1984-04-16 |
Family
ID=5431918
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS817181A CS227166B1 (en) | 1981-11-06 | 1981-11-06 | Pulse generator circuitry |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS227166B1 (en) |
-
1981
- 1981-11-06 CS CS817181A patent/CS227166B1/en unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4208595A (en) | Substrate generator | |
| US3701954A (en) | Adjustable pulse train generator | |
| US4370569A (en) | Integratable single pulse circuit | |
| CS227166B1 (en) | Pulse generator circuitry | |
| US3417266A (en) | Pulse modulator providing fast rise and fall times | |
| SU758497A1 (en) | Variable amplitude pulse shaper | |
| US4554464A (en) | Propagation delay generator | |
| SU363188A1 (en) | PULSE BRIDGE GENERATOR | |
| US4633096A (en) | High current diode pulse modulator | |
| SU403037A1 (en) | PULSE FORMER | |
| SU618836A1 (en) | Multivibrator | |
| JPS6243367B2 (en) | ||
| SU1162034A1 (en) | Logical level converter | |
| SU486461A1 (en) | Pulse shaper | |
| JPH0438590Y2 (en) | ||
| SU443463A1 (en) | Pulse generator | |
| RU2028724C1 (en) | Former of saw-tooth pulses of double frequency | |
| US4644183A (en) | Pulse generator circuit | |
| SU712929A1 (en) | Driven multivibrator | |
| SU1746519A1 (en) | Pulse shaper | |
| SU1767695A2 (en) | Bipolar pulse former | |
| JPH01151315A (en) | Pulse signal input circuit | |
| JPS63261919A (en) | Edge detection circuit | |
| SU403033A1 (en) | SINGLE VIBRATOR | |
| SU953710A2 (en) | Pulse shaper |