CS214459B1 - Zapojení generátoru posloupností oasových intervalů - Google Patents

Zapojení generátoru posloupností oasových intervalů Download PDF

Info

Publication number
CS214459B1
CS214459B1 CS518579A CS518579A CS214459B1 CS 214459 B1 CS214459 B1 CS 214459B1 CS 518579 A CS518579 A CS 518579A CS 518579 A CS518579 A CS 518579A CS 214459 B1 CS214459 B1 CS 214459B1
Authority
CS
Czechoslovakia
Prior art keywords
output
input
gate
counter
control pulse
Prior art date
Application number
CS518579A
Other languages
English (en)
Inventor
Igor Holub
Antonin Trojanek
Original Assignee
Igor Holub
Antonin Trojanek
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Igor Holub, Antonin Trojanek filed Critical Igor Holub
Priority to CS518579A priority Critical patent/CS214459B1/cs
Publication of CS214459B1 publication Critical patent/CS214459B1/cs

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Řízení programovanýoh procesů, například řízení elektrochemických analytiokýoh postupů. Pro generování vSech intervalů časových posloupnosti je využití pouze jediného čítače a každému intervalu příaluií pouze komparátor, Vlivem toho jsou ostatní logioké obvody jednoduohá, běžná. Vynálezem je vyřeěen problém snadné nastavitelnosti, přesnosti, reprodukovatelnostl a časové stálosti, universálnosti nastavení a dobrá spolehlivosti časovýoh intervalů. Podstatou generátoru podle vynálezu je zapojení, vytvořená ze zdroje řídíoíeh impulsů se 4 výstupy, jejichž aktivní hrany jsou navzájem časově posunuty, dále z hlavního čítače, z vícenásobného křížového přepínače, ze sady komparátorů, z programového čítače s dekodérem, z jednoho součtového hradla, ze dvou součinových hradel a z bistabilního klopného obvodu.

Description

Vynález ae týká zapojení generátoru posloupností časových intervalů, které je použitelné pro řízení různých programovaných procesů, například pro řízení elektrochemických analytických postupů.
Známá zapojení lze rozdělit v podstatě do tří skupin. V první skupině jsou dosud známá zapojení generátoru posloupností časových intervalů vytvořena sadou monostabilních klopných obvodů, které jsou buď zapojeny v sérii, to znamená, že výstupním impulsem každého obvodu je vždy spuštěn následující monostabilní klopný obvod, nebo jsou zapojeny paralelně, to znamená, že všechny obvody jsou spouštěny současně, ale jejich.nastavení neliší dobou trvání nestabilního stavu, nebo třetím způsobeta, který je kďmbinací obou předchozích způsobů.
f-^—^^^Ve^druhé' sMpině* ztóttýOh^^JjOjShí^^irďu^ jedhÓtTive 'Sašové TnťěřváXý určený* dobou, potřebnou pro naplnění čítače s volitelnou, tj. nastavitelnou citaci. kaj>£,qitou, tpříčem£ ' pro každý nastavovaný interval je určen jeden čítač. Tyto elementární čítače mohou být opět, tak jako v předchozím případě, řazeny sériově a/nebo paralelně.
zSP9á®ní, jež využívají různých typů počítačů. Jednotlivé časové intervaly jsou přitom zíslcávány^na^ř^kl^d^ykliokým prováděním určitého početného výkonu o známé délce trvání, to znamená, že oasové intervaly jsou potom dány počtem naprogramovaných cyklů.
reprodukovatelnosti, jako^,p
Λ ' Hspolehlivosti ve srovnání Sse
Známá zapojení první skupiny Vykazují hlavní nevýhody, které spočívají jednak v obtížné nastavitelnosti jednotlivých Časových intervalů, dále v jejich menší přesnosti a ,r '''J! j I I i (íM-W/íí/mb. , (r;-s;ioo*í'r rf»v,fi(svofn:9v.;fto'«r insxiýi '•~ové Čfálohti, V menší ui^·^ i la * ' ......
“***íí apojg$ími jež využívají digitálních principů. .ňqoin íiavvuaač ůlavx.-iaízi JneSv .jí‘í
K těmto zapojení a,'kfc ΒΓ1ΣJ l dÍ8ltálníChΛ««σ skupině, která jiayjHšik.e ςοησΚϊδκ.γ áěyy/iiodná, protoaej přio/Ievou realizaci potřebují velký/ > · : ‘ ’ r .....
počet programoyatjeknýpl t—ěá rdjvný pt>S%u nastavovaných časových inťeřváíůj 'p^ďtůW^žažÚ | S i ' -- , . . jí:.. i. í i' dý z čítačů je v coléta ,£&^$Η’ίί vy»|ž±tj pouze jednou. Proto jsouj(£ealizacefzepo.j,?.nÁ>; skupiny příliš nákladná. J; i ΰ-‘> ·. ··/>·.., - , ' -íí ,14.->m
Zapojení ve jjřetí skupině vyžadují však ještě vyšší náklady při realí^Cji. Ta,t.o a,a-., pojení, která využívají počítačů!, lze považovat za úplnou degradaci zařízení výpočetníΛίpouze v těch‘případeóft,-/ řdý^žotíSÍ^ý^pďčítáč'píttí techniky a jejich využití lze zároveň jiné, výžpamijejší úkplý^jšo! ηθ^ j® svou podstatou určejn. . j, ( ... j . «, .
Nevýhody výše uvedeních řešení5odstraňuje zapojení generátoru posloupností časových 'f j Ϊ i...'.,,’ . i !!. '.i):.! I:'5<i 4-, 1.' · t ' ·')>' ' .1 - 1 - -.1 intervalů podle vynálezu·,';’jehož podstatou je, že je .yytyo£,enq( zdroje ^ídicíph impulsů, . jehož první výstup je spojen se vstupem čítaných impulsů hlavwfiio.-číítač·.,·jehcíž-ieouhor' výstupů j* spojen se souborem vstupů vícenásobného křížovéhopřepínače. Ténto víeeňiásobttý křížový přepínač je spojen se souborem prvních vstupů sady komparátorů, zatímco soubor druhých vstupů sady komparátorů je spojen se souborem výstupů programového čítače s dekodérem. Soubor výstupů sady komparátorů je spojen se souborem vstupů hradla pro vytvoření logického součtu, přičemž výstup tohoto hradla pro vytvoření logického součtu je spójen ;
214 459 ee řídicím vstupem prvního hradla pro vytvoření logického součinu, je spojen se druhým výstupem zdroje řídicích impulsů, zatímco výstup prvního hradla pro vytvoření logického součinu je spojen s prvním vstupem bistabilního klopného obvodu, jehož výstup je spojen s prvním vstupem druhého hradla pro vytvoření logického součinu, jehož druhý vstup je spojen se třetím výstupem zdroje řídicích impulsů a jehož výstup je spojen s nulovacím vstupem hlavního čítače a jednak se vstupem čítaných impulsů programového čítače s dekodérem. čtvrtý výstup zdroje řídicích impulsů je spojen se vstupem pro nulování bistabilního klopného obvodu.
Hlavní výhodou zapojení podle vynálezu, které se nejvíce blíží zapojení podle druhé skupiny známých zapojení, je skutečnost, že pro generování všech intervalů časových posloupností je využito pouze jediného čítače a každému intervalu přísluší pouze komparátor, zatímco ostatní logické obvody jsou technicky jednoduché, běžné, nejsou tudiž nákladné. Proto je v souhrnu celé zapojení a zařízení podle vynálezu ekonomicky výhodnější než známá dosavadní řešení, což zejména vynikne při generování většího počtu intervalů.
Dalšími výhodami zapojení nodle vynálezu je snadná nastavitelnost jednotlivých časových intervalů, jejich dostatečná přesnost, reprodukovatelnost a časová stálost, universálnost nastavení a dobrá spolehlivost.
Zapojení generátoru posloupnosti časových intervalů je znázorněno na připojeném výkresu.
Řídicím členem celého zapojení je zdroj 1 řídicích impulsů, které na výstupech 11. 12. 13. 14 jsou postupně proti sobě navzájem posunuty v pořadí vpředu uvedeném. Aktivní hrany tj. náběžné nebo sestupné hrany, těchto impulsů jsou rovněž navzájem časově posunuty. První výstup 11 zdroje 1 řídicích impulsů je soojen s prvním vstupem 21. tj. se vstupem čítaných impulsů hlavního čítače £. Soubor 23 výstupů hlavního čítače 2 je spojen se souborem 31 vstupů vícenásobného křížového přepínače £ ve funkci programovacího pole. Soubor 32 výstupů vícenásobného křížového přepínače £ je spojen se souborem prvních vstupů sady 4 komparátorů. Soubor druhých vstupů sady £ komparátorů je spojen se souborem 51 výstupů programového čítače £ s dekodérem, Sada výstupů sady 4 komparátorů je spojena se sadou 6£ vstupů hradla £ pro vytvoření logického součtu, jehož výstup 62 je spojen se řídicím vstupem 71 prvního hradla £ pro vytvoření logického součinu, jehož druhý vstup 73 je spojen se druhým výstupem 12 zdroje 1 řídicích impulsů. Výstup 72 prvního hradla 7 je spojen s prvním vstupem 81 bistabilního klopného obvodu 8, jehož výstup 82 je spojen s prvním vstupem 21 druhého hradla £ pro vytvoření logického součinu, jehož druhý vstup 93 je spojen se třetím výstupem 13 zdroje £ řídicích impulsů a jehož výstup 92 je spojen jednak s nulovacím vstupem 22 hlavního čítače 2, jednak se vstupem 52 čítaných impulsů programového čítače £ s dekodérem, čtvrtý výstup 14 zdroje £ řídicích impulsů je spojen se druhým vstupem 83 pro nulování bistabilního klopného obvodu 8,
Zdroj 1 řídicích impulsů vytváří na svých výstupech 11. £2, 13 a 14 cyklickou posloupnost řídicích impulsů, jejichž všechny aktivní, tj. řídicí hrany jsou navzájem čabovš posunuty. Každý první impuls z této posloupnosti na prvním výstupu 11 je registro214 459 ván hlavním čítačem 2, jehož obaah se tím zvýší o jednotku. Výstupní signál programového čítače 2 s dekodérem, který je na jednom ze souboru 51 jeho výstupů, aktivuje prostřednictvím jednoho ze sady vstupů jeden ze sady £ komparátorů. Vstup příslušný tomuto jednomu komparátorů ze sady £ je připojen k souboru 32 výstupů vícenásobného křížového přepínače 2 a takto spojen se zvolenou kombinací v souboru 31 vstupů vícenásobného křížového přepínače 2» přičemž soubor 31 vstupů vícenásobného křížového přepínače 2 3® SP°“ jen se souborem 23 výstupů hlavního čítače 2· J® tedy vstup jednoho komparátorů ze sady £ spojen se zvolenou kombinaeí v souboru 23 výstupů hlavního čítače 2t která představuje nastavený časový interval, odměřovaný od doby, kdy byl hlavní čítač 2 naposledy vynulován. Jakmile obsah čítače 2 dosáhne kombinace logických stavů, nastavené vícenásobným křížovým přepínačem 2 na vstupech dotyčného komparátorů ze sady £, dojde ke změně logické úrovně na výstupu tohoto komparátorů, která se přes hradlo £ pro vytváření logického součtu převede na řídicí vstup 71 prvního hradla 2 Pr° vytvoření logického součinu, dále po příchodu druhého řídicího impulsu ze druhého výstupu 12 zdroje X řídicích impulsů na druhý vstup 73 prvního hradla 2 s® tato změna přenese přes výstup 72 prvního hradla 2 na první vstup 81 bistabilního klopného obvodu 8, takže dojde k jeho překlopení. Následkem toho se otevře druhé hradlo 2 pro vytvoření logického součinu signálem z výstupu 82 bistabilního klopného obvodu 8 a řídicím imnulsem ze třetího výstupu 13 zdroje X řídicích impulsů. Výstupní impuls na výstupu 92 druhého hradla 2 jednak vynuluje hlavní čítač 2, jednak zvýší obsah programového čítače 2 o jednotku, takže prostřednictvím následujícího výstupu ze souboru 51. tj, z jeho dekodéru, je aktivován následující komparátor ze sady £,-určený pro odměření dalšího nastaveného intervalu.
Posledním řídicím impulsem ze čtvrtého výstupu 14 zdroje χ řídicích impulsů je vynulován bistabilní klopný obvod 8, takže celý popsaný cyklus se může opakovat pro následující, vícenásobným křížovým přepínačem nastavený časový intervali Po uplynutí posledního časového intervalu se bud celý cyklus opakuje, když je tento interval nastaven obvyk-: lým způsobem, nebo se celý cyklus ukončí, jestliže je poslední komparátor ze sady £ blokován například přivedením signálu logické nuly na některý z jeho vstupů.
Protože jednotlivé časové intervaly získané popsaným způsobem lze pomocí jednoduchého logického obvodu pro vytvoření logického součtu libovolně spojovat ve větší celky, lze zapojení podle vynálezu po jednoduché úpravě využívat také pro vytváření libovolně navzájem se překrývajících časových intervalů.

Claims (1)

  1. PŘEDMĚT VYNÁLEZU
    Zapojení generátoru posloupností časových intervalů, které je použitelné pro řízení řůznýoh programovaných procesů, například pro řízení elektrochemických analytických postupů, vyznačené tím, že je vytvořeno ze zdroje (l) řídicích impulsů, jehož první výstup (ll) je spojen se vstupem (21) čítaných impulsů hlavního čítače (2), jehož soubor (23) vý
    214 459
    1 >
    stupů je spojen se souborem (3l) vstupů vícenásobného křížového přepínače (3) a tento vícenásobný křížový přepínač (3) je spojen se souborem prvních vstupů sady (4) komparátorů, zatímco soubor druhých vstupů sady (4) komparátorů je spojen se souborem (51) výstupů programového čítače (5) s dekodérem, dále je soubor výstupů sady (4) komparátorů spojen se souborem (6l) vstupů hradla (6) pro vytvoření logického součtu, přičemž výstup (62) tohoto hradla (6) pro vytvoření logického součtu je spojen se řídicím vstupem (7Í) prvního hradla (7) pro vytvoření logického součinu, jehož druhý vstup (73) je spojen s druhým výstupem (l2) zdroje (l) řídicích impulsů, zatímco výstup (72) prvního hradla (7) pro vytvoření logického součinu je spojen s prvním vstupem (8l) bistabilního klopného obvodu (8), jehož výstup (82) je spojen s prvním vstupem (9l) druhého hradla (9) pro vytvoření logického součinu, jehož druhý vstup (93) je spojen se třetím výstupem (l3) zdroje (l) řídicích impulsů, jehož výstup (92) je spojen s nulovacím vstupem (22) hlavního čítače (2) a se vstupem (52) čítaných impulsů programového čítače (5) s dekodérem, a konečně čtvrtý výstup (14) zdroje (l) řídicích impulsů je spojen se vstupem (83) pro nulování bistabilního klopného obvodu (8).
CS518579A 1979-07-25 1979-07-25 Zapojení generátoru posloupností oasových intervalů CS214459B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS518579A CS214459B1 (cs) 1979-07-25 1979-07-25 Zapojení generátoru posloupností oasových intervalů

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS518579A CS214459B1 (cs) 1979-07-25 1979-07-25 Zapojení generátoru posloupností oasových intervalů

Publications (1)

Publication Number Publication Date
CS214459B1 true CS214459B1 (cs) 1982-04-09

Family

ID=5396251

Family Applications (1)

Application Number Title Priority Date Filing Date
CS518579A CS214459B1 (cs) 1979-07-25 1979-07-25 Zapojení generátoru posloupností oasových intervalů

Country Status (1)

Country Link
CS (1) CS214459B1 (cs)

Similar Documents

Publication Publication Date Title
EP0294759A2 (en) Timing generator for producing a multiplicity of timing signals
CS214459B1 (cs) Zapojení generátoru posloupností oasových intervalů
US3213428A (en) Sequential testing system
US3519932A (en) Pulse width measuring apparatus
US3125750A (en) Clock pulses
ES296373A1 (es) Dispositivo convertidor tiempo-amplitud
US3395348A (en) System for determining lowest voltage in a plurality of channels operable even when more than one channel has the same minimum voltage
SU1488794A1 (ru) Генератор случайного процесса
SU919090A1 (ru) Устройство дл контрол работы счетчика с потенциальными выходами
RU2022455C1 (ru) Формирователь последовательности временных интервалов и пауз между ними
SU640323A1 (ru) Амплитудный анализатор
SU390501A1 (ru) Способ измерения длительности однократных временных интервалов
Hutchinson et al. A transistorized ring scaler of resolving time 0.3 μs
SU1587501A1 (ru) Генератор нестационарного случайного импульсного процесса
US2977577A (en) Intelligence storage equipment
SU620022A1 (ru) Устройство дл контрол триггеров
SU1003025A1 (ru) Программно-временное устройство
SU898409A1 (ru) Распределитель импульсов
SU399820A1 (ru) Цифровой измеритель времени задержки линий передачи сигналов
SU579637A1 (ru) Устройство дл моделировани механических нагрузок
SU930620A2 (ru) Устройство управл емой задержки импульсов
SU811204A1 (ru) Временное программное устройство
SU920628A1 (ru) Устройство дл измерени временных интервалов
SU1653140A1 (ru) Устройство дл формировани последовательностей импульсов
KR930000347Y1 (ko) 카운터 회로