CS213009B1 - Connection of the switch over of the frequency separator with dividing relation one and ten - Google Patents
Connection of the switch over of the frequency separator with dividing relation one and ten Download PDFInfo
- Publication number
- CS213009B1 CS213009B1 CS551780A CS551780A CS213009B1 CS 213009 B1 CS213009 B1 CS 213009B1 CS 551780 A CS551780 A CS 551780A CS 551780 A CS551780 A CS 551780A CS 213009 B1 CS213009 B1 CS 213009B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- decimal
- divider
- output
- connection
- input
- Prior art date
Links
- 230000005540 biological transmission Effects 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 238000000034 method Methods 0.000 description 1
Landscapes
- Measuring Frequencies, Analyzing Spectra (AREA)
Description
POPIS VYNÁLEZU
K AUTORSKÉMU OSVEDČENIU ČESKOSLOVENSKASOCIALISTICKÁREPUBLIKA< 19 ) 213 009 Μ (Bl)
(61) (23) Výstavná priorita (22) Přihlášené 11 08 80 (21)PV 5517-80 (51) Int Cl.3 H 03 8 19/00
ÚŘAD PRO VYNÁLEZY
A OBJEVY (40) Zverejnené 31 08 81(45) Vydané 01 Ql θ4 (75)
Autor vynálezu MAT1JEK0VÁ MARIA ing., BRATISLAVA (54) Zapojenie přepínatelného deliča frekvencie s deliacim pomerom jedma a desat 1
Vynález rieši zapojenie přepínatelného deliča frekvencie s deliacim pomerom jedna adesat. V digitálnych meracích prístrojoch, například v merači rýchlosti pre dodržanie určitejpotrebnej přesnosti meranie třeba automaticky přepínat meraný rozsah, to jest nastavovatčíslo s určitým počtom desetinných miest. U týchto zariadení je zabudovaný zdroj konštantnejfrekvencie. Pri zmerte rozsahu je potřebné, aby sa výstupná frekvencia automaticky desatná-sobne zvaščila alebo zmenšila, to jest třeba vyřadit alebo zařadit desiatkevý dělič.
Doteraz známe sp&soby preplnania desiatkových deličov majú tie nevýhody, že na prepí-nanie, meraného rozsahu sa musia použit pomocné hradlá, čo ale znamená přidat dalšie súčiast-ky k deličom a to si vyžaduje priestor a zložitejšie zapojenie, ktoré je tým aj nákladnéj-šie.
Uvedené nevýhody sa vynálezem do značnej miery odstránia. Podstata zapojenia přepína-telného deliča frekvencie s deliacim pomerom jedna a desat, podlá vynálezu spočívá v tom,že zdroj frekvencie je připojený na vstup prvého desiatkového deliča, pričom D výstup prvé-ho desiatkového deliča je připojený na vstup druhého desiatkového deliča a ďalej C výstupprvého desiatkového deliča na prvý nastavovací vstup druhého desiatkového deliča a na dru-hý nastavovací vstup druhého desiatkového deliča sa prevedie výstup ovladacieho bloku pre-pínania. Přitom výstupom přepínatelného deliča frekvencie je D výstup druhého desiatkovéhodeliča. 2130Ό9
Claims (2)
- 2 213 009 Vynález rleši problém vyradenia, či zaradenia desiatkového deliča bez pomocných hradi-el, velmi jednoduchým zapojením. Doterajáie zapojenia a přídavnými hradlaai sá podlá vyná-lezu nahradia jediným přepojením, čo je výhodné ako z hlediska konšrukčného, tak aj z hía-diska úspory súčiastok. Příklad prevedenia vynálezu je znázorněný na pripojenom výkrese, kde obr. představujebloková schému zapojenia podlá vynálezu. Zapojenie přepínatelného deliča frekvencie s deliacim pomerom jedna a desat, podlá vy-nálezu spočív,: v tom, že zdroj frekvencie 2 je připojený na vstup desiatkového deliča 2,pričom D výstup 5 prvého desiatkového deliča 2 je p ipojený na vstup druhého desiatkovéhodeliča 3 a ďalej C výstup 6 prvého desiatkového deliča 2 na prvý nastavovací vstup 7 dru-hého desiatkového deliča 3 a na druhý nastavovací vstup £ druhého desiatkového deliča 2 saprivedie výstup ovladaciehe bloku prepínania 4. Přitom výstupom přepínatelného deliča frek-vencie je D výstup 9 druhého desiatkového deliča 2· Zapojenie přepínatelného deliča frekvencie s deliacim pomerom jedna a desat podlá vy-nálezu je použité pre minimálně dva desiatkové deliče zapojené za sebou. Prvý nastavovacívstup 7 druhého desiatkového deliča 2 J® spojený s C výstupom 6 prvého desiatkového deliča P -
- 2. Na druhý nastavovací vstup 8 druhého desiatkového deliča 3 sa privedie výstup ovládacie-” ~ ~ ‘ , 'i - ho bloku prepínania 4. Ak sa privedie z ovládacieho bloku prepínania 4, signál s hodnotou lo-gické j nuly, deliaci poměr je 10. Ak sa privedie z ovládacieho bloku prepínania 4 signál shodnotou 1, potom každý signál s hodnotou logickéj 1 z C výstupu 6 prvého desiatkového de-liča 2 nastavína prepinanom děliči 2 číslo 9, to jest signál s hodnotou logickéj 1 na D vý-stupe 9 přepínaného druhého desiatkového deliča 2· ) Ak vznikne přenos z prvého desiatkového deliča 2, vznikne na D výstupe 9 přepínanéhodruhého desiatkového deliča 2 signál s hodnotou logickej Ó. V tomto případe frekvencia navýstupe A a výstupe D přepínaného deliča 2 J® rovnaká, číže deliaci poměr je jedna. Vynález je možné využit v digitálnych meracích prístrojoch, například na automaticképrepínanie meranóho rozsahu, ale aj všeobecne v deličoch frekvencie na změnu deliaceho poměru PREDMET VYNÁLEZU Zapojenie přepínatelného deliča frekvencie s deliacim pomerom jedna a desat, vyznačujúce satým, že zdroj frekvencie (1) je připojený na vstup prvého desiatkového deliča (2), pričomD výstup (5) prvého desiatkového deliča (2) je připojený na vstup druhého desiatkového deli-ča (3) a ďalej C výstup (6) prvého desiatkového deliča (2) na prvý nastavovací vstup (7) dru-hého desiatkového deliča (3) a na druhý nastavovací vstup (8) druhého desiatkového deliča (3)sa privedie výstup ovládacieho bloku prepínania (4), pričom výstupom přepínatelného deličafrekvencie je D výstup (8) druhého desiatkového deliča (3). 1 výkres
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS551780A CS213009B1 (en) | 1980-07-11 | 1980-07-11 | Connection of the switch over of the frequency separator with dividing relation one and ten |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS551780A CS213009B1 (en) | 1980-07-11 | 1980-07-11 | Connection of the switch over of the frequency separator with dividing relation one and ten |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS213009B1 true CS213009B1 (en) | 1982-03-26 |
Family
ID=5400204
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS551780A CS213009B1 (en) | 1980-07-11 | 1980-07-11 | Connection of the switch over of the frequency separator with dividing relation one and ten |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS213009B1 (cs) |
-
1980
- 1980-07-11 CS CS551780A patent/CS213009B1/cs unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4458165A (en) | Programmable delay circuit | |
| FI905866A0 (fi) | Foerfarande foer oeverfoering av en digital bredbandssignal i en subsystemkedja oever ett naet i en synkrondigital multiplexhierarki. | |
| KR900002553A (ko) | 위상 검출회로 | |
| EP0216941A4 (en) | DEVICE FOR ANALYZING THE TRANSMISSION / REFLECTION CHARACTERISTICS OF TWO CHANNELS. | |
| CS213009B1 (en) | Connection of the switch over of the frequency separator with dividing relation one and ten | |
| GB1213794A (en) | Tuning of musical instruments | |
| CS203403B1 (en) | Digital device for determination of the equivalent of carbon in the liquid raw iron | |
| SU828098A1 (ru) | Логический пробник | |
| SU633151A1 (ru) | Устройство межканального фазировани | |
| SU1282254A1 (ru) | Устройство дл сравнени фаз | |
| GB1113770A (en) | Measurement classification apparatus | |
| SU1054798A1 (ru) | Измеритель параметров пассивных двухполюсников | |
| SU1045157A1 (ru) | Устройство измерени сдвига фазы сигнала | |
| SU840756A1 (ru) | Устройство дл измерени отклоне-Ни чАСТОТы OT НОМиНАльНОгО зНАчЕНи | |
| JPH04265873A (ja) | 遅延時間測定回路付論理回路 | |
| US20040061507A1 (en) | Accurate time measurement system circuit and method | |
| JPS57111420A (en) | Correlation meter | |
| SU870928A2 (ru) | Многоканальный измерительный прибор | |
| JPH0651025A (ja) | 遅延測定回路 | |
| SU1471291A1 (ru) | Устройство дл определени экстремумов | |
| SU1315905A1 (ru) | Цифровой измеритель скорости перемещени | |
| SU597989A1 (ru) | Измеритель импеданса | |
| SU612184A1 (ru) | Цифровой фазометр | |
| SU873430A2 (ru) | Устройство дл контрол состо ни радиолиний | |
| SU1622832A1 (ru) | Цифровой фазометр |