CS212879B1 - Zapojení interfejsových obvodů mezi měřicím systémem a počítačem - Google Patents

Zapojení interfejsových obvodů mezi měřicím systémem a počítačem Download PDF

Info

Publication number
CS212879B1
CS212879B1 CS427780A CS427780A CS212879B1 CS 212879 B1 CS212879 B1 CS 212879B1 CS 427780 A CS427780 A CS 427780A CS 427780 A CS427780 A CS 427780A CS 212879 B1 CS212879 B1 CS 212879B1
Authority
CS
Czechoslovakia
Prior art keywords
input
computer
connection
measuring system
output
Prior art date
Application number
CS427780A
Other languages
English (en)
Inventor
Stanislav Cekal
Jiri Vidiecan
Antonin Vanek
Jan Vyhnalek
Original Assignee
Stanislav Cekal
Jiri Vidiecan
Antonin Vanek
Jan Vyhnalek
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Stanislav Cekal, Jiri Vidiecan, Antonin Vanek, Jan Vyhnalek filed Critical Stanislav Cekal
Priority to CS427780A priority Critical patent/CS212879B1/cs
Publication of CS212879B1 publication Critical patent/CS212879B1/cs

Links

Landscapes

  • Arrangements For Transmission Of Measured Signals (AREA)

Abstract

Vynález se týká zapojení interfejsových obvodů mezi měřícím systémem a počítačem. Vynález řeší jednoduché spojení mezi počítačem a vícekanálovým měřicím systémem. Podstata vynálezu spočívá v tom, že navrhované zapojení využívá pro všechny vstupní veličiny jednoho vstupního kanálu počítače, při tom však preferuje dvouhodnotové signály tím, že je snímá a vysílá do počítače mezi jednotlivými kanály analogovými. Zapojení podíle vynálezu lze využít všude tam, kde je třeba vytvořit spojení mezi počítačem a vícekanálovýip měřicím systémem, zejmena pak k propojení palubního leteckého počítače s palubním měřicím systémem. Příklad provedení zapojení podle vynálezu je schematicky znázorněn na obr.1

Description

Vynález řeší jednoduché spojení mezi počítačem a vícekanálovým měřicím systémem.
Podstata vynálezu spočívá v tom, že navrhované zapojení využívá pro všechny vstupní veličiny jednoho vstupního kanálu počítače, při tom však preferuje dvouhodnotové signály tím, že je snímá a vysílá do počítače mezi jednotlivými kanály analogovými.
Zapojení podíle vynálezu lze využít všude tam, kde je třeba vytvořit spojení mezi počítačem a vícekanálovýip měřicím systémem, zejmena pak k propojení palubního leteckého počítače s palubním měřicím systémem.
Příklad provedení zapojení podle vynálezu je schematicky znázorněn na obr.1
212 879
212 879
212 879
Vynález se týká zapojení Interfejsových obvodů mezi měřicím systémem a počítačem.
Stejně jako ve všech odvětvích průmyslu i v letecké technice zaujímá stále významnější místo elektronika. Zvláště v posledních letech, kdy se začínají v masovém měřítku užívat nejmodemější elektronické prvky - mikroprocesory a ostatní obvody s vysokou hustotou integrace, je tento trend obzvláště patrný. Letecké palubní počítače, řešené touto technikou, plní na palubě letadla nejrůznšjší úkoly. Informace o hodnotách řady veličin, které tvoří vstupní data těchto počítačů a které mají ve své primární podobě zpravidla analogový charakter se do počítačů přivádějí přes analogo číslicové měřicí systémy. Tyto systémy jsou připojeny ke vstupním kanálům počítače a komunikují s ním přes interfejsové obvody. Běžně se využívá pro různé typy veličin různých kanálů počítače, např. zvláštní kanál pro veličiny analogové a zvláštní kanál pro veličiny dvouhodnotové.Rovněž se užívá způsob, kdy dvouhodnotové signály jsou přes číslicový multiplexor sdruženy se signály z analogo číslicového převodníku. V tomto případě odpovídají tyto dvouhodnotové signály v časovém sledu výběru jednomu kanálu signálů analogových. Spolupráce vstupních měřicích systémů s počítačem probíhá nejčastěji způsobem dotaz - odpověcí. Jiný užívaný způsob spolupráce je založen na průběžném snímání jednotlivých kanálů a jejich postupném zapisování do paměti počítače. Uvedená řešení měřicích systémů, jakož i popsané způsoby spolupráce nejsou vhpdné pro specifický případ spojení měřicího palubního systému s palubním leteckým počítačem. Jednak nerespektují zvláštní postavení dvouhodnotových signálů, které mají často charakter signálů havarijních a měly by být tudíž snímány častěji, než ostatní, jednak interfejsové obvody jsou zvláště v případě spolupráce dotaz - odpověá složité a zabírají při řešení dostupnou součástkovou základnou značný prostor. Tím se zvyšuje hotmost a současně snižuje spolehlivost celé měřicí soustavy.
Uvedené nevýhody odstraňuje zapojení interfejsových obvodů mezi měřicím systémem a počítačem podle vynálezu, jehož podstata spočívá v tom, že analogo číslicový převodník je svým číslicovým výstupem připojen k prvému vstupu číslicového multiplexoru, jehož druhý vstup je určen pro dvouhodnotové sygnály a jehož výstup tvoří datovou sběrnici, přičemž na startovací vstup analogo číslicového převodníku a na třetí vstup číslicového multiplexoru je připojen výstup prvého monostabilního obvodu, připojený rovněž na vstup druhého monostabilního obvodu, jehož výstup je přes třetí monostabilní obvod připojen na první vstup součtového obvodu, na jehož druhý vstup je přes čtvrtý monostabilní obvod připojen výstup stavu analogo číslicového převodníku a jehož výstup tvoří zápisovou sběrnici, zatímco na vstup prvého monostabilního obvodu je připojen výstup generátoru pulsů, připojený rovněž na vstup čítače, jehož výstup tvoří jednak adresovou sběrnici a jednak je připojen na vstup výběrové logiky, jejíž výstup tvoří synchronizační sběrnici.
Výhodou zapojení podle vynélezu je jeho realizace s minimálním počtem dostupných součástek, čímž se sníží rozměry a hmotnost. Další výhodou je jednoduchost interfejsových obvodů, které je možno realizovat všetně řídicích obvodů měřicího systému se čtyřmi integrovanými obvody malé a střední hustoty integrace. Z toho vyplývá i zvýšení spolehlivosti. Navržené zapojení časově zvýhodňuje důležité dvouhodnotové signály a podstatně jednodušuje komunikaci mezi počítačem a měřicím systémem.
212 879 I
Přiklad zapojení podle vynálezu je znázorněn na výkresech, kde představuje obr. 1 příklad zapojení a obr. 2 Sasové závislosti.
Analogový signál 1 z analogového multiplexoru, přes eventuelní zesilovaSe a filtr, což na obr. 1 není znázorněno, je připojen k analogovému vstupu analogo Síslieového převodníku 2, jehož Síslicový výstup Je připojen k prvému vstupu Síslieového multiplexoru 2, k jehož druhému vstupu £ jsou připojeny dvouhodnotové signály. Výstup Síslieového multiplexoru 2 tvoří datovou sběrnioi 12. Na druhý vstup analogo Síslieového převodníku 2 a na třetí vatup Síslieového multiplexoru 2 <J® připojen výstup prvého monostabilního obvodu 6. Tento výstup monostabilního obvodu 6 je rovněž připojen na vstup druhého monostabilního obvodu X, jehož výstup je přes třetí monostabllní obvod 8 připojen na první vstup aouStového obvodu 10. Na druhý vstup aouStového obvodu 10 je přes Stvrtý monostabllní obvod 9 připojen výstup stavu analogo Síslieového převodníku 2. Výstup souStového obvodu 10 tvoří zápisovou sběrnici 12* Na vstup prvého monostabilního obvodu 6 je připojen výstup generátoru pulsů 2t připojený rovněž na vstup SítaSe 11. jehož výstup tvoří jednak adresovou sběrnici 14 a jednak je připojen na vstup výběrové logiky 16, jejíž výstup tvoří synchronizační sběr nici 15·
Generátor 2 pulsů posouvá SítaSem 11 a současně startuje prvý monostabllní obvod 6 a druhý monostabllní obvod χ. Výstupy SítaSe 11 tvoří adresovou sběrnioi 14, která je Jednak přivedena do poSítaSe, jednak adresuje vstupní analogový multiplexor, který na obr. 1 není znozorněn, a jednak napájí výběrovou logiku 16. Tato logika dekóduje z celá posloupnosti adres generovaných SítaSem 11 jedinou a vysílá ji po synchronizační sběrnici 15 do poSítaSe. Sasové závislosti jsou zjednodušená vyznačeny na obr. 2. Při každém posuvu SítaSe 11 na novou adresu a, ze stavu N do stavu N +1, se současně nastaví výstupem b prvého monostabilního obvodu 6 Síslicový multiplexor tak, že datovou sběrnicí 12 do poSítaSe prochází dvouhodnotové vstupy £*· Závěrnou hranou pulsu druhého monostabilního obvodu X, jehož doba pulsu je zhruba poloviční, než doba prvého monostabilního obvodu 6, je nastavován třetí monostabllní obvod 8, jehož puls c projde přes součtový obvod 10 a na zápisové sběrnioi 13 vytvoří zápisový puls d, informující počítaS, že může data z dvouhodnotových signálů £ převzít. Po dobu překlopení prvého monostabilního obvodu 6 je na analogový vstup analogo číslicového převodníku 2 připojen přes analogový multiplexor, eventuelně zesilovač a filtr analogový signál 1. Zatímco probíhá výěe popsané předání dvouhodnotových signálů £ do poSÍtaSo, ustaluje se vstupní analogová cesta, tj. filtr, zeeilovaS apod. Na konci pulou b prvého monostabilního obvodu 6 se jednak startuje analogo Síelieový převodník 2, jednak přepíná číslicový multiplexor 2 *· stavu, kdy na datovou sběrnioi 12 jsou propojeny číslicové výstupy analogo Síslieového převodníku 2. Během převodu generuje analogo číslicový převodník 2 signál stavu e, jehož závěrnou hranou je nastavován Stvrtý monostabllní obvod 2 a puls f z tohoto obvodu prochází přes součtový obvod 10 a vytváří pro zápisovou sběrnici 13 zápisový puls d informující poSítaS, že může převzít data, odpovídající vstupnímu analogovému signálu 1. Tím bylo provedeno měření na jisté adreses a generátor pulsů 2 přepne dalěím pulsem SítaS 11 do stavu o jednotku vyěěího g. Zde so celý postup opakuje, to znamená, že nejprve jsou do poSítaSe vyslány dvouhodnotová signály £ a poté analogový
212 879 sž&nál 1 z dalšího analogového kanálu· Pokud počítač nevyužívá adresovou sběrnici 14. slouží mu k identifikaci dat synchronizační puls £ na synchronizační sběrnici 15.
Zapojení podle vynálezu lze využít všude tam, kde je třeba vytvořit jednoduché spojení mezi počítačem a vícekanálovým měřicím systémem. Zvláště výhodná je využití zapojení podle vynálezu k propojení palubního leteckého počítače s palubním měřicím systémem.

Claims (1)

  1. PŘEDMĚT VYNÁLEZU
    Zapojení interfejsových obvodů mezi měřicím systémem a počítačem, vyznačený tím, že analogo číslicový převodník (2) je svým číslicovým výstupem připojen k prvému vstupu čísli oového multiplexoru (3), jehož druhý vstup (4) je určen pro dvouhodnotové signály a jehož výstup tvoří datovou sběrnici (12), přičemž na startovací vstup analogo číslicového převodníku (2) a na třetí vstup číslicového multiplexoru (3) je připojen výstup prvého monostabilního obvodu (6), připojený rovněž na vstup druhého monostabilního obvodu (7), jehož výstup je přes třetí monoetabllní obvod (8) připojen na první vstup součtového obvodu (10), na jehož druhý vstup je přes čtvrtý monostabilní obvod (9) připojen výstup stavu analogo číslicového převodníku (2) a jehož výstup tvoří zápisovou sběrnici (13), zatímco na vstup prvého monostabilního obvodu (6) je připojen výstup generátoru (5) pulsů, připojený rovněž na vstup čítače (11), jehož výstup tvoří jednak adresovou sběrnici (14) a jednak je připojen na vstup výběrové logiky (16), jejíž výstup tvoři synchronizační sběrnici (15).
CS427780A 1980-06-18 1980-06-18 Zapojení interfejsových obvodů mezi měřicím systémem a počítačem CS212879B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS427780A CS212879B1 (cs) 1980-06-18 1980-06-18 Zapojení interfejsových obvodů mezi měřicím systémem a počítačem

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS427780A CS212879B1 (cs) 1980-06-18 1980-06-18 Zapojení interfejsových obvodů mezi měřicím systémem a počítačem

Publications (1)

Publication Number Publication Date
CS212879B1 true CS212879B1 (cs) 1982-03-26

Family

ID=5385143

Family Applications (1)

Application Number Title Priority Date Filing Date
CS427780A CS212879B1 (cs) 1980-06-18 1980-06-18 Zapojení interfejsových obvodů mezi měřicím systémem a počítačem

Country Status (1)

Country Link
CS (1) CS212879B1 (cs)

Similar Documents

Publication Publication Date Title
US4656632A (en) System for automatic testing of circuits and systems
CA1089031A (en) Level sensitive embedded array logic system
EP0067496B1 (en) Automatic test system
US4816750A (en) Automatic circuit tester control system
EP0254017A2 (en) Calibrated automatic test system
DE3002199C2 (de) Komparator
US5666108A (en) Telemetry data selector method
US4604746A (en) Testing and diagnostic device for digital computers
EP0242255A3 (en) Circuit testing system
US4724379A (en) Relay multiplexing for circuit testers
KR937000906A (ko) 프로그램 가능 신호 처리기 아키텍쳐
GB2210171A (en) Test overlay circuit
EP0589662A2 (en) Digital signal processing system
US4742515A (en) Data acquistion and control system
EP0166575A2 (en) System for testing functional electronic circuits
CS212879B1 (cs) Zapojení interfejsových obvodů mezi měřicím systémem a počítačem
US5270705A (en) Telemetry data word selector and processor
US4131900A (en) Printing apparatus
US4972518A (en) Logic integrated circuit having input and output flip-flops to stabilize pulse durations
EP0358371A3 (en) Enhanced test circuit
JPH041371B2 (cs)
SU1203554A1 (ru) Устройство дл распознавани образов
JPS57164497A (en) Controlling device of address fail memory
US4748624A (en) System for determining occurrence sequence of sampled data
SU974375A1 (ru) Устройство дл контрол логических блоков