CS207423B1 - Zapojení řídicího obvodu periferních zařízení - Google Patents
Zapojení řídicího obvodu periferních zařízení Download PDFInfo
- Publication number
- CS207423B1 CS207423B1 CS307479A CS307479A CS207423B1 CS 207423 B1 CS207423 B1 CS 207423B1 CS 307479 A CS307479 A CS 307479A CS 307479 A CS307479 A CS 307479A CS 207423 B1 CS207423 B1 CS 207423B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- input
- output
- signal
- circuit
- decoder
- Prior art date
Links
- 238000011156 evaluation Methods 0.000 claims description 45
- 230000002093 peripheral effect Effects 0.000 claims description 18
- 238000003825 pressing Methods 0.000 claims description 3
- 230000010365 information processing Effects 0.000 claims 1
- 238000004080 punching Methods 0.000 description 3
- 230000000712 assembly Effects 0.000 description 1
- 238000000429 assembly Methods 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 230000000977 initiatory effect Effects 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 238000000034 method Methods 0.000 description 1
Landscapes
- Input From Keyboards Or The Like (AREA)
Description
Vynález se týká zapojení řídicího obvodu periferních zařízení, zejména děrnopáskových periferních zařízení a periferních zařízení pro výpis, | umožňující využívat vybraná periferní zařízení i počítače i tak, aby nebyl jejich vzájemnou spoluprací zatěžován kanál počítače.
V dosud známém zapojení propojujícím perifer- ní zařízení s počítačem je kanál počítače prostředníkem vzájemné výměny informací mezi perifemí| mi zařízeními. Nevýhodou je, že takovouto výměnou informací je blokován kanál počítače. Tato ) nevýhoda se obvykle eliminuje tím, že ze zvolených periferních zařízení se vytváří stálé samostatné ! pracoviště, což znamená zdvojnásobení počtu zvo1 lených periferních zařízení. Toto řešení, zejména : pri základních sestavách minipočítačů, je vzhledem j k celkové ceně nákladné.
i Uvedené nedostatky původního zápojem odstraňuje zapojení podle vynálezu, jehož podstata ; spočívá v tom, že prvý výstup dekodéru je zapojen I na prvý vstup vyhodnocovacího obvodu, druhý ! výstup dekodéru je zapojen na druhý vstup vyhodnocovacího obvodu, třetí výstup dekodéru je zapojen na třetí vstup vyhodnocovacího obvodu, čtvrtý výstup dekodéru je zapojen na čtvrtý vstup vyhodi nocovacího obvodu, třetí výstup vyhodnocovacího obvodu je zapojen na třetí vstup stavového obvodu, čtvrtý výstup vyhodnocovacího obvodu je zapojen na druhý vstup stavového obvodu, pátý výstup vyhodnocovacího obvodu je zapojen na prvý vstup stavového obvodu, prvý výstup bloku start děrovače je zapojen na sedmý vstup vyhodnocovacího obvodu, druhý výstup Ijloku start děrovače je zapojen na osmý vstup vyhodnocovacího obvodu a prvý výstup bloku start snímače je zapojen na šestý vstup stavového obvodu, přičemž prvý vstup signálu je zapojen na prvý vstup dekodéru, druhý vstup signálu je zapojen na druhý vstup dekodéru, třetí vstup signálu je zapojen na třetí vstup dekódéru, čtvrtý vstup signálu je zapojen na čtvrtý vstup dekódéru, pátý vstup signálu je zapojen na čtvrtý vstup stavového obvodu, šestý vstup signálu je zapojen na prvý vstup bloku start děrovače a též na pátý vstup stavového obvodu, sedmý vstup signálu je zapojen na druhý vstup bloku start děrovače, osmý vstup signálu je zapojen na prvý vstup bloku start snímače, devátý vstup signálu je zapojen na pátý vstup vyhodnocovacího obvodu, desátý vstup signálu je zapojen na šestý vstup vyhodnocovacího obvodu, zatímco prvý výstup signálu je na šestém výstupu dekódéru, druhý výstup signálu je na sedmém výstupu dekódéru, třetí výstup signálu je na osmém výstupu dekódéru, čtvrtý výstup signálu je na devátém výstupu dekódéru, pátý výstup signálu je na pátém výstupu dekódéru, šestý výstup signálu je na prvém výstupu vyhodnocovacího obvodu, sedmý výstup signálu je na druhém výstupu vyhodnocovacího obvodu, osmý výstup signálu je na prvém výstupu stavového obvodu a devátý výstup signálu je na třetím, výstupu bloku start děrovače.
Zapojení podle vynálezu je vhodné použít zejména v sestavě minipočítače s děmopáskovými periferními zařízeními a periferními zařízeními pro výpis, jako například se snímačem děrné pásky, děrovačem děrné pásky, bezkontaktní abecedně .číslicovou klávesnicí a psacím strojem, neboť tato zařízení lze pak využívat jako samostatné pracoviště pro zhotovení děrné pásky, její reprodukci a výpis.
Jedna možnost vzájemného propojení bloků dle vynálezu je znázorněna na výkrese, který představuje blokové schéma zapojení řídicího obvodu periferních zařízení s dekodérem 100, s vyhodnocovacím obvodem 200, se stavovým obvodem 300, s blokem start 40 děrovače a s blokem start 50 snímače, přičemž dekodér 100 má alespoň prvý vstup 101, druhý vstup 102, třetí vstup 103, čtvrtý vstup 104, prvý výstup 161, druhý výstup 162, třetí i výstup 163, čtvrtý výstup 164, pátý výstup 165,! šestý výstup 166, sedmý výstup 167, osmý výstup 168 a devátý výstup 169, vyhodnocovací obvod 200 má alespoň prvý vstup 201, druhý vstup 202, třetí vstup 203, čtvrtý vstup 204, pátý vstup 205, šestý vstup 206, sedmý vstup 207, osmý vstup 208, prvý výstup 261, druhý výstup 262, třetí výstup 263, čtvrtý výstup 264 a pátý výstup 265, stavový obvod 300 má alespoň prvý vstup 301, druhý vstup 302, třetí vstup 303, čtvrtý vstup 304, pátý vstup 305, šestý vstup 306 a prvý výstup 361, start 40 děrovače má alespoň prvý vstup 41, druhý vstup 42, prvý výstup 46, druhý výstup 47 a třetí výstup 48, start 50 snímače má alespoň prvý vstup 51 j a prvý výstup 56,kde bloky jsou vzájemné propo| jeny tak, že prvý výstup 161 dekódéru 100 je ; zapojen na prvý vstup 201 vyhodnocovacího obvoi du 200, druhý výstup 162 dekódéru 100 je zapojen I na druhý vstup 202 vyhodnocovacího obvodu 200, třetí výstup 163 dekódéru 100 je zapojen na.třetí vstup 203 vyhodnocovacího obvodu 200, čtvrtý i výstup 164 dekódéru 100 je zapojen na čtvrtý vstup 204 vyhodnocovacího obvodu 200, třetí
I výstup 263 vyhodnocovacího obvodu 200 je zapojen na třetí vstup 303 stavového obvodu 300, čtvrtý výstup 264 vyhodnocovacího obvodu 200 je zapojen na druhý vstup 302 stavového obvodu 300, pátý výstup 265 vyhodnocovacího obvodu 200 je zapojen na prvý vstup 301 stavového obvodu 300, prvý výstup 46 bloku start 40 děrovače je zapojen ; na sedmý vstup 207 vyhodnocovacího obvodu 200, druhý výstup 47 bloku start 40 děrovače je zapojen na osmý vstup 208 vyhodnocovacího obvodu 200 , a prvý výstup 56 bloku start 50 snímače je zapojen i na šestý vstup 306 stavového obvodu 300, přičemž prvý vstup signálu je zapojen na prvý vstup 101 dekódéru 100, druhý vstup signálu je zapojen na druhý vstup 102 dekódéru 100, třetí vstup signálu je zapojen na třetí vstup 103 dekódéru 100, čtvrtý vstup signálu je zapojen na čtvrtý vstup 104; dekódéru 100, pátý vstup signálu je zapojen na čtvrtý vstup 304 stavového obvodu 300, šestý vstup signálu je zapojen na prvý vstup 41 bloku start 40 ' děrovače a též na pátý vstup 305 stavového obvodu 300, sedmý vstup signálu je zapojen na druhý vstup 42 bloku start 40 děrovače, osmý vstup signálu je zapojen na prvý vstup 51 bloku start 50 snímače, devátý vstup signálu je zapojen na pátý vstup 205 vyhodnocovacího obvodu 200, desátý vstup signálu je zapojen na šestý vstup 206 vyhodnocovacího j obvodu 200, zatímco prvý výstup signálu je na šestém výstupu 166 dekódéru 100, druhý výstup signálu je na sedmém výstupu 167 dekódéru 100, třetí výstup signálu je na osmém výstupu 168 dekódéru 100, čtvrtý výstup signálu je na devátém výstupu 169 dekódéru 100, pátý výstup signálu je na pátém výstupu 165 dekódéru 100, šestý výstup signálu je na prvém výstupu 261 vyhodnocovacího obvodu 200, sedmý výstup signálu je na druhém výstupu 262 vyhodnocovacího obvodu 200, osmý výstup signálu je na prvém výstupu 361 stavového obvodu 300 a devátý výstup signálu je na třetím výstupu 48 bloku start 40 děrovače. Dekodér 100 dekóduje prvý vstup signálu, například á, druhý vstup signálu, například b, třetí vstup signálu, například č a čtvrtý vstup signálu, například 3 tak, že pro prvý výstup signálu, například A, platí logická rovnice: j,
A = á.b.d, '(1) pro druhý výstup signálu, například B, platí logická rovnice: j
B = a.b.c, (2) pro třetí výstup signálu, například C, platí logická rovnice:
C = b.č.d, (3) pro čtvrtý výstup signálu, například D, platí logická: rovnice:
D = a.c.ď, (4) a pro pátý výstup signálu, například F, platí logická rovnice:
F = a.b.c. d, (5) přičemž na prvém výstupu 161 dekódéru 100 je pak signál Á, na druhém výstupu 162 dekódéru 100 signál B, na třetím výstupu 163 dekódéru 1001 signál Č a na čtvrtém výstupu 164 dekódéru 100 ' signál Ď· Logické proměnné á, b, č, ď určují způsob kooperace periferních zařízení, například první vstup signálu g žádá děrování údajů z klávesnice, druhý vstup signálu b žádá reprodukci pásky ; založené ve snímači děrné pásky, třetí vstup signálu' č žádá výpis z klávesnice psacím strojem a čtvrtý vstup signálu d žádá výpis děrné pásky založené ve snímači děrné pásky psacím strojem. Logické funkce A, B, C, D, F z dekódéru 100 zaručují, že případným chybným zadáním logických proměnných á, b, č, 3 nemůže být požadován nežádoucí způsob kooperace periferních zařízení, například : „Děruj ze snímače“ a současně „Děruj z klávesni; ce“. S výhodou lze prvý až čtvrtý vstupní signál | dekódéru 100 interpretovat jako stisknutí přísluš! ného tlačítka. Šestý výstup signálu z prvého výstupu 261 vyhodnocovacího obvodu 200 je součtem derivací signálů dle rovnic (1) a (2) spolu se signály zapojenými na sedmý vstup 207 a osmý vstup 208 vyhodnocovacího obvodu 200. Šestý výstup signálu je vhodný pro ošetření obvodů děrovače děrné pásky spolupracujícího s kanálem počítače. V ně-1 kterých případech lze místo derivací signálů dleí rovnic (1) a (2) použít přímo vlastní signály. Sedmý' výstup signálu z druhého výstupu 262 vyhodnocovacího obvodu 200, který je součtem derivací ! signálů dle rovnic (3) a (4), je vhodný pro ošetření j obvodů psacího stroje spolupracujícího s kanálem i počítače. V některých dalších případech lze místo derivací signálů dle rovnic (3) a (4) použít přímo vlastní signály. Blok start 40 děrovače příchodem ; signálu na druhý vstup 42 má na svém prvém výstupu 46 signál, který je schopný iniciovat vyražení jednoho znaku děrovačem děrné pásky, zatímco na svém druhém výstupu 47 má obdobný signál, který je odezvou signálu na prvém vstupu 41 bloku start 40 děrovače pouze po dobu přítomnosti signálu na druhém vstupu 42 téhož bloku. Na třetím výstupu 48 bloku start 40 děrovače je výstup ; signálu koincidujícího se vstupním signálem zapo jeným na druhý vstup 42 téhož bloku, který je • vhodný pro nulování vyrovnávací paměti děrovače I děrné pásky. Vstup signálu na druhém vstupu 42 [ bloku start 40 snímače lze s výhodou interpretovat l jako Stisknutí příslušného tlačítka, jako signál zapojený na prvý vstup 41 téhož bloku lze použít výstupního signálu „Znak vyražen“ z děrovače děrné pásky. V takovém případě blok start 40 děrovače umožňuje ražení prázdných znaků maximální rychlostí děrovače a tím výstup pásky z pří- j stroje, což je vhodné zejména tehdy, je-li stolní l provedení děrovače děrné pásky zabudováno do ! skříně. Vyhodnocovací obvod 200 zpracovává · signál zapojený na prvý vstup 201, například g, signál zapojený na druhý vstup 202, například h, signál zapojený na třetí vstup 203, například Ϊ, signál zapojený na čtvrtý vstup 204, například m, signál zapojený na pátý vstup 205, například k, signál zapojený na šestý vstup 206, například š, ' signál zapojený na sedmý vstup 207, například ! ó a signál zapojený na osmý vstup 208, například p, J
Claims (2)
- PŘEDMĚTZapojení řídicího obvodu periferních zařízení vyznačující se tím, že prvý výstup (161) dekodéru (100) je zapojen na prvý vstup (201) vyhodnocovacího obvodu (200), druhý výstup (162) dekodéru (100) je zapojen na druhý vstup (202) vyhodnocovacího obvodu (200), třetí výstup (163) dekodéru (100) je zapojen na třetí vstup (203) vyhodnocovacího obvodu (200), čtvrtý výstup (164) dekó! déru (100) je zapojen na čtvrtý vstup (204) i vyhodnocovacího obvodu (200), třetí výstup (263) i vyhodnocovacího obvodu (200) je zapojen na třetí ! vstup (303) stavového obvodu (300), čtvrtý výstup • (264) vyhodnocovacího obvodu (200) je zapojen
- 3 ί tak, že pro signál, například R, na čtvrtém výstupu 264 vyhodnocovacího obvodu 200 platí logická rovnice:Ř = g.k + h.š, (6) pro signál, například T, na třetím výstupu 263 i vyhodnocovacího obvodu 200 platí logická rovnice: !Ť = i.k + m.š, . (7) pro signál, například U, na pátém výstupu 265 téhož bloku platí logická rovnice:U = h + m. (8) ! Stavový obvod 300, jehož základními prvky jsou j dva klopné obvody, je nositelem informace o současném stavu připojených periferních zařízení ( : zpracovávajících informaci, například děrovače děrné pásky a psacího stroje. Klopný obvod příslušný děrovači děrné pásky je nahráván signálem zapojeným na druhý vstup 302 stavového obvodu 300, což je logický signál daný rovnicí (6) a je nulován signálem zapojeným na pátý vstup 305 stavového obvodu 300. Klopný obvod příslušný psacímu stroji je nahráván signálem zapojeným na třetí vstup 303 stavového obvodu 300, což je logický signál daný rovnicí (7) a je nulován signálem zapojeným na čtvrtý vstup 304 stavového obvodu 300. Jako nulovacích signálů klopných obvodů je výhodné použít výstupních signálů příslušných periferních zařízení zpracovávajících informaci „Zařízení připraveno přijmout další : informaci“. Na prvém výstupu 361 stavového ' obvodu 300 je signál vhodný pro povelování sejmutí znaku snímačem děrné pásky. Tento signál je iniciován v okamžiku, kdy oba klopné obvody stavového registru 300 nabudou stav logická nula, ! nebo příchodem signálu na šestý vstup 306 stavového obvodu 300. Blok start 50 snímače má na svém prvém výstupu 56 signál vhodnýpropovelování sejmutí znaku snímačem děrné pásky. Tento i signál je iniciován signálem na prvém vstupu 51! bloku a lze ho .s výhodou interpretovat jako stisk příslušného tlačítka.Zapojení řídicího obvodu periferních zařízení podle vynálezu je určeno především pro děrnopásková periferní zařízení, klávesnici a psací stroj, lze jej však aplikovat i na jiná zařízení.VYNÁLEZU .· • aa druhý vstup (302) stavového obvodu (300), ; pátý výstup (265) vyhodnocovacího obvodu (200) ' je zapojen na prvý vstup (301) stavového obvodu (300), prvý výstup (46) bloku start (40) děrovače je zapojen na sedmý vstup (207) vyhodnocovacího · obvodu (200), druhý výstup (47) bloku start (40) děrovače je zapojen na osmý vstup (208) vyhodnocovacího obvodu (200) a prvý výstup (56) bloku start (50) snímače je zapojen na šestý vstup (306) ; stavového obvodu (300), přičemž prvý vstup signa-) lu je zapojen na prvý vstup (101) dekodéru (100), druhý vstup signálu je zapojen na druhý vstup (102) dekodéru (100), třetí vstup signálu je zapo207423 jen na třetí vstup (103) dekódéru (100), čtvrtý vstup signálu je zapojen na čtvrtý vstup (104) dekódéru (100), pátý vstup signálu je zapojen na i čtvrtý vstup (304) stavového obvodu (300), šestý I vstup signálu je zapojen na prvý vstup (41) bloku start (40) děrovače a též na pátý vstup (305) stavového obvodu (300), sedmý vstup signálu je zapojen na druhý vstup (42) bloku start (40) děrovače, osmý vstup signálu je zapojen na prvý vstup (51) bloku start (50) snímače, devátý vstup signálu je zapojen na pátý vstup (205) vyhodnoco- j vacího obvodu (200), desátý vstup signálu je i zapojen na šestý vstup (206) vyhodnocovacího obvodu (200), zatímco prvý výstup signálu je na j šestém výstupu (Í66) dekódéru (100), druhý výstup signálu je na sedmém výstupu (167) dekódéru (100), třetí výstup signálu je na osmém výstupu (168) dekódéru (100), čtvrtý výstup signálu je na devátém výstupu (169) dekódéru (100), pátý výstup signálu je na pátém výstupu (165) dekódéru (100), šestý výstup signálu je na prvém výstupu (261) vyhodnocovacího obvodu (200), sedmý výstup signálu je na druhém výstupu (262) vyhodnocovacího obvodu (200), osmý výstup signálu je na prvém výstupu (361) stavového obvodu (300) a devátý výstup signálu je na třetím výstupu (48) bloku start (40) děrovače.
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS307479A CS207423B1 (cs) | 1979-05-04 | 1979-05-04 | Zapojení řídicího obvodu periferních zařízení |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS307479A CS207423B1 (cs) | 1979-05-04 | 1979-05-04 | Zapojení řídicího obvodu periferních zařízení |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS207423B1 true CS207423B1 (cs) | 1981-07-31 |
Family
ID=5369759
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS307479A CS207423B1 (cs) | 1979-05-04 | 1979-05-04 | Zapojení řídicího obvodu periferních zařízení |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS207423B1 (cs) |
-
1979
- 1979-05-04 CS CS307479A patent/CS207423B1/cs unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| DE69029238D1 (de) | Serielle Datenübertragung | |
| TNSN94108A1 (ar) | جهاز لتقدير مدى تاثير نبصات المجال المغنطيسي على الكائن الحي | |
| ATE84628T1 (de) | Elektronische registrierkasse. | |
| DE3485608D1 (de) | Elektronische registrierkasse. | |
| CS207423B1 (cs) | Zapojení řídicího obvodu periferních zařízení | |
| JPS54137367A (en) | Multi-point temperature monitor | |
| JPS5622105A (en) | Control device for numerical control machine tool | |
| JPS54949A (en) | Information retrieval unit | |
| JPS57138562A (en) | Correction device for tool | |
| JPS51135430A (en) | Signal processing unit | |
| JPS562004A (en) | Input-output unit of automatic controller | |
| JPS5362905A (en) | Alarm information collection system | |
| JPS57108972A (en) | Pattern coordinate input equipment | |
| JPS56124943A (en) | Character code input device | |
| JPS5730196A (en) | Information processor | |
| JPS6462736A (en) | Error detecting circuit | |
| JPS54149984A (en) | Tool compensation command checking system | |
| JPS5657139A (en) | Console device | |
| JPS53124033A (en) | Bar code decision method | |
| JPS5482579A (en) | Numerical value controller | |
| JPS55134420A (en) | Data processing unit | |
| JPS54111229A (en) | Input control system | |
| JPS553015A (en) | Electronic cash register | |
| JPS55981A (en) | Card processor | |
| JPS5665250A (en) | Information processing |