CS204828B1 - Zapojení pro ovládání stavového registru malého počítače - Google Patents
Zapojení pro ovládání stavového registru malého počítače Download PDFInfo
- Publication number
- CS204828B1 CS204828B1 CS704879A CS704879A CS204828B1 CS 204828 B1 CS204828 B1 CS 204828B1 CS 704879 A CS704879 A CS 704879A CS 704879 A CS704879 A CS 704879A CS 204828 B1 CS204828 B1 CS 204828B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- input
- register
- switch
- output
- small computer
- Prior art date
Links
- 230000005540 biological transmission Effects 0.000 description 3
- 230000006870 function Effects 0.000 description 1
- 230000000644 propagated effect Effects 0.000 description 1
Landscapes
- Executing Machine-Instructions (AREA)
Description
Předmětem vynálezu je zapojení pro ovládání stavového registru malého počítače při dosažení úspory materiálu.
Stavový registr u malých počítačů zpravidla zahrnuje mimo jiné podmínkový bit carry“, který udává»zda při aritmetické operaci dochází nebo nedochází k aritmetickému přenosu a při operaci aritmetický posuv a rotace vpr avo, respektive vlevo je tento bit ovlivněn stavem nejméně významného, respektive nejvíce významného bitu operandu. V dosud známých zapojeních je realizována zvláštní pamětová buňka pro uchování stavu těchto bitů operandu.
Tuto nevýhodu odstraňuje a realizaci instrukcí, které 'vyvoláváj£ uvedené typy operací,řeší zapojení pro ovládání stavového registru malého počítače podle vynálezu, jehož podstatou je, že výstup datového registru je spojen s prvním vstupem stavového přepínače, jehož výstup je zapojen na vstup stavového registru.
Výhodou tohoto zapojení je, že datový registr sloužící pro uložení operandu při některých instrukcích se.využije jako pamět pro bity významné při operacích posuvu a rotace. Tím se dosáhne určité materiálové úspory.
Na výkrese je zapojení podle vynálezu, kde je uvedeno vzájemné propojení jednotlivých bloků společně s jejich označením.
Výstup 11· zápisníkové paměti _1_ je spojen s prvním vstupem 20 přepínače 2_ a s paralelním vstupem 61 posuvného registru 6^, jehož výstup 62 je spojen s druhým vstupem 21 přepínače 2, s prvním vstupem 50 přepínače 5. a s druhým vstupem 71 stavového přepínače 7_. Výstup 22 přepínače 2 je spojen se vstupem 30 datového registru 3. a s druhým vstupem 41 ari trne tickologické sekce jejíž první výstup 42 je zapojen na vstup 10 zápisníkové paměti 2. a druhý výstup 44 je zapojen na třetí vstup 72 stavového přepínače 7_.
Výstup 31 datového registru 3_. spojen s prvním vstupem 40 aritmetickologické sekce 4 a s prvním vstupem 70 stavového přepínače 7_, jehož výstup 74 je zapojen na vstup 80 stavového registru 8.. Výstup 81 stavového registru _8 je spojen s druhým vstupem 51 přepínače 5_t jehož výstup 53 je 2apojen na sériový vstup 60 posuvného registru 6.
Funkce zapojení je následující: Dvouoperandová aritmetická operace probíhá tak, že operand z první buňky zápisníkové paměti J_ se zapíše v prvním taktu řadiče do posuvného registru 6_. V druhém taktu se operand z druhé buňky zápisníkové paměti J_ přesune přes první vstup 20 přepínače 2. na vs tup ^30 datového registru 3_, kam se ulo ž i.
Ve třetím taktu se přesune obsah posuvné ho registru 6^ přes druhý vstup 21 přepínače 2 na druhý vstup 41 aritmetickologické sekce 4_. Výsledek operace se z prvního výstupu 42 aritmetickologické sekce \4 dostane na vstup 10 zápisníkové paměti _1_, kam se uloží. Současně se z druhého výstupu 44 aritmetickologické sekce šíří hodnota aritmetického přenosu z nejvyššího řádu operandu na druhý vstup 72 stavového přepínače 7,.
Tento vstup je spojen ovládacím signálem z řadiče procesoru s výstupem 74, takže se hodnota aritmetického přenosu objeví na vstupu 80 stavového registru kam se uloží do příslušné buňky. Operace aritmetický posuv probíhá tak, že v prvním taktu řadiče se zapíše operand z buňky zápisníkové paměti 1. do posuvného registru 6^. V následujícím taktu se provede posuv jednotlivých bitů operandu o daný počet binárních míst a výsledek se přesune přes druhý vstup 21 přepínače 2. na druhý vstup 41 aritmetickologické sekce 4. a dále na vstup 10 zápisníkové paměti j_, kam se uloží na stejnou bu ňku .
Přitom při každém posuvu o jedno binární místo se z výstupu 62 posuvného registru ji přesouvá hodnota Jednoho významného b^tu operandu na první vstup 50 přepínače 5^ Tento vstup je ovládacím signálem 5 2 z řadiče spojen s výstupem 53.· takže se tato hodnota objeví na sériovém vstupu 60 posuvného registru 6, do něhož se sejme. Současně se z výstupu 62 posuvného registru 6^ přesune hodnota druhého významného hitu operandu na druhý vstup 71 stavového přepínače 7_.
Tento vstup je ovládacím signálem 7 3 z řadiče spojen s výstupem 74, takže se tato hodnota objeví na vstupu-?0 stavového registru J5, kam se uloží na příslušnou buňku. Operace rotace 8 ovlivněním bitu carry ve stavovém registru probíhá tak, že v prvním taktu řadiče sé operand uloží do posuvného registru 6 a přes první vstup 20 přepínače 2 i do datového registru 3_.
V následujícím taktu se provede rotace jednotlivých bitů operandu o daný počet binárních míst a výsledek se zapíše do stejné buňky zápisníkové paměti Přitom při každé rotaci o jedno binární místo se z výstupu 31 datového registru 3^ snímá hodnota jednoho významného bitu operandu na první vstup 70 stavového přepínače 7_ a dále na vstup 80 stavového registru 8., kam se uloží na příslušnou buňku.
Současně se původní hodnota bitu carry přesune z výstupu 81 stavového registru £ na druhý vstup 51 přepínače 5 a dále na sériový vstup 60 posuvného regTstru 6^, do něhož se sejme.
Možnost použití uvedeného zapojení je v operační jednotce malého počítače s popsanými operacemi.
Claims (2)
- PŘEDMĚT V1. Zapojení pro ovládání stavového registru malého počítače se stavovým bitem carry, s přepínači a s regis try, vy znaěující se tím, že výstup /31/ datového registru /3/ je spojen s prvním vstupem /70/ stavového přepínače /7/, jehož výstup ΠΜ je zapojen na vstup /80/ stavového registru /8/.ynAlezu
- 2. Zapojení podle bodu 1, vyznačující se tím, že výstup /81/ stavového registru /8/ je spojen s druhým vstupem /51/ přepínače /5/, jehož výstup /53/ je zapojen na sériový vstup /60/ posuvného registru /6/, který je výstupem /62/ spojen s prvním vstupem /50/ přepínače /5/ a s druhým vstupem /71/ stavového přepínače /7/.
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS704879A CS204828B1 (cs) | 1979-10-17 | 1979-10-17 | Zapojení pro ovládání stavového registru malého počítače |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS704879A CS204828B1 (cs) | 1979-10-17 | 1979-10-17 | Zapojení pro ovládání stavového registru malého počítače |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS204828B1 true CS204828B1 (cs) | 1981-04-30 |
Family
ID=5418881
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS704879A CS204828B1 (cs) | 1979-10-17 | 1979-10-17 | Zapojení pro ovládání stavového registru malého počítače |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS204828B1 (cs) |
-
1979
- 1979-10-17 CS CS704879A patent/CS204828B1/cs unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4675809A (en) | Data processing system for floating point data having a variable length exponent part | |
| US4339804A (en) | Memory system wherein individual bits may be updated | |
| JP3708541B2 (ja) | マイクロプロセサをベースとしたfpga | |
| US3328768A (en) | Storage protection systems | |
| GB2038049A (en) | Floating point processor having concurrent exponent/mantissa operation | |
| GB1277902A (en) | Data processing systems | |
| EP0126247B1 (en) | Computer system | |
| US5027310A (en) | Carry chain incrementer and/or decrementer circuit | |
| EP0264048B1 (en) | Thirty-two bit bit-slice | |
| EP0454636A1 (en) | Method for carrying out a boolean operation between any two bits of any two registers | |
| US3263218A (en) | Selective lockout of computer memory | |
| US4837738A (en) | Address boundary detector | |
| US4130880A (en) | Data storage system for addressing data stored in adjacent word locations | |
| US4133028A (en) | Data processing system having a cpu register file and a memory address register separate therefrom | |
| US4575796A (en) | Information processing unit | |
| CA1182579A (en) | Bus sourcing and shifter control of a central processing unit | |
| US4811266A (en) | Multifunction arithmetic indicator | |
| CS204828B1 (cs) | Zapojení pro ovládání stavového registru malého počítače | |
| JPS605979B2 (ja) | 電子的制御装置 | |
| GB991734A (en) | Improvements in digital calculating devices | |
| JPS55138156A (en) | Information processor | |
| US4206458A (en) | Numerical display system for electronic instrument | |
| EP0234187B1 (en) | Programmably controlled shifting mechanism in a programmable unit having variable data path widths | |
| ES457282A1 (es) | Perfeccionamientos en logicas secuenciales programables. | |
| JPS62156742A (ja) | デ−タ書込み制御方式 |