CS204207B1 - Connection for testing the digital analogous converters - Google Patents

Connection for testing the digital analogous converters Download PDF

Info

Publication number
CS204207B1
CS204207B1 CS169878A CS169878A CS204207B1 CS 204207 B1 CS204207 B1 CS 204207B1 CS 169878 A CS169878 A CS 169878A CS 169878 A CS169878 A CS 169878A CS 204207 B1 CS204207 B1 CS 204207B1
Authority
CS
Czechoslovakia
Prior art keywords
input
digital
output
analog
counter
Prior art date
Application number
CS169878A
Other languages
Czech (cs)
Inventor
Josef Vedral
Original Assignee
Josef Vedral
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Josef Vedral filed Critical Josef Vedral
Priority to CS169878A priority Critical patent/CS204207B1/en
Publication of CS204207B1 publication Critical patent/CS204207B1/en

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

Vynález řeší zapojení ke zkoušení číslicově analogových převodníků, pracující na principu kompenzace rozdílu výstupních napští normálového a zkoušeného číslicově analogového převodníku výstupním napětím kompenzačního číslicově analogového převodníku.The invention solves the circuit for testing digital-to-analog converters working on the principle of compensation of difference of output voltage of normal and tested digital-to-analog converter by output voltage of compensating digital-to-analog converter.

• Dosud známá zapojení ke zkoušení číslicově analogových převodníků pracovala na principu přímého měření výstupního napětí zkoušeného číslicově analogového převodníku číslicovým voltmetrem nebo napělovým kompenzátorem.Tento způsob zkoušení byl zdlouhavý, vyžadoval přesný číslicový voltmetr a byl obtížně automatizovatelný.The hitherto known digital-to-analog converter connections worked on the principle of directly measuring the output voltage of the tested digital-to-analog converter with a digital voltmeter or voltage compensator. This test method was lengthy, required accurate digital voltmeter and was difficult to automate.

Uvedené nevýhody odstraňuje zapojení ke zkoušení číslicově analogových převodníků podle vynálezu.These disadvantages are eliminated by the wiring for testing the analog-to-analog converters of the invention.

Jeho podstata spočívá v tom, že sestává z čítače, jehož výstup je spojen se vstupem normálového číslicově analogového převodníku, jehož výstup je spojen s prvním vstupem analogového komparátoru. Výstup čítače je dále spojen se vstupem zkoušeného číslicově analogového převodníku, jehož výstup je spojen s prvním vstupem analogové sčítačky. Výstup analogové sčítačky je spojen s druhým vstupem analogového komparátoru, jehož výstup je spojen s řídicím vstupem vratného čítače. Výstup vratného čítače je spojen se vstupem kompenzačního číslicově analogového převodníku, jehož výstup je spojen s druhým vstupem analogové sčítačky, a dále je spojen výstup vratného čítače se vstupem zobrazovací jednotky, přičemž první výstup generátoru je spojen s hodinovým vstupem čítače a druhý výstup generátoru je spojen s hodinovým vstupem vratného čítače.Its essence is that it consists of a counter whose output is connected to the input of a normal digital-to-analog converter whose output is connected to the first input of the analog comparator. The counter output is further coupled to the input of the digital-to-analog converter under test, the output of which is connected to the first input of the analog adder. The output of the analog adder is connected to the second input of the analog comparator, the output of which is connected to the control input of the return counter. The counter counter output is coupled to a digital-to-analog converter input whose output is coupled to a second analog adder input, and the counter counter output is coupled to a display unit input, wherein a first generator output is coupled to a counter clock input and a second generator output coupled with clock input of return counter.

Za předpokladu přesného normálového číslicově analogového převodníku je chyba zkoušeného číslicově analogového převodníku určena hodnotou číslicového signálu kompenzačního číslicově analogového převodníku, jež je zobrazena zobrazovací jednotkou. Předností zapojení ke zkouěení číslicově analogových převodníků podle vynálezu je vyloučení číslicového voltmetru nebo napěťového kompenzátoru z měření a jejich náhrazení normálovým číslicově analogovým převodníkem, jenž je vždy při srovnatelné přesnosti jednodušeji realizovatelný a levnější. Další přednost zapojení je v použití kompenzačního číslicově analogového převodníku, jehož přesnost podstatně neovlivňuje přesnost měření zkoušeného číslicově analogového převodníku.Assuming an accurate normal digital-to-analog converter, the error of the tested digital-to-analog converter is determined by the value of the digital-to-digital-to-digital converter that is displayed by the display unit. The advantage of wiring for testing analogue to digital converters according to the invention is the elimination of the digital voltmeter or voltage compensator from the measurement and their replacement by a normal digital to analog converter, which is always easier to realize and cheaper with comparable accuracy. Another advantage of wiring is in the use of a digital to analogue converter whose accuracy does not significantly affect the measurement accuracy of the tested digital / analogue converter.

Zapojení ke zkoušení číslicově analogových převodníků podle vynálezu je blíže objasněno na připojeném výkresu.The wiring for testing the analog-to-analog converters according to the invention is explained in more detail in the attached drawing.

Výstup 11 čítače 2 je spojen se vstupem 21 normálového číslicově analogového převodníku 2, jehož výstup 22 je spojen s prvním vstupem 71 analogového komparátoru 2, a dále je výstup 21 čítače 2 spojen se vstupem 31 zkoušeného číslicově analogového převodníku 2, jehož výstup 32 je spojen s prvním vstupem 61 analogové sčítačky 6, jejíž výstup 63 je spojen s druhým vstupem 72 analogového komparátoru 2« jehož výstup 73 je spojen s řídicím vstupem 51 vratného čítače 2· Výstup 52 vratného čítače 2 je spojen se vstupem 41 kompenzač ního číslicově analogového převodníku 2, jehož výstup 42 je spojen s druhým vstupem 62 analogové sčítačky 6. Dále je výstup vratného čítače 2 spojen se vstupem 81 zobrazovací jednotky 8. První výstup 91 generátoru 2 je spojen s hodinovým vstupem 12 čítače 2 a druhý výstup 92 generátoru 2 je spojen s hodinovým vstupem 53 vratného čítače 2·The counter output 11 is connected to the input 21 of the normal digital to analog converter 2, whose output 22 is connected to the first input 71 of the analog comparator 2, and further the counter output 21 is connected to the input 31 of the tested digital analog converter 2 whose output 32 is connected. with the first input 61 of the analog adder 6, whose output 63 is connected to the second input 72 of the analog comparator 2, whose output 73 is connected to the control input 51 of the return counter 2; the output 52 of the return counter 2 is connected to input 41 of the compensating digital analog converter 2 whose output 42 is connected to the second input 62 of the analog adder 6. Further, the output of the return counter 2 is connected to the input 81 of the display unit 8. The first output 91 of the generator 2 is connected to the clock input 12 of the counter 2 and clock input 53 of return counter 2 ·

Zapojeni ke zkoušení číslicově analogových převodníků pracuje na principu kompenzace výstupního napětí zkoušeného číslicově analogového převodníku 2 výstupním napětím normálového číslicově analogového převodníku £ a kompenzačního číslicově analogového převodníku 2· Na vstupech normálového číslicově analogového převodníku 2 a zkoušeného číslicově analogového převodníku 2 je generován čítačem 2 shodný číslicový signál. Výstupní napětí normálového číslicově analogového převodníku £ je porovnáváno v analogovém komparátoru 2 a výstupním napětím analogové sčítačky 6, sčítající výstupní napětí zkoušeného číslicově analogového převodníku 2 a kompenzačního číslicově analogového převodníku 2*The circuit for testing analogue to analogue converters works on the principle of compensating the output voltage of the tested analogue to analogue converter 2 by the output voltage of the normal analogue to analogue converter 6 and the compensating analogue to analogue converter 2. signal. The output voltage of the normal-to-analog converter 6 is compared in the analog comparator 2 and the output voltage of the analog adder 6, summing the output voltage of the tested digital-analog converter 2 and the compensating digital-analog converter 2 *.

Výstup analogového komparátoru 2 řídí směr čítání vratného čítače 2, jehož výstup řídí I kompenzační číslicově analogový převodník 2 tak, aby součet výstupních napětí normálovéhoThe output of the analog comparator 2 controls the counting direction of the return counter 2, the output of which controls the I-to-analog converter 2 so that the sum of the output voltages of the normal

Číslicově analogového převodníku £, zkoušeného číslicově analogového převodníku 2 a kompenzačního číslicově analogového převodníku 2 by1 v ustáleném stavu roven nule. Potom obsah vratného čítače 2i indikovaný na zobrazovací jednotce, určuje chybu zkoušeného číslicově analogového převodníku 2·The digital-to-analog converter 6, the tested digital-to-analog converter 2, and the compensating, digital-to-analog converter 2 should be zero at steady state. Then the content of the return counter 2i indicated on the display unit determines the error of the tested digital-to-analog converter 2 ·

Zapojení ke zkoušení číslicově analogových převodníků podle vynálezu lze užit při automatickém určení dílčích chyb číslicově analogových převodníků v celém rozsahu hodnot vstupního číslicového signálu. Zapojení je též vhodné pro zkouěení hybridních jednotek - funkčních měničů a generátorů - s číslicovým vstupem a analogovým výstupem,The wiring for testing the analog-to-analog converters according to the invention can be used in the automatic determination of partial errors of the analog-to-analog converters over the whole range of the input digital signal values. The wiring is also suitable for testing hybrid units - functional inverters and generators - with digital input and analog output,

Claims (1)

PŘEDMĚT VYNÁLEZUSUBJECT OF THE INVENTION Zapojení ke zkoušení číslicově analogových převodníků, vyznačené tím, že sestává z čítače (1), jehož výstup (11) je spojen se vstupem (21) normálového číslicově analogového převodníku (2), jehož výstup (22) je spojen s prvním vstupem (71) analogového komparátoru (7), a dále je výstup čítače (1) spojen se vstupem (31) zkoušeného číslicově analogového převodníku (3), jehož výstup (32) je spojen s prvním vstupem (61) analogové sčítačky (6), jejíž výstup (63) je spojen s druhým vstupem (72) analogového komparátoru (7), jehož výstup (73) je spojen s řídicím vstupem (51) vratného čítače (5), jehož výstup (52) je spojen se vstupem (41) kompenzačního číslicově analogového převodníku (4), jehož výstup (42) je spojen s druhým vstupem (62) analogové sčítačky (6), a dále je výstup vratného čítače (5) spojen se vstupem (81) zobrazovací jednotky (8), přičemž první výstup (91) generátoru (9) je spojen s hodinovým vstupem (12) čítače (1) a druhý výstup (92) generátoru (9) je spojen s hodinovým vstupem (53) vratného čítače (5).Circuit for testing analogue to digital converters, characterized in that it consists of a counter (1) whose output (11) is connected to an input (21) of a normal digital analogue converter (2), whose output (22) is connected to a first input (71) ) of the analog comparator (7), and further the output of the counter (1) is connected to the input (31) of the tested digital-analog converter (3), whose output (32) is connected to the first input (61) of the analog adder (6) (63) is connected to a second input (72) of the analog comparator (7), whose output (73) is coupled to the control input (51) of the return counter (5), whose output (52) is coupled to the compensating input (41) the analog converter (4), the output (42) of which is connected to the second input (62) of the analog adder (6), and the output of the return counter (5) is connected to the input (81) of the display unit (8); 91) of the generator (9) being coupled to the the clock input (12) of the counter (1) and the second output (92) of the generator (9) are connected to the clock input (53) of the return counter (5).
CS169878A 1978-03-17 1978-03-17 Connection for testing the digital analogous converters CS204207B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS169878A CS204207B1 (en) 1978-03-17 1978-03-17 Connection for testing the digital analogous converters

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS169878A CS204207B1 (en) 1978-03-17 1978-03-17 Connection for testing the digital analogous converters

Publications (1)

Publication Number Publication Date
CS204207B1 true CS204207B1 (en) 1981-04-30

Family

ID=5352001

Family Applications (1)

Application Number Title Priority Date Filing Date
CS169878A CS204207B1 (en) 1978-03-17 1978-03-17 Connection for testing the digital analogous converters

Country Status (1)

Country Link
CS (1) CS204207B1 (en)

Similar Documents

Publication Publication Date Title
JPH0260986B2 (en)
IE46337B1 (en) Error correction in electrical meters
US3786350A (en) Linear input ohmmeter
US4697151A (en) Method and apparatus for testing operational amplifier leakage current
CS204207B1 (en) Connection for testing the digital analogous converters
CS205378B1 (en) Connexion for analog-to-digital converter testing
WO1990012325A1 (en) A sampling circuit
JPS58222616A (en) D/A conversion circuit
US4567429A (en) Digital servo indicator
RU195981U1 (en) DIGITAL ANGLE CONVERTER WITH SELF-CONTROL
JPS63224522A (en) Amplifier
SU1242727A1 (en) Device for measuring temperature
SU625139A1 (en) Digital temperature measuring device
SU1064454A1 (en) Device for measuring differential non-linearity of digital/analog converters
SU957114A1 (en) Device for measuring pulse voltage instantaneous values
SU1465853A1 (en) Apparatus for determining the coefficient of scale-type voltage converter
SU1310709A1 (en) Device for eddy-current checking
SU1101684A1 (en) Digital instrument for strain-gauge balance
SU789773A1 (en) Apparatus for measuring sine voltage
SU1336233A1 (en) Device for measuring differential non-linearity of digital-to-analog converters
SU708250A1 (en) Meter of power factor and phase shift angle sine
SU1739212A2 (en) Temperature measuring device
SU983575A1 (en) Method of evaluating phase meter error in 90@ phase shift
SU317990A1 (en) ENTI-TEHIIKK ^ & IBI -] ^ UTENA
SU360619A1 (en) DIGITAL INTEGRATING VOLTMETER