CS204207B1 - Zapojeni ke zkoušeni číslicově analogových převodníků - Google Patents
Zapojeni ke zkoušeni číslicově analogových převodníků Download PDFInfo
- Publication number
- CS204207B1 CS204207B1 CS169878A CS169878A CS204207B1 CS 204207 B1 CS204207 B1 CS 204207B1 CS 169878 A CS169878 A CS 169878A CS 169878 A CS169878 A CS 169878A CS 204207 B1 CS204207 B1 CS 204207B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- input
- digital
- output
- analog
- counter
- Prior art date
Links
- 238000012360 testing method Methods 0.000 title claims description 10
- 238000005259 measurement Methods 0.000 description 2
- 230000008030 elimination Effects 0.000 description 1
- 238000003379 elimination reaction Methods 0.000 description 1
- 238000010998 test method Methods 0.000 description 1
Landscapes
- Analogue/Digital Conversion (AREA)
Description
Vynález řeší zapojení ke zkoušení číslicově analogových převodníků, pracující na principu kompenzace rozdílu výstupních napští normálového a zkoušeného číslicově analogového převodníku výstupním napětím kompenzačního číslicově analogového převodníku.
• Dosud známá zapojení ke zkoušení číslicově analogových převodníků pracovala na principu přímého měření výstupního napětí zkoušeného číslicově analogového převodníku číslicovým voltmetrem nebo napělovým kompenzátorem.Tento způsob zkoušení byl zdlouhavý, vyžadoval přesný číslicový voltmetr a byl obtížně automatizovatelný.
Uvedené nevýhody odstraňuje zapojení ke zkoušení číslicově analogových převodníků podle vynálezu.
Jeho podstata spočívá v tom, že sestává z čítače, jehož výstup je spojen se vstupem normálového číslicově analogového převodníku, jehož výstup je spojen s prvním vstupem analogového komparátoru. Výstup čítače je dále spojen se vstupem zkoušeného číslicově analogového převodníku, jehož výstup je spojen s prvním vstupem analogové sčítačky. Výstup analogové sčítačky je spojen s druhým vstupem analogového komparátoru, jehož výstup je spojen s řídicím vstupem vratného čítače. Výstup vratného čítače je spojen se vstupem kompenzačního číslicově analogového převodníku, jehož výstup je spojen s druhým vstupem analogové sčítačky, a dále je spojen výstup vratného čítače se vstupem zobrazovací jednotky, přičemž první výstup generátoru je spojen s hodinovým vstupem čítače a druhý výstup generátoru je spojen s hodinovým vstupem vratného čítače.
Za předpokladu přesného normálového číslicově analogového převodníku je chyba zkoušeného číslicově analogového převodníku určena hodnotou číslicového signálu kompenzačního číslicově analogového převodníku, jež je zobrazena zobrazovací jednotkou. Předností zapojení ke zkouěení číslicově analogových převodníků podle vynálezu je vyloučení číslicového voltmetru nebo napěťového kompenzátoru z měření a jejich náhrazení normálovým číslicově analogovým převodníkem, jenž je vždy při srovnatelné přesnosti jednodušeji realizovatelný a levnější. Další přednost zapojení je v použití kompenzačního číslicově analogového převodníku, jehož přesnost podstatně neovlivňuje přesnost měření zkoušeného číslicově analogového převodníku.
Zapojení ke zkoušení číslicově analogových převodníků podle vynálezu je blíže objasněno na připojeném výkresu.
Výstup 11 čítače 2 je spojen se vstupem 21 normálového číslicově analogového převodníku 2, jehož výstup 22 je spojen s prvním vstupem 71 analogového komparátoru 2, a dále je výstup 21 čítače 2 spojen se vstupem 31 zkoušeného číslicově analogového převodníku 2, jehož výstup 32 je spojen s prvním vstupem 61 analogové sčítačky 6, jejíž výstup 63 je spojen s druhým vstupem 72 analogového komparátoru 2« jehož výstup 73 je spojen s řídicím vstupem 51 vratného čítače 2· Výstup 52 vratného čítače 2 je spojen se vstupem 41 kompenzač ního číslicově analogového převodníku 2, jehož výstup 42 je spojen s druhým vstupem 62 analogové sčítačky 6. Dále je výstup vratného čítače 2 spojen se vstupem 81 zobrazovací jednotky 8. První výstup 91 generátoru 2 je spojen s hodinovým vstupem 12 čítače 2 a druhý výstup 92 generátoru 2 je spojen s hodinovým vstupem 53 vratného čítače 2·
Zapojeni ke zkoušení číslicově analogových převodníků pracuje na principu kompenzace výstupního napětí zkoušeného číslicově analogového převodníku 2 výstupním napětím normálového číslicově analogového převodníku £ a kompenzačního číslicově analogového převodníku 2· Na vstupech normálového číslicově analogového převodníku 2 a zkoušeného číslicově analogového převodníku 2 je generován čítačem 2 shodný číslicový signál. Výstupní napětí normálového číslicově analogového převodníku £ je porovnáváno v analogovém komparátoru 2 a výstupním napětím analogové sčítačky 6, sčítající výstupní napětí zkoušeného číslicově analogového převodníku 2 a kompenzačního číslicově analogového převodníku 2*
Výstup analogového komparátoru 2 řídí směr čítání vratného čítače 2, jehož výstup řídí I kompenzační číslicově analogový převodník 2 tak, aby součet výstupních napětí normálového
Číslicově analogového převodníku £, zkoušeného číslicově analogového převodníku 2 a kompenzačního číslicově analogového převodníku 2 by1 v ustáleném stavu roven nule. Potom obsah vratného čítače 2i indikovaný na zobrazovací jednotce, určuje chybu zkoušeného číslicově analogového převodníku 2·
Zapojení ke zkoušení číslicově analogových převodníků podle vynálezu lze užit při automatickém určení dílčích chyb číslicově analogových převodníků v celém rozsahu hodnot vstupního číslicového signálu. Zapojení je též vhodné pro zkouěení hybridních jednotek - funkčních měničů a generátorů - s číslicovým vstupem a analogovým výstupem,
Claims (1)
- PŘEDMĚT VYNÁLEZUZapojení ke zkoušení číslicově analogových převodníků, vyznačené tím, že sestává z čítače (1), jehož výstup (11) je spojen se vstupem (21) normálového číslicově analogového převodníku (2), jehož výstup (22) je spojen s prvním vstupem (71) analogového komparátoru (7), a dále je výstup čítače (1) spojen se vstupem (31) zkoušeného číslicově analogového převodníku (3), jehož výstup (32) je spojen s prvním vstupem (61) analogové sčítačky (6), jejíž výstup (63) je spojen s druhým vstupem (72) analogového komparátoru (7), jehož výstup (73) je spojen s řídicím vstupem (51) vratného čítače (5), jehož výstup (52) je spojen se vstupem (41) kompenzačního číslicově analogového převodníku (4), jehož výstup (42) je spojen s druhým vstupem (62) analogové sčítačky (6), a dále je výstup vratného čítače (5) spojen se vstupem (81) zobrazovací jednotky (8), přičemž první výstup (91) generátoru (9) je spojen s hodinovým vstupem (12) čítače (1) a druhý výstup (92) generátoru (9) je spojen s hodinovým vstupem (53) vratného čítače (5).
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS169878A CS204207B1 (cs) | 1978-03-17 | 1978-03-17 | Zapojeni ke zkoušeni číslicově analogových převodníků |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS169878A CS204207B1 (cs) | 1978-03-17 | 1978-03-17 | Zapojeni ke zkoušeni číslicově analogových převodníků |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS204207B1 true CS204207B1 (cs) | 1981-04-30 |
Family
ID=5352001
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS169878A CS204207B1 (cs) | 1978-03-17 | 1978-03-17 | Zapojeni ke zkoušeni číslicově analogových převodníků |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS204207B1 (cs) |
-
1978
- 1978-03-17 CS CS169878A patent/CS204207B1/cs unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| GB1572088A (en) | Method of and apparatus for automatic measurement of impedance and other parameters with microprocessor calculation techniques | |
| IE46337B1 (en) | Error correction in electrical meters | |
| US3667041A (en) | Automatic zero circuitry for indicating devices | |
| US3786350A (en) | Linear input ohmmeter | |
| US4697151A (en) | Method and apparatus for testing operational amplifier leakage current | |
| CS204207B1 (cs) | Zapojeni ke zkoušeni číslicově analogových převodníků | |
| CS205378B1 (en) | Connexion for analog-to-digital converter testing | |
| WO1990012325A1 (en) | A sampling circuit | |
| JPS58222616A (ja) | D/a変換回路 | |
| US4567429A (en) | Digital servo indicator | |
| RU195981U1 (ru) | Цифровой преобразователь угла с самоконтролем | |
| SU1242727A1 (ru) | Устройство дл измерени температуры | |
| SU625139A1 (ru) | Цифровой измеритель температуры | |
| SU1064454A1 (ru) | Устройство дл измерени дифференциальной нелинейности цифроаналоговых преобразователей | |
| SU957114A1 (ru) | Устройство дл измерени мгновенных значений импульсных напр жений | |
| SU1465853A1 (ru) | Устройство дл определени коэффициента масштабного преобразовател напр жени | |
| SU1310709A1 (ru) | Устройство дл вихретокового контрол | |
| SU1101684A1 (ru) | Цифровой прибор тензометрических весов | |
| SU789773A1 (ru) | Устройство дл измерени синусоидального напр жени | |
| SU1336233A1 (ru) | Устройство дл измерени дифференциальной нелинейности цифроаналоговых преобразователей | |
| SU708250A1 (ru) | Измеритель коэффициента мощности и синуса угла сдвига фаз | |
| SU1739212A2 (ru) | Устройство дл измерени температуры | |
| SU983575A1 (ru) | Способ оценки погрешности фазометров при 90 @ фазовом сдвиге | |
| SU317990A1 (ru) | Ентйо-техиинкк^&ибя-]^ютена | |
| SU360619A1 (ru) | Цифровой интегрирующий вольтметр |