CS201809B1 - Connection for the communication display unit - Google Patents
Connection for the communication display unit Download PDFInfo
- Publication number
- CS201809B1 CS201809B1 CS625178A CS625178A CS201809B1 CS 201809 B1 CS201809 B1 CS 201809B1 CS 625178 A CS625178 A CS 625178A CS 625178 A CS625178 A CS 625178A CS 201809 B1 CS201809 B1 CS 201809B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- input
- output
- block
- whose
- microprocessor
- Prior art date
Links
- 238000004891 communication Methods 0.000 title claims description 20
- 230000006978 adaptation Effects 0.000 claims description 12
- 230000004048 modification Effects 0.000 claims description 8
- 238000012986 modification Methods 0.000 claims description 8
- 230000006870 function Effects 0.000 description 9
- 230000005540 biological transmission Effects 0.000 description 5
- 230000008859 change Effects 0.000 description 2
- 238000000034 method Methods 0.000 description 2
- 230000008901 benefit Effects 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 238000001208 nuclear magnetic resonance pulse sequence Methods 0.000 description 1
- 238000003825 pressing Methods 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Landscapes
- Controls And Circuits For Display Device (AREA)
Description
Většina počítačových systémů je pro styk s komunikační zobrazovací jednotkou, displejem, vybavena standardním propojením, interfacem, s přenosovou rychlostí do cca 9600 bitů za sekundu. Při tomto styku jsou pro oboustranný přenos dat nutné tři vodiče.Most computer systems are equipped with standard interfaces, interfaces, with a transmission speed of up to approx. 9600 bits per second, for contact with the communication display unit, display. In this connection, three conductors are required for two-way data transfer.
Displej sestává obvykle z klávesnice, zobrazovací jednotky a vlastní elektroniky. Umožňuje pomocí ukazovátka a příslušných edičních funkcí provádět edici textů. Zobrazovací jednotky obvykle pracují v plném nebo v poloduplexním provozu. Plně duplexní provoz je vhodnější pro průběžnou kontrolu korespondence s počítačovým systémem.The display usually consists of a keyboard, a display unit and its own electronics. Allows you to edit text using the pointer and the appropriate editing functions. The displays usually operate in full or half duplex operation. Fully duplex operation is more suitable for continuous checking of correspondence with a computer system.
Zobrazovací jednotky obsahují vždy paměť pro stránku nebo pro více stránek textu. Dále obsahují obvody časování, generátor znaků a řídící obvody.The display units always contain memory for a page or for multiple pages of text. They also include a timing circuit, a character generator and control circuits.
Nevýhodou známých zobrazovacích jednotek je, vzhledem k relativně složitým funkcím při edici, obsluze ukazovátka, při zajištění sériového vysílání a příjmu- včetně zabezpečení přenosové synchronizace, že řídicí obvody jsou poměrně rozsáhlé a komplikované. Řídící obvody jsou realizovány různě zapojenými sekvenčními obvody, které zajišťují vytvoření potřebných sekvencí pulsů pro zajištění jednotlivých funkcí. Další nevýhodou je, že celý systém je relativně objemný a značně nepřehledný. Jen obtížně lze kontrolovat jednotlivé bloky činnosti, protože některé pulsy jsou odvozeny od předcházejících. Při potřebě změny nebo doplnění některé funkce je nutno často měnit velké části celého zapojení.The disadvantage of the known display units is, due to the relatively complex functions of the edition, the pointer operation, the provision of serial transmission and reception - including the security of transmission synchronization - that the control circuits are relatively large and complicated. The control circuits are realized by differently connected sequential circuits, which ensure the creation of the necessary pulse sequences to ensure individual functions. Another disadvantage is that the entire system is relatively bulky and very confusing. Individual blocks of activity are difficult to control because some pulses are derived from the previous ones. If a function needs to be changed or added, it is often necessary to change large parts of the entire wiring.
Tyto nedostatky do značné míry odstraňují zapojení komunikační zobrazovací jednotky, sestávající z mikroprocesorového bloku, klávesnice, přizpůsobovacího bloku, binární sčítačky, paměti, přepínacího bloku, koincidenčního obvodu, obrazového bloku a monitoru podle vynálezu. Jeho podstata spočívá v tom, že sériový výstup mikroprocesorového bloku je spojen se sériovým datovým vstupem přizpůsobovacího bloku. Komunikační výstup přizpůsobovacího bloku je spojen s komunikačním výstupem zapojení. Komunikační vstup zapojení je spojen s komunikačním vstupem přizpůsobovacího bloku. Sériový datový výstup přizpůsobovacího bloku je spojen se sériovým vstupem mikroprocesorového bloku. Klávesnicový vstup mikro201809 procesorového bloku je spojen s kódovým výstupem klávesnice. Strobovací výstup klávesnice je spojen se strobovacím vstupem mikroprocesorového bloku. Modifikační výstup mikroprocesorového bloku je spojen s modifikačním vstupem binární sčítačky. Součtový výstup binární sčítačky je spojen s prvním adresovým vstupem paměti. Druhý adresový vstup paměti je spojen s adresovým výstupem přepínacího bloku. Přepínací vstup přepínacího bloku je spojen s nastavovacím vstupem binární sčítačky a s přepínacím výstupem mikroprocesorového bloku. Zápisový výstup mikroprocesorového bloku je spojen se zápisovým vstupem paměti. Datový vstup paměti je spojen s datovým výstupem mikroprocesorového bloku. Ukazovátkový výstup mikroprocesorového bloku je spojen s ukazovátkovým vstupem přepínacího bloku a s prvním koincidenčním vstupem koincidenčního obvodu. Koincidenční výstup koincidenčního obvodu je spojen s obrazovým ukazovátkovým vstupem obrazového bloku. Řádkový výstup obrazovacího bloku je spojen s řádkovým vstupem koincidenčního obvodu. Druhý koincidenční vstup koincidenčního obvodu je spojen s adresovým vstupem přepínacího bloku a s řádkovým adresovým výstupem obrazového bloku. Obrazový výstup obrazového bloku je spojen s obrazovým vstupem monitoru. Horizontální synchronizační vstup monitoru je spojen s horizontálním synchronizačním výstupem obrazového bloku. Znakový vstup je spojen s datovým paměťovým výstupem paměti. Stránkový adresový vstup binární sčítačky je spojen se stránkovým adresovým výstupem obrazového bloku. Vertikální synchronizační výstup obrazového bloku je spojen s veritkálním synchronickým vstupem monitoru.These drawbacks largely eliminate the wiring of a communication display unit consisting of a microprocessor block, a keyboard, a matching block, a binary adder, memory, a switch block, a coincidence circuit, an image block and a monitor according to the invention. Its essence is that the serial output of the microprocessor block is connected to the serial data input of the matching block. The communication output of the adaptation block is connected to the communication output of the wiring. The wiring communication input is connected to the adaptation block communication input. The serial data output of the matching block is connected to the serial input of the microprocessor block. The keyboard input of the micro201809 processor block is connected to the keyboard code output. The keyboard strobe output is coupled to the microprocessor block strobe input. The modification output of the microprocessor block is connected to the modification input of the binary adder. The summation output of the binary adder is connected to the first memory address input. The second memory address input is coupled to the switch output address output. The switching input of the switching block is connected to the setting input of the binary adder and to the switching output of the microprocessor block. The write output of the microprocessor block is connected to the write input of the memory. The data input of the memory is connected to the data output of the microprocessor block. The pointer output of the microprocessor block is coupled to the pointer input of the switching block and the first coincidence input of the coincidence circuit. The coincidence output of the coincidence circuit is coupled to the video pointer input of the image block. The image output of the image block is coupled to the coincidence circuit line input. The second coincidence input of the coincidence circuit is coupled to the address input of the switching block and the line address output of the image block. The image output of the image block is connected to the image input of the monitor. The horizontal sync input of the monitor is connected to the horizontal sync output of the image block. The character input is connected to the data memory output of the memory. The page address input of the binary adder is connected to the page address output of the image block. The vertical sync output of the image block is coupled to the veritual synchronous input of the monitor.
Výhodou zapojení podle vynálezu je, že je obvodově jednoduché a prostorově nenáročné. Snadno u něho lze měnit a doplňovat soubor funkcí. Jednoduše se oživuje i kontroluje. Celé zapojení je velmi levné a snadno vyrobitelné.An advantage of the circuitry according to the invention is that it is circumferentially simple and space-saving. It is easy to change and add a set of functions. It simply revives and controls. The entire wiring is very cheap and easy to manufacture.
Příklad zapojení podle vynálezu je znázorněn na výkrese v blokovém schématu. Jednotlivé bloky zapojení je možno charakterizovat následovně.An example of a wiring according to the invention is shown in the drawing in a block diagram. Individual wiring blocks can be characterized as follows.
Mikroprocesorový blok 1 sestává z mikroprocesoru s pomocnými obvody, z datové paměti, z paměti instrukcí, ze sériových a paralelních vstupních a výstupních obvodů. Slouží k řízení všech edičních a komunikačních funkcí zobrazovací jednotky.The microprocessor block 1 consists of a microprocessor with auxiliary circuits, a data memory, an instruction memory, serial and parallel input and output circuits. Used to control all display and communication functions of the display unit.
Klávesnice 2 je tvořena tlačítky a kódovacími obvody, které zajišťují vytvoření kódové kombinace odpovídající zadanému znaku a strobovacímu signálu o stisknutí kteréhokoli klávesy. Slouží k zadávání kódu znaků určených pro přenos a zobrazení.The keyboard 2 is comprised of buttons and coding circuits that provide a code combination corresponding to a given character and a strobe signal for pressing any key. Enter the code for the characters to be transmitted and displayed.
Přizpůsobovací blok 3 je tvořen tranzistory s příslušnými pasivními prvky. Složí k transformaci signálů úrovně TTL na signály propojení typu RS 232 pro přenos a opačně. Binární sčítačka 4 je tvořena logickým součtovým obvodem. Slouží k modifikaci adresy řádky textu na obrazovce v závislosti na modifikačním koeficientu zadaného z mikroprocesorového bloku 1.The adaptation block 3 is formed by transistors with respective passive elements. It transforms TTL-level signals into RS 232-type signals for transmission and vice versa. The binary adder 4 is formed by a logic summation circuit. Used to modify the address of a line of text on the screen depending on the modification coefficient entered from microprocessor block 1.
Paměť 5 je tvořena paměťovými obvody a má kapacitu odpovídající požadovanému počtu stránek textu na stínítku. Slouží k uchování kódu znaků určených k zobrazení na stínítku obrazovky.The memory 5 consists of memory circuits and has a capacity corresponding to the required number of pages of text on the screen. Holds the code of the characters to be displayed on the screen.
Přepínací blok 6 je tvořen hradly, které v závislosti na stavu přepínacího vstupu propouštějí na výstupní kanál buď adresu, při zápisu znaku do paměti, nebo adresu při kreslení obrazu. Slouží k zajištění různého adresování paměti během zápisu znaků nebo kreslení obrazu.The toggle block 6 is formed by gates which, depending on the state of the toggle input, pass to the output channel either an address when a character is written into memory or an address when drawing an image. Used to provide different memory addressing while writing characters or drawing an image.
Koincidenční obvod 7 je tvořen obvody ekvivalence a součinovým obvodem. Slouží k vytvoření obrazového signálu značky ukazovátka.The coincidence circuit 7 is formed by equivalence circuits and a product circuit. Creates an image signal of the pointer mark.
Obrazový blok 8 sestává z hodinového generátoru a čítačů pro vytvoření horizontálních a vertikálních synchronizačních pulsů. Dále obsahuje pevnou paměť typu ROM sloužící jako generátor znaků a registry pro vytvoření obrazového signálu. Obrazový blok 8 slouží k vytvoření synchronizačních pulsů pro zobrazovací jednotku, generuje adresy při kreslení obrazu a vytváří obrazový signál. Zapojení komunikační zobrazovací jednotky je provedeno takto. Sériový výstup 17 mikroprocesového bloku 1 je spojen se sériovým datovým vstupem 16 přizpůsobovacího bloku 3. Komunikační výstup 19 přizpůsobovacího bloku 3 je spojen s komunikačním výstupem 51 zapojení. Komunikační vstup 50 zapojení je spojen s komunikačním vstupem 18 přizpůsobovacího bloku 3. Sériový datový výstup 14 přizpůsobovacího bloku 3 je spojen se sériovým vstupem 15 mikroprocesorového bloku 1. Klávesnicový vstup 13 mikroprocesorového bloku 1 je spojen s kódovým výstupem 12 klávesnice 2. Strobovací výstup 10 klávesnice 2 je spojen se strobovacím vstupem 11 mikroprocesorového bloku 1. Modifikační výstup 20 mikroprocesového bloku 1 je spojen s* modifikačním vstupem 21 binární sčítačky 4. Součtový výstup 23 binární sčítačky 4 je spojen s prvním adresovým vstupem 24 paměti 5. Druhý adresový vstup 29 paměti 5 je spojen s adresovým výstupem 33 přepínacího bloku 6. Přepínací vstup 35 přepínacího bloku 6 je spojen jednak s nastavovacím vstupem 49 binární sčítačky 4 a jednak s přepínacím výstupem 36 mikroprocesorového bloku 1. Zápisový výstup 26 mikroprocesorového bloku 1 je spojen se zápisovým vstupem 25 paměti 5. Datový vstup 28 paměti 5 je spojen s datovým výstupem 27 mikroprocesorového bloku 1. Ukazovátkový výstup 31 mikroprocesorového bloku 1 je spojen s ukazátkovým vstupem 32 přepínacího bloku 6 a s prvním koincidenčním vstupem 37 koincidečního obvodu 7. Koicidenční výstup 38 koincidenčního obvodu 7 je spojen s obrazovým ukazovátkovým vstupem 42 obrazového blokuThe image block 8 consists of a clock generator and counters for generating horizontal and vertical synchronization pulses. It also includes a ROM-type fixed memory used as a character generator and registers for generating an image signal. The picture block 8 serves to generate synchronization pulses for the display unit, generates addresses when drawing an image, and generates an image signal. The communication display unit is connected as follows. The serial output 17 of the microprocessor block 1 is connected to the serial data input 16 of the adaptation block 3. The communication output 19 of the adaptation block 3 is connected to the communication output 51 of the wiring. The wiring communication input 50 is connected to the communication input 18 of the adaptation block 3. The serial data output 14 of the adaptation block 3 is connected to the serial input 15 of the microprocessor block 1. The keyboard input 13 of the microprocessor block 1 is connected to the code output 12 of the keyboard. 2 is connected to the strobe input 11 of the microprocessor block 1. The modification output 20 of the microprocessor block 1 is connected to the modification input 21 of the binary adder 4. The sum output 23 of the binary adder 4 is connected to the first address input 24 of memory 5. The switching input 35 of the switching block 6 is connected both to the setting input 49 of the binary adder 4 and to the switching output 36 of the microprocessor block 1. The write output 26 of the microprocessor block 1 is connected to the write input 2. The data input 28 of the memory 5 is connected to the data output 27 of the microprocessor block 1. The pointer output 31 of the microprocessor block 1 is connected to the pointer input 32 of the switching block 6 and to the first coincidence input 37 of the coincidence circuit 7. coupled to the picture pointer input 42 of the picture block
8. Řádkový výstup 41 obrazového bloku 8 je spojen s řádkovým vstupem 39 koincidenčního obvodu 7. Druhý koincidenční vstup 40 koincidenčního obvodu 7 je spojen s adresovým vstupem 34 přepínacího bloku 6 a s řádkovým adresovým výstupem 43 obrazového bloku 8. Obrazový výstup 46 obrazového bloku 8 je spojen s obrazovým vstupem 52 monitoru 9. Horizontální synchronizační vstup 53 monitoru 9 je spojen s horizontálním synchronizačním výstupem 47 obrazového bloku 8. Znakový vstup 44 obrazového bloku 8 je spojen s datovým paměťovým výstupem 30 paměti8. The line output 41 of the picture block 8 is connected to the line input 39 of the coincidence circuit 7. The second coincidence input 40 of the coincidence circuit 7 is connected to the address input 34 of the switch block 6 and the line address output 43 of the picture block 8. connected to the video input 52 of the monitor 9. The horizontal synchronization input 53 of the monitor 9 is coupled to the horizontal synchronization output 47 of the image block 8. The character input 44 of the image block 8 is connected to the data memory output 30 of the memory.
5. Stránkový adresový vstup 22 binární sčítačky 4 je spojen se stránkovým adresovým výstupem 45 obrazového bloku 8. Vertikální synchronizační výstup 48 obrazového bloku 8 je spojen s vertikálním synchronizačním vstupem 54 monitoru 9.5. The page address input 22 of the binary adder 4 is connected to the page address output 45 of the picture block 8. The vertical sync output 48 of the picture block 8 is connected to the vertical sync input 54 of the monitor 9.
Zapojení pracuje takto. Obrazový blok 8 trvale generuje synchronizační pulsy a obrazový signál pro zobrazovací jednotku. Obrazový signál se vytváří na základě kódů znaků čtených synchronně s během paprsku po stínítku obrazovky a přiváděných z datového paměťového výstupu 30 paměti 5 na znakový vstup 44 obrazového bloku 8. Značka ukazovátka se zobrazuje vždy v poslední řádce textu na stránce. Signál nesoucí informací, že se kreslí poslední řádka na stránce, se přivádí na řádkový vstup 39 koincidenčního obvodu 7. Pozice ukazovátka v poslední řádce stránky je dána koincidencí pozice v řádce textu na druhém koincidenčním vstupu 40 koincidenčního obvodu 7 a žádané pozice ukazovátka na prvním koincidenčním vstupu 37 koincidenčního obvodu 7. Tuto žádanou pozici ukazovátka vytváří mikroprocesorový blok 1 na svém ukazovátkovém výstupu 31 v závislosti na edičních funkcích, příjmu znaku, obsluze ukazovátka apod. Při kreslení obrazu se paměť 5 adresuje, pokud jde o pozici v řádce textu, z adresového výstupu 33 přepínacího bloku 6. Přepínacím signálem z přepínacího výstupu 36 mikroprocesorového bloku 1 se přepínací blok 6 nastaví tak, že připouští přes svůj adresový výstup 33 adresy pozice v řádce textu z řádkového adresového výstupu 43 obrazového bloku 8. Pořadí řádek textu na stránce se řídí adresou na prvním adresovém vstupu 24 paměti 5. Tato adresa se získá součtem adresy ze stránkového adresového výstupu 45 obrazového bloku 8 a koeficientu z modifikačního výstupu 20 mikroprocesorového bloku 1 v binární sčítačce 4. Mikroprocesorový blok 1 se cyklicky dotazuje na stav strobovacího signálu z klávesnice 2 na svém strobovacím vstupu 11. Po zjištění, že byla stisknuta některá klávesa, čte mikroprocesorový blok 1 přes svůj klávesnicový vstup 13 kód zadaného znaku a následně ho přepíše do sériového vysílače, obsaženého v mikroprocesorovém bloku 1. Vysílač doplní kód znaku třemi bity, a to paritním bitem, start-bitem a stop-bitem a začně jej sériově vysílat přes sériový výstup 17 mikroprocesorového bloku 1 do přizpůsobovacího bloku 3 a přes komunikační výstup 51 zapojení k počítačovému systému. Mikroprocesorový blok 1 čeká na ukončení sériového vysílání znaku. Po jeho ukončení se mikroprocesorový blok 1 znova dotazuje na nový stisk klávesy na klávesnici 2. Znaky vysílané sériově z počítačového systému přicházejí přes přizpůsobovací blok 3 na sériový vstup 15 mikroprocesorového bloku 1. Přijímají se zcela asynchronně s vysílanými znaky, popřípadě i současně s nimi. Po rekodování a kontrole znaku přijatého v sériovém přijímači mikroprocesorového bloku 1 se přeruší dotazování na stav klávesnice 2 a provede se nejprve zjištění zda přijatý znak je nebo zda není řídicí znak pro různé funkce. Přijatý řídicí znak se nezapisuje do paměti 5. Po jeho zjištění však provede mikroprocesorový blok 1 požadovanou funkci, například posuv ukazovátka, nulování řádky apod. V případě, že přijatý znak není v seznamu řídicích znaků zobrazovací jednotky, potom se zapíše do paměti 5 pro zobrazení na obrazovce. Zapsání znaku do paměti 5 probíhá tím způsobem, že z přepínacího výstupu 36 mikroprocesorového bloku 1 je jednak přepínací blok 6 nastaven tak, že na druhý adresový vstup 29 paměti 5 se propouští pozice ukazovátka z ukazovátkového výstupu 31 mikroprocesorového bloku 1 a jednak se přes nastavovací vstup 49 binární sčítačky 4 zajistí vydání adresy poslední řádky textu na stránce na první adresový vstup 24 paměti 5. Adresa v paměti 5 je tedy nastavena na adresu pozice ukazovátka v poslední řádce textu na stránce. Mikroprocesor v mikroprocesorovém bloku 1 dále připraví na svém datovém výstupu 27 kód znaku, který má být zapsán, a přes zápisový výstup 26 provede následně zápis tohoto znaku do paměti 5. Po takto skončeném zápisu je přepínací blok 6 i binární sčítačka 4 opět nastavena signálem z přepínacího výstupu 36 mikroprocesorového bloku 1 tak, že paměť 5 se adresuje měnícími se adresami pro kreslení obrazu. Na závěr zápisové operace provádí mikroprocesor ještě obsluhu pozice ukazovátka. Byl-li znak zapisován do poslední pozice v řádce textu, nastaví mikroprocesorový blok 1 na svém ukazátkovém výstupu 31 hodnotu nula, odpovídající nové pozici ukazovátka na počátku řádky; jinak nastaví hodnotu o jedničku větší než předcházející. V případě přechodu ukazovátka na začátek řádku se zvětší o jedničku i koeficient na modifikačním výstupu 20 mikroprocesorového bloku 1, binární sčítačka 4 zajistí posunutí obsahu řádku textu na zobrazené stránce o jeden řádek vzhůru. První předtím zobrazený řádek se přesune do pozice posledního zobrazovacího řádku. Mikroprocesorový blok 1 dále programově zajistí vynulování všech pozic ve spodní řádce textu, takže tato je opět připravena k zápisu nově přijímaných znaků. Vynulování poslední řádky provádí mikroprocesorový blok 1 postupem, který byl již uveden, a to tak, že zapisuje znaky NUL, to je samé nuly do všech pozic řádky textu. Obdobná obsluha ukazovátka, posun řádek nahoru a nulování poslední řádky probíhá í při každém příjmu znaku „nový řádek“. Popsaný postup se operátorovi jeví jako například posun papíru u psacího stroje.The wiring works as follows. The picture block 8 continuously generates the synchronization pulses and the video signal for the display unit. The video signal is generated based on the character codes read synchronously with the screen after the beam and fed from the data memory output 30 of the memory 5 to the character input 44 of the picture block 8. The pointer mark always appears in the last line of text on the page. The signal carrying the information that the last line on the page is drawing is applied to the line input 39 of the coincidence circuit 7. The position of the pointer in the last line of the page is given by the position coincidence in the text line on the second coincidence input 40 of the coincidence circuit 7 This desired pointer position is created by the microprocessor block 1 on its pointer output 31 depending on the editor functions, character reception, pointer operation, and so on. When drawing an image, memory 5 is addressed from the address line in terms of position in the text line. The switching block 6 is set to allow a position in the line of text from its address output line 43 of the image block 8 via its address output 33 to the switching block 36 of the microprocessor block 1. This address is obtained by adding the address from the page address output 45 of the picture block 8 and the coefficient from the modifying output 20 of the microprocessor block 1 in the binary adder 4. The microprocessor block 1 cyclically queries the strobe signal status. from the keyboard 2 on its strobe input 11. After detecting that a key has been pressed, the microprocessor block 1 reads the entered character code through its keyboard input 13 and then rewrites it to the serial transmitter contained in the microprocessor block 1. The transmitter fills in the character code with three bits by the parity bit, the start bit and the stop bit, and it starts to transmit it in series via the serial output 17 of the microprocessor block 1 to the adaptation block 3 and via the communication output 51 connected to the computer system. The microprocessor block 1 waits for the serial transmission of the character. Upon completion, the microprocessor block 1 again asks for a new keystroke on the keyboard 2. The characters transmitted in series from the computer system arrive via the adaptation block 3 to the serial input 15 of the microprocessor block 1. They are received entirely asynchronously with or simultaneously with the transmitted characters. After recoding and checking the character received in the serial receiver of the microprocessor block 1, the interrogation of the state of the keypad 2 is interrupted and a determination is first made as to whether or not the received character is a control character for various functions. The received control character is not written to memory 5. However, upon detection, microprocessor block 1 performs the desired function, such as pointer movement, line zeroing, and so on. If the received character is not in the control character list of the display, then it is written to memory 5 for display. on the screen. The writing of the symbol into the memory 5 is carried out in such a way that from the switching output 36 of the microprocessor block 1 the switching block 6 is set so that the pointer address from the pointer output 31 of the microprocessor block 1 is passed to 49 of the binary adder 4 provides the address of the last line of text on the page to the first address input 24 of memory 5. Thus, the address in memory 5 is set to the address of the pointer position in the last line of text on the page. The microprocessor in the microprocessor block 1 further prepares the code of the character to be written on its data output 27 and then writes this character to the memory 5 via the write output 26. the switching output 36 of the microprocessor block 1 such that the memory 5 is addressed by varying image drawing addresses. At the end of the write operation, the microprocessor still handles the pointer position. If the character has been written to the last position in the line of text, the microprocessor block 1 sets at its pointer output 31 a value of zero corresponding to the new pointer position at the beginning of the line; otherwise, it sets the value by one greater than the previous one. If the pointer moves to the beginning of the line, the coefficient at the modification output 20 of the microprocessor block 1 is increased by one and the binary adder 4 moves the content of the text line on the displayed page one line up. The first previously displayed line moves to the position of the last display line. The microprocessor block 1 furthermore programmatically ensures the zeroing of all positions in the lower line of the text, so that it is again ready to write the newly received characters. The last line is cleared by the microprocessor block 1 in the manner already described by writing NULs, that is, all zeros to all positions of the line of text. Similar pointer operations, line ups and last line zeroes each time a new line character is received. The procedure described to the operator appears to be, for example, a paper shift in a typewriter.
Vynálezu se využije při komunikaci s počítačovým systémem pomoci alfanumerických textů zadávaných z klávesnice a zobrazovaných na obrazovce zejména v oblasti výpočetní techniky, v řízení obráběcích strojů, technologických procesů apod.The invention will be used in communication with a computer system by means of alphanumeric texts typed from the keyboard and displayed on the screen especially in the field of computer technology, machine tool control, technological processes, etc.
Claims (1)
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS625178A CS201809B1 (en) | 1978-09-27 | 1978-09-27 | Connection for the communication display unit |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS625178A CS201809B1 (en) | 1978-09-27 | 1978-09-27 | Connection for the communication display unit |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS201809B1 true CS201809B1 (en) | 1980-11-28 |
Family
ID=5409119
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS625178A CS201809B1 (en) | 1978-09-27 | 1978-09-27 | Connection for the communication display unit |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS201809B1 (en) |
-
1978
- 1978-09-27 CS CS625178A patent/CS201809B1/en unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| GB1142622A (en) | Monitoring systems and apparatus | |
| GB1494327A (en) | Field selection data operating devices | |
| GB1426602A (en) | Key-board signal encoding system | |
| GB1234178A (en) | ||
| GB1415567A (en) | Apparatus for reading coded data on a document | |
| GB1105582A (en) | Information processing systems | |
| US3537073A (en) | Number display system eliminating futile zeros | |
| GB1159191A (en) | Type-Composing Apparatus | |
| CS201809B1 (en) | Connection for the communication display unit | |
| US3961170A (en) | Fixed point to floating point conversion in an electronic computer | |
| GB1274794A (en) | Program selection system | |
| US3685019A (en) | Editing apparatus | |
| US4609997A (en) | Input processor | |
| US3947663A (en) | Magnetic card writing and reading device | |
| US3828322A (en) | Electronic computers | |
| KR0164404B1 (en) | Character control method and device using a few telephone buttons | |
| US3909783A (en) | Coded information signal forming apparatus | |
| SU608184A1 (en) | Information display | |
| SU1145337A1 (en) | Data input device | |
| JPS5968054A (en) | Information processor | |
| JPS5487454A (en) | Information display unit | |
| SU551803A1 (en) | Device for coding signals | |
| SU1149238A1 (en) | Information input device | |
| SU1113795A1 (en) | Information input device | |
| GB1199148A (en) | Data Capture |