CS201152B1 - Programmable decoder - Google Patents
Programmable decoder Download PDFInfo
- Publication number
- CS201152B1 CS201152B1 CS465577A CS465577A CS201152B1 CS 201152 B1 CS201152 B1 CS 201152B1 CS 465577 A CS465577 A CS 465577A CS 465577 A CS465577 A CS 465577A CS 201152 B1 CS201152 B1 CS 201152B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- printed circuit
- circuit board
- programmable decoder
- logic
- inputs
- Prior art date
Links
- 239000011159 matrix material Substances 0.000 description 3
- 238000000034 method Methods 0.000 description 2
- 238000005219 brazing Methods 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 230000001066 destructive effect Effects 0.000 description 1
- 238000005476 soldering Methods 0.000 description 1
- 230000001052 transient effect Effects 0.000 description 1
Landscapes
- Design And Manufacture Of Integrated Circuits (AREA)
Description
Vynález se týká programovatelného dekodéru s možností vytváření variabilních kombinačních sítí v automatizacních systémech.The invention relates to a programmable decoder with the possibility of creating variable combination networks in automation systems.
Dosud známé programovatelné dekodéry používané v logických automatech a umožňující naprogramování různých závisloátí výstupních signálů na kombinaci vstupních signálů, využívají většinou tzv. diodové matice. Programování se u nich provádí propojováním příslušných bodů v křížovém poli pomocí diod. Diody se připojují bučí pájením nebo jsou umístěny ve speoiálníah kolíčcích, které se zasouvají do otvorů v křížovém poli. Nevýhodou tohoto řešení jsou velké rozměry, potřeba velkého počtu diod a u provedení se zasouvacími kolíčky i snížení spolehlivosti vlivem přechodových odporů. Existují ještě další podobná řešení, např. s použitím odporů místo diod, nebo s miniaturními přepínači a podobně, které však mají podobné nevýhody. Jiné, modernější řešení programovatelného dekodéru, které nemá jmenované nevýhody, představují integrované obvody tytu PLA (programable logic ariay). U těchto integrovaných obvodů je programovatelná diodová matice provedena monoliticky. Nevýhodou integrovaných obvodů PLA je jejich vyšší cena, ale zejména skutečnost, že zaznamenaný program nelze již měnit, vzhledem k destruktivním* způsobu programování.Previously known programmable decoders used in logic controllers and allowing the programming of various output signal dependencies on a combination of input signals, mostly use diode matrices. They are programmed by connecting the corresponding points in the cross-field using diodes. The diodes are connected either by soldering or placed in speoial pins, which are inserted into the holes in the cross field. The disadvantage of this solution is the large dimensions, the need for a large number of diodes, and the design with retractable pins and the reduction of reliability due to transient resistance. There are other similar solutions, for example using resistors instead of diodes, or with miniature switches and the like, but which have similar disadvantages. Another, more modern programmable decoder solution that does not have these disadvantages is the programmable logic ariay (PLA) integrated circuit. In these integrated circuits, the programmable diode matrix is monolithic. The disadvantage of PLA integrated circuits is their higher cost, but especially the fact that the recorded program can no longer be changed due to the destructive * programming method.
Výše uvedené nedostatky odstraňuje programovatelný dekodér, obsahující řadu logických integrovaných obvodů typu NAND, jejichž výstupní vývody jsou spojeny s výstupy prograuova201 152The programmable decoder containing a number of logic integrated circuits of the NAND type whose output terminals are connected to the outputs of prograuova201
201 152 telného dekodéru a umíatěny na desoe β vrchními a spodními plošnými spoji, podle vynálezu, jehož podstata spočívá v tom, že vstupy programovatelného dekodéru jsou propojeny na vrchní plošný spoj a spodní plošný spoj a tyto plošné spoje jsou přivedeny do blízkosti vstupů logických integrovaných obvodů typu NAND, kde jsou z vrchního plošného spoje vytvořeny vrchní plošky spoje a ze spodního plošného spoje vytvořeny spodní plošky spoje, přičemž vrchní plošky spoje a spodní plošky spoje jsou izolovány od vstupů logického integrovaného obvodu*201 152 of a programmable decoder and placed on the board β by the top and bottom printed circuit boards according to the invention, characterized in that the inputs of the programmable decoder are connected to the top printed circuit board and the bottom printed circuit board. type NAND, where the top printed circuit board is made up of the top printed circuit boards and the bottom printed circuit board is made of the bottom printed circuit boards, while the top printed circuit boards and the bottom printed circuit boards are isolated from the logic integrated circuit inputs *
Programovatelný dekodér podle vynálezu má přednosti oproti dřívějším systémům. Největší výhodou je použití mnohovstupových logických integrovaných obvodů typu NAND místo obvyklé diodové matice s velkým počtem diod a tím dosažení podstatného zmenšení rozměrů a zvýšení spolehlivosti dekodéru. Další výhodou je uspořádání plošek plošného spoje a způsob jejich spojování s příslušnými vstupy integrovaného obvodu, které je velmi málo náročv né na potřebnou plochu plošného spoje a umožňuje využití téže ploohy současně pro vytvoření kombinační matice vstupních signálů i pro umístění logických integrovaných obvodů. Programování.dekodéru je jednoduché a program je možno kdykoliv změnit bez potřeby dalšíoh součástek.The programmable decoder of the present invention has advantages over prior systems. The biggest advantage is the use of multi-input logic integrated circuits of the NAND type instead of the usual diode matrix with a large number of diodes, thus achieving a substantial reduction in dimensions and increasing the reliability of the decoder. A further advantage is the arrangement of the printed circuit boards and the method of connecting them to the respective integrated circuit inputs, which is very low on the required printed circuit board and allows the same board to be used simultaneously to create a combination input signal matrix and logic integrated circuit placement. Programming the decoder is simple and the program can be changed at any time without the need for additional components.
Programovatelný dekodér podle vynálezu je zřejmý z připojeného výkresu.The programmable decoder according to the invention is apparent from the attached drawing.
Programovatelný dekodér podle vynálezu obsahuje desku 2 β vrchními a spodními plošnými spoji a logické Integrované obvody J. typu NAND, Logické integrované obvody J. typu NAND provádějící funkci logického součinu, popřípadě součtu, jsou umístěný na desce 2 s vrchními a spodními plošnými spoji.The programmable decoder according to the invention comprises a 2B top and bottom printed circuit board and logic NAND type J NANDs. The NAND type J logic ICs performing a logic or sum function are located on the top and bottom board 2.
Logické signály na vstupech £ programovatelného dekodéru jsou vedeny vrchním plošným spojem £ a spodním plošným spojem 2 ke vstupům £ logických integrovaných obvodů. U vstupů £ logických integrovaných obvodů jsou z vrchního plošného'spoje £ vytvořeny vrchní plošky spoje £ a ze spodního plošného spoje 2 jsou vytvořeny spodní plošky spoje 8, které nejsou spojeny se vstupy £ logického integrovaného obvodu. Podle zadané dekódovací tabulky se pak příslušný vstup £ logického integrovaného obvodu připojí vodivě,*např. pájením, buž s příslušnou vrchní ploškou £ spoje nebo se spodní 8 ploškou spoje anebo zůstane nepřipojen. Takto lze naprogramovat různé závislosti mezi výstupy programovatelného dekodéru a logickými signály na vstupech £ programovatelného dekodéru.The logic signals at the inputs 8 of the programmable decoder are routed by the top circuit board 6 and the bottom circuit board 2 to the logic integrated circuit inputs 6. At the logic integrated circuit inputs (4), the top of the circuit board (4) is formed from the top of the logic circuit (4) and the bottom of the printed circuit board (2) is formed of the bottom planes of the circuit (8). According to the specified decoding table, the respective logic IC input is then connected conductively, e.g. brazing, either with the respective top plate 5 of the joint or with the bottom plate 8 of the joint or remains unconnected. In this way, different dependencies can be programmed between the outputs of the programmable decoder and the logic signals at the inputs 6 of the programmable decoder.
Výše popsaný programovatelný dekodér může mít např. jiné tvary signálových plošek, popřípadě mohou být oba druhy plošek umístěny na jedné straně desky s plošným spojem. Také mnohovstupové logické integrované obvody mohou být nahrazeny několika integrovanými obvody s menším počtem vstupů. Tento popsaný vynález lze použít při konstrukci kombinačních 1 sekvenčních logických automatů.For example, the programmable decoder described above may have other signal pad shapes, or both types of pads may be located on one side of a printed circuit board. Also, multi-input logic ICs can be replaced by multiple ICs with fewer inputs. The present invention can be used in the construction of combination sequential logic automata.
Claims (1)
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS465577A CS201152B1 (en) | 1977-07-12 | 1977-07-12 | Programmable decoder |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS465577A CS201152B1 (en) | 1977-07-12 | 1977-07-12 | Programmable decoder |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS201152B1 true CS201152B1 (en) | 1980-10-31 |
Family
ID=5389807
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS465577A CS201152B1 (en) | 1977-07-12 | 1977-07-12 | Programmable decoder |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS201152B1 (en) |
-
1977
- 1977-07-12 CS CS465577A patent/CS201152B1/en unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| EP0360540A2 (en) | Programmable logic device | |
| EP0317287B1 (en) | Programmable logic device | |
| US5796267A (en) | Tri-Statable input/output circuitry for programmable logic | |
| EP0287337B1 (en) | Programming circuit for programmable logic array i/o cell | |
| US5023606A (en) | Programmable logic device with ganged output pins | |
| US5414638A (en) | Programmable interconnect architecture | |
| EP0376905A2 (en) | Programmable logic device having a plurality of programmable logic arrays arranged in a mosaic layout together with a plurality of interminglingly arranged interfacing blocks | |
| CA2038162A1 (en) | Programmable connector | |
| RU2001111894A (en) | CIRCUIT DIAGRAM WITH THE DEACTIVATED SCAN CHAIN | |
| JPS58197922A (en) | Programmable logic array | |
| KR890007126A (en) | Programmable Input / Output Circuitry | |
| KR900013720A (en) | Programmable Logic Circuit | |
| CS201152B1 (en) | Programmable decoder | |
| DE3677752D1 (en) | MODULE MANUFACTURED IN INTEGRATED TECHNOLOGY FOR THE CREATION OF INTEGRATED CIRCUITS. | |
| US5134638A (en) | Shift register connection between electrical circuits | |
| US20070176632A1 (en) | Integrated circuit package, and a method for producing an integrated circuit package having two dies with input and output terminals of integrated circuits of the dies directly addressable for testing of the package | |
| KR900013618A (en) | Integrated Circuit Modules and Semiconductor Boards | |
| JPS5938713B2 (en) | circuit wiring connection device | |
| US4644353A (en) | Programmable interface | |
| JP2558818B2 (en) | Multi-pin LSI with test circuit for soldering defect inspection | |
| JPH058576B2 (en) | ||
| JPS6378075A (en) | Logical device | |
| JPS5797660A (en) | High density structure | |
| JPS5857825A (en) | Pla circuit | |
| KR970007081Y1 (en) | Semiconductor memory |