CN85105144A - 数字亮度处理系统 - Google Patents
数字亮度处理系统 Download PDFInfo
- Publication number
- CN85105144A CN85105144A CN85105144.8A CN85105144A CN85105144A CN 85105144 A CN85105144 A CN 85105144A CN 85105144 A CN85105144 A CN 85105144A CN 85105144 A CN85105144 A CN 85105144A
- Authority
- CN
- China
- Prior art keywords
- circuit
- signal
- fir filter
- channel
- output channel
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Images
Landscapes
- Picture Signal Circuits (AREA)
- Processing Of Color Television Signals (AREA)
Abstract
数字亮度处理电路包括第一余弦滤波器,它与并联联结的第二低通滤波器和第三滤波器(它对高频的衰减要比对低频衰减小)串联联结。第三滤波器包括可变比例装置。第二滤波器的输出联结到合成装置的一个输入,第三滤波器的输出联接到合成装置的第二个输入。合成装置的输出为处理电路的输出通道。
Description
本发明是关于处理视频信号亮度分量,特别是关于建立希望的亮度分量幅频响应的装置,比如在数字电视接收机中。为了改善图象的锐度和细节清晰度,希望通过提高亮度信道的高频响应来改善亮度信道的瞬态响应。
提高视频信号中幅度跃变的陡度,可在主观上改善视频信号处理系统的响应;而且在跃变以前的瞬间产生一个前冲,并在跃变以后的瞬间产生一个上冲,也可以改善响应。人们还知道,利用一种装置把沿着延时线或类似器件中各端子(通常称为抽头)上产生的延时信号以预定方式组合起来,能够形成理想的幅频和(或)相频特性,而且基本上不引入相位非线性或者相位失真。这种装置有时称为“横向均衡器”或者“横向滤波器”,在美国专利局专利申请号№2,263,376〔A.D.布鲁梅因(A.D.Blumlein)等人〕的文件中已经进行了一般性叙述。
在电视系统或者处理复合信号以提供预定的信号传输特性(例如,增强选定频率的信号)的相似系统中,希望在亮度通道内包括峰化电路,该峰化电路能够迅速自适应于对视频信号中亮度信号分量高频部分的控制(例如,相对增强或者峰化)。例如,希望根据接收到电视信号的质量,对于某些频率较高部分亮度信号的幅度,进行可控制的增强。
图1表示一个传输函数,当用于亮度信号时,能使重现图象在主观上得到很理想的改善。本发明直接涉及有关的装置,可用于一般地模拟数字视频信号处理系统中亮度通道的这种传输函数。对于数字电视接收机,为了提供成本低的电视接收机,这种装置必须用最少的部件来实现。
为了实施哪怕一种简单的数字处理功能,都需要大量的器件。例如:为了把两个8位信号相加,就需要200只以上的晶体管。很容易理解,为了在器件数量方面易于管理而且成本低,要实现电视系统中数字硬件所必要的处理功能,每个功能部件必须设计成与理想响应特性相当的最简单结构。根据这种限制性要求,因而在优选的实施例中开发了仅需要一个乘法器电路的峰化电路。
根据本发明的装置是由一个有限脉冲响应(FIR)滤波器所实现的数字亮度处理电路组成,该滤波器包括第一余弦FIR滤波器,它与并联联接的第二和第三FIR滤波器串联联接。第二FIR滤波器产生低通滤波器响应。第三FIR滤波器对于高频部分的衰减小于对于低频部分的衰减。第三FIR滤波器包括可变比例装置,其输出通道与合成装置的一个输入通道相联接。第二FIR滤波器的输出通道联接到合成装置的第二个输入通道,合成装置的输出通道就是处理电路的输出通道。
根据本发明的装置可以用为数字视频信息处理器中的峰化电路。可以由改变加到可变比例装置中的比例系数,来调节峰化电路的高频响应。用移位各自的取样来实现全部滤波器加权元件,使得所需要的滤波器硬件减少到最低限度。
附图为:
图1为电视接收机中视频信号亮度分量的已峰化的幅频响应曲线,该接收机在主观上增强了重现图象;
图2为含有数字峰化电路的数字电视接收机的部分框图;
图3和图6为一般模拟图1传输响应曲线的FIR滤波器电路的逻辑框图;
图4为可变比例电路的方框图,该电路可用于图3和图6的电路;以及
图5是图3电路所呈现的传输函数的相对幅频特性,其中可变比例电路的系数K等于、小于、和大于1。
图7为简化的核化电路的方框图。
在附图中,细线表示模拟或者一位数字(比如:时钟)信号的通路,粗线表示多位数字信号(比如:脉冲编码调制的二进制信号)的信号通路。
为了在主观上增强显示图象中垂直线的跃变,在电视接收机中使用了亮度峰化电路。代表比较陡的跃变信号,一般包含高频信号分量。相对于低频分量来说,增强亮度信号高频分量的幅度响应,可以有选择地增强跃变。然而,必须注意保证亮度信号的较高频的峰化不要引起这些高频分量的振铃。因此,整个峰化响应必须在频谱高端逐渐滚降下来,还要保证在伴音信号分量的频率范围内有高值的衰减。另外,最理想的是峰化响应具有线性的相位特性。过去人们已经发现当产生线性相位分量时,图1所表示的一般频率响应曲线产生理想的峰化特性。
图2是数字电视接收机的部分方框图,表示主要信号处理电路,其中包括亮度峰化电路。在图2中由天线10接收广播电视信号,并且加到传统的调谐器和中频(IF)电路12。把来自电路12的基带模拟全电视信号加到模-数转换器(ADC)14的输入端,该转换器14以诸如彩色副载波频率四倍的速率对信号进行取样,并且产生模拟信号的数字表示。由时钟发生器16产生的取样信号来控制ADC14,该时钟发生器16可以是对于数字化的全电视信号中色同步基准分量敏感的锁相环电路。把来自ADC14的取样输出送到梳状滤波器18,该滤波器有选择地分离出全电视信号的亮度和色度分量。把色度分量送到色度处理电路20,该电路包括:增益控制功能,滤波电路和彩色混合信号的解码电路,这里把色度信号进行适当调整以便用于彩色矩阵变换电路26。
把来自梳状滤波器18的亮度分量加到亮度处理电路22,该电路包括:亮度控制和垂直清晰度增强功能等。把来自亮度处理电路22调整过的亮度信号,加到亮度峰化电路24,该电路有选择地增强亮度信号较高频分量的幅度特性。把来自亮度峰化电路24已峰化的亮度信号加到彩色矩阵变换电路26,并在那里与处理过的色度信号适当组合起来,用以产生红(R)、绿(G)和蓝(B)的彩色信号用于驱动显象管。
图3是峰化电路,包括延迟级、加法器和乘法器单元47。乘法器单元47的型式是:它用一个恒定系数来标度所加的信号。乘法器47最好是这样的型式,即其比例系数K在电学上是可变的,由加到其控制输入端50的控制信号来控制,使得峰化函数能够自适应于所加亮度信号的状态。理想情况是,比例系数K是线性变化的,以便提供一个较宽的自适应范围。
图3中的亮度取样被送到输入通道30,并且由加法器48的输出通道49提供已峰化的取样。亮度取样信号被联接到延迟元件31的输入通道,该通道将其串行地输入到加法器电路51。亮度取样同时还被加到加法器电路51的第二个输入通道。由延迟元件31和加法器电路51构成了第一FIR滤波器,加法器51输出所呈现的传输函数,相对于加到通道30的输入取样是余弦响应。以转换符号“Z”表示时,传输函数由等式(1)来描述:
S51/SIN=1+Z-1(1)
其中,S51和SIN分别为加法器51的输出通道和输入通道30中信号取样的值。
把来自加法器51的取样输出加到第二滤波器(它包括电路元件32、33、34、35、38、41和42);并加到第三滤波器(它包括电路元件33、35、36、37、39、40、43、44、45、46和47)。电路元件33、35、42、43和45是延迟元件,该延迟元件以一个取样周期来延迟信号取样;并且是例如以取样速率时钟同步的锁存器。电路元件34、36和39为乘2器。假定取样是n位脉冲编码调制(PCM)的二进制码,则乘2器可以是布线电路,该电路变更或移动在各位位置上的各个取样的有效位,即向左移动一位位置(当PCM码的最左位为最高有效位时)。电路元件32、37、38和40是二进制加法器;以及电路元件44和46是设计为适合于信号格式(例如,2的补数)的二进制减法器。电路元件41是比例电路,该电路用4除取样。对于二进制PCM取样,电路元件41可以是布线电路,该电路变更各取样位的有效位,即向右移两位位置。
第二滤波器在感兴趣的频率范围内,提供具有固定增益系数的一般低通响应。第三滤波器在感兴趣的频率范围内,提供具有可变增益系数的高频响应或者带通响应,即第三滤波器对较低频亮度信号分量的衰减要大于对较高频亮度信号分量的衰减。把来自第二滤波器和第三滤波器的输出信号进行线性相加,以产生已峰化的亮度信号,其中第二滤波器提供较低频亮度分量,而第三滤波器提供较高频亮度分量。由于第三滤波器具有可变的增益系数,所以亮度信号较高频分量的幅度能够相对于低频分量确定比例,以产生最理想的复合响应。
图3所说明的电路中,上部信号通路为第二滤波器,下部信号通路为第三滤波器。首先说明上部信号通路,把来自加法器51的取样信号加到加法器电路32的一个输入通道以及延迟元件33的输入通道。把来自延迟元件33的输出取样加到延迟元件35的输入通道以及乘2电路34。把来自乘2电路34的已加权的取样加到加法器32的第二个输入通道,把该加法器的输出连接到加法器38的第一个输入通道。把来自延迟元件35的输出取样加到加法器38的第二个输入通道。把来自加法器38的输出取样在元件41中用4除。把来自元件41的取样加到延迟元件42,该元件把已合成和已加权的取样延迟一个取样周期。以转换符号“Z”表示时,在加法器51和延迟元件42的输出通道之间的元件所提供的传输函数由等式(2)来描述:
S42/S51=1/4(1+2Z-1+Z-2)Z-1(2)
这对应于第二滤波器的传输函数,一般为低通响应。在输入通道30和延迟元件42的输出通道之间整个的传输函数由下式来描述:
S42/SIN=1/4(Z-1+3Z-2+3Z-3+Z-4) (3)
把来自加法器51输出通道的取样加到乘2器36,该乘2器的输出通道连接到加法器37的第一个输入通道。把来自延迟元件33的取样连接到加法器37的第二个输入通道,该加法器37的输出连接到加法器40的第一个输入通道。把来自延迟元件35的取样在元件39中乘以2,随后送到加法器40的第二个输入通道。在加法器51和加法器40输出通道之间元件所提供的传输函数由下式给出:
S40/S51=2+Z-1+2Z-2(4)
这一般为低通响应。
把来自加法器40的取样加到延迟元件43,并且作为被减数送到减法器电路44。把来自延迟元件43的输出取样作为减数送到减法器电路44。在加法器40和减法器电路44输出通道之间元件所提供的传输函数由下式给出:
S44/S40=1-Z-1(5)
把来自减法器电路44的取样加到延迟元件45的输入通道,并且作为减数送到减法器电路46。把来自延迟元件45已延迟的输出取样作为被减数送到减法器电路46。在减法器电路44的输出和减法器电路46的输出通道之间的电路元件所提供的传输函数由下式给出:
S46/S44=Z-1-1 (6)
把来自减法器电路46的输出取样加到可变增益乘法器47的输入通道,该乘法器47把取样乘以可变系数K。在输入通道30和乘法器47的输出通道之间的复合传输函数由下式给出:
S47/SIN=-2K+KZ-1+KZ-2+KZ-3+KZ-4-2KZ-5(7)
这一般为带通响应。
把来自延迟元件42和可变增益乘法器47的取样在加法器48中合成,该加法器在输出通道49提供来自峰化电路的输出取样。峰化电路的传输函数T(Z)由下式给出:
T(Z)=-2K+(K+ 1/4 )Z-1+(K+ 3/4 )Z-2+(K+ 3/4 )Z-3+(K+ 1/4 )Z-4-2KZ-5(8)
峰化电路的传输函数由图5作一般的说明。应注意到响应在直流附近一般是平坦的,然后上升,在2.2-2.5兆赫之间为峰值,然后滚降,在4.05兆赫附近通过零。该响应曲线在近似4.2兆赫处具有大约-40dB的最小值。然后响应曲线再次升起,并在5.7兆赫附近为峰值。而这后一个峰值是我们所不希望的。然而,可以假设在模-数转换之前的前置滤波将基本消除在这部分频谱中的全部信号分量。
图5中的实曲线表示系数K为1的响应曲线。图5中点线和虚线分别表示大于1或者小于1的响应曲线。系数K为0时,高频亮度分量相对于直流响应将被显著衰减。所以适当选择系数K,亮度信号可以被峰化或去峰化。〔注:图5所说明的响应曲线,假设取样率为(美国)国家电视制式委员会(NTSC)彩色全电视信号中彩色副载波频率的4倍。〕
图4为可变乘法器电路的逻辑框图,该乘法器实现图3中元件47的功能。该电路是可编程的移位-加法型加权电路,能够利用系数对取样进行加权,该系数是两次幂的总和或者为两次幂倒数的总和。所说明的电路仅包括4个移位器和3个加法器,以便对于4位控制信号产生16级线性响应。所说明的电路其功能是乘以系数K,K等于4位二进制控制信号C1C2C3C4所对应10进制数值的8分之一。例如,假定C1C2C3C4为0101,这等于10进制的5,则系数K为5/8。
把被乘的信号送到输入通道80。把取样信号送到移位器60-63,该移位器把所加的PCM取样的位向右移动0、1、2和3位有效位位置,这分别对应于比例为1、 1/2 、 1/4 和1/8。符号位线作为2的补数连接,该线要求在已移位的PCM信号中空出较多有效位,在此位置上复制符号位。把已移位或者已确定比例的取样分别加到由控制线C1、C2、C3和C4控制的门电路64-67。当控制线上为逻辑“0”时,对应门电路输出0值的取样。当控制线上为逻辑“1”时,对应门电路通过其输入的比例取样。把来自门电路64-67的比例输出取样或者0值在加法器树状网络(它包括加法器电路68、69和70)中相加,以便在输出通道71中产生以比例系数K加权的输入取样。
回到C1C2C3C4等于0101和输入取样为10进制值16的实例,由移位器60-63送到门电路64-67的10进制值分别是16、8、4和2。门电路64和66响应逻辑“0”控制信号,产生等于0的输出值;以及门电路65和67响应逻辑“1”控制信号,将分别产生输出值8和2,其和为10进制值10。控制信号0101的二进制值等于10进制的5,因此系数K为5/8。16的八分之五等于10,此即加法器树在输出端71产生的输出值。
可以扩展图4中的电路以产生较大的乘法因子,其方法可以用包括与移位器60-63并行的附加移位器,以及相应的门电路和加法器;或者使移位器可编程,而不采用硬件。
根据实现这种电路所采用的技术,必须采用流水线技术来适应电路延时上的差别,例如,在图3和图4中的两个加法器电路串联联接时。熟悉先有技术的人将承认这些条件,根据这些条件来设计电路。
图6为在两个传输函数之间可以转换的峰化电路。其中一个传输函数与图3装置的传输函数相似。第二个传输函数一般是在7.2兆赫(对于NTSC的取样率)为零的宽带响应。再则,图6的电路系统中包括自适应的核化电路。图6中,标以与图3中各元件相同号码的各元件,执行相同的功能。
元件82和81组成自适应核化电路,对于大信号可以假定该电路能够提供单位传输函数,即对于信号不产生影响。假定就是这种情况,在输入通道30和输出通道49之间的传输函数与图3电路完全一致(当把开关83的接点连接到端子A、A′时)。在这个电路中,开关83左侧的元件效率比图3中对应的电路稍高,而且可以表明,它能执行相同的功能。
下面考虑开关83的两个接点与端子B连接的情况。在这种情况下能够很容易地表明,在输入通道30和输出通道49之间的传输函数FB,由下式来描述:
FB=-KZ-1+(K+1)Z-2+(K+1)Z-3-KZ-4(9)
这一般为余弦形状的频率响应,在接近7.2兆赫处为零值。例如,当要求复现最大可能的水平清晰度(例如显示文本资料时),上述电路在这种方式下工作。开关83可以是手动操作开关或者电子开关装置,例如,对当时信号频谱含量敏感的装置。函数FB也是已峰化的函数。
峰化函数可以通过增强信号频谱的较高频分量,并把已增强的较高频分量返回与较低频分量相加的方法来实现。然而,在视频信号中,较高频分量相对于较低频分量受到了典型的显著衰减。这种衰减是由于广播的视频信号带宽不够。其结果是较高频分量具有较差的信噪比,特别容易受到来自模数转换过程量化噪声的影响。当接收信号弱时,较高频分量的信噪比将明显降低,并且峰化电路结束工作,把已增强的噪声返回到输入信号中去。这种不理想的结果可以通过把已增强的信号核化来防止,核化是在把已增强的信号返回到其它频率分量之前进行的。
核化为一种信号处理操作,在这种操作中把低电平的信号变动从信号中去掉,以改善整个信噪比。固定核化(把不超过固定阈电平的低电平的信号变动去掉)一般不适合于电视接收机,因为观众对出现于暗景中的噪声(即暗背景中的亮点),要比出现在亮景中的噪声(即亮背景中的暗点)更容易察觉出来。所以,最好是对于低亮度信号电平或者较暗的景,提供相对高的核化阈;而对于较亮的景,提供相对低的核化阈。
再参看图6,元件82为核化电路,图7示出核化电路的一个实例。元件81为向核化电路82输出特定阈值的编程的存储元件。把来自乘法器47的亮度信号加到核化元件83的信号输入通道,在那里把它与来自存储元件81的阈值进行比较。如果信号值大于阈值,那个信号便传到加法器48。如果信号值小于阈值,核化元件83就把一个预定值(例如,零)输出到加法器48。访问阈值存储元件81的信号为低频亮度,一般它代表平均的图象亮度。经过延迟元件78以及与加法器77电路输出通道相联接的加法器79,可获得低频亮度。滤波器传输函数S79/S30(由在信号输入通道30和加法器79的输出通道之间联接的元件提供),由下式给出:
S79/S30=(1+Z-1)(1+Z-2)2(10)
该滤波器函数为低通响应,其3dB点在1.2兆赫附近,该滤波器以达到设计目的,附加最少量的硬件为原则。
把来自加法器79的信号取样除以系数64,例如在把它们送到存储元件81的地址输入通道之前,右移6个有效位的位置。对该信号进行除法运算有两个原因,首先,阈值不需要具有很高的分辨力,即对于7位加符号位的亮度信号,有32个不同的阈值就足够了。其次,如果在通道30上的输入取样为8位宽,而通过加法器51、77和79以后便增加到11位宽。对于额定核化阈较低阶的位是无意义的,并且因此不包含有用的控制信息。除法可在延迟元件78和加法器79之前执行,以进一步减少所需要的硬件数。另一种方案是,把除法分成两部分进行,一部分在延迟元件78之前,另一部分在加法器79之后。例如,可以在元件78之前进行4位右移,随之在元件79之后进行两位右移。这样便使得加法器79的大小从10位的器件减小到6位的器件,可以明显地节省硬件。最后这一个实例提出了在节省硬件和舍入误差之间良好的折中,这种舍入误差是由于用移位方式去作除法(和舍位)而引起的。
图7表示了一个可用作实施图6中元件82的核化电路。这个电路包括数字比较器130,把来自乘法器47的输入信号和来自存储器81的阈值加到130上。如果来自乘法器47的取样大小超过阈值时,则比较器130输出逻辑高电平的控制信号(GS),否则,比较器130在GS输出端送出逻辑低电平。把控制信号GS分别加到并行与门阵列122-128的各第一输入端。把来自乘法器47信号取样的各个位分别加到与门电路122-128的各第二输入端。当控制信号GS为高电平时,与门122-128把输入信号不变地传到核化电路输出通道200。反之,当控制信号GS为低电平时,与门122-128向输出通道200提供逻辑低电平。注意,比较器130可以是窗比较器,不论输入信号大于所加的阈值还是小于负的阈值,130都提供逻辑高电平的输出信号;否则,产生逻辑低电平的输出。
Claims (11)
1、一种用于处理数字视频亮度信号的处理电路,包括:
具有一个与所述视频亮度信号源相联接的输入通道(30),并且具有一个输出通道的一个第一有限脉冲响应(FIR)滤波器(31、51),该第一FIR滤波器呈现出余弦传输函数;
具有一个与所述第一FIR滤波器的输出通道相联接的输入通道,并且具有一个输出通道的一个第二FIR滤波器(32、33、34、35、38、41、42),该第二FIR滤波器呈现出一般低通频率响应;
具有一个与所述第一FIR滤波器输出通道相联接的输入通道,并且具有一个输出通道,还包括响应于增益控制信号(50)的一个可变比例电路47的一个第三FIR滤波器(33、35、36、37、39、40、43、44、45、46、47),所述第三FIR滤波器呈现出一个频率响应,该频率响应对于亮度信号的相对高频频谱的衰减要比对于亮度信号的相对低频频谱的小些;以及
与所述第二和第三FIR滤波器的输出通道相联接的合成装置(48),用于合成所提供的已滤波的信号取样,所述合成的已滤波取样(49)对应于已处理的数字视频亮度信号。
2、根据权利要求1中的电路,其特征在于:
所述第一FIR滤波器(31、35)呈现出传输函数f1=1+Z-1,其中Z的意思就是传统的Z转换;
所述第二FIR滤波器(32、33、34、35、38、41、42)呈现出传输函数f2=1/4(Z-1+2Z-2+Z-3);以及
所述第三FIR滤波器(33、35、36、37、39、40、43、44、45、46、47)呈现出传输函数f3=K(-2+3Z-1-2Z-2+3Z-3-2Z-4),其中,K是一个常数。
3、根据权利要求2中的电路,其特征在于:所述第一FIR滤波器(31、51)包括具有一个与所述亮度信号源(30)相联接的输入通道,并且具有一个输出通道的一个延迟元件(31);该滤波器还包括具有第一和第二输入通道分别联接到所述延迟元件的输入和输出通道的一个加法器电路(51),所述加法器电路具有对应于上述第一FIR滤波器输出通道的一个输出通道。
4、根据权利要求2中的电路,其特征在于:第二FIR滤波器(32、33、34、35、38、41、42)包括:
具有各自输出通道的第一个(33)和第二个(35)串联联接的延迟元件,第一个延迟元件具有联接到第一FIR滤波器输出通道的一个输入通道;
联接到第一个延迟元件输出通道的第一个加权装置(34),用于对来自所述第一个延迟元件的信号取样进行加权;
联接到第一个延迟元件的输入通道,第二个延迟元件的输出通道和所述第一个加权装置的装置(32、38),用于合成在那里得到的信号取样;
联接到用于合成信号取样的装置的第二个加权装置(41),用于对合成信号取样进行加权;以及
具有一个与第二加权装置相联接的输入通道,并且具有对应于第二FIR滤波器输出通道的输出通道的一个第三延迟元件(42)。
5、根据权利要求2中的电路,其特征在于:第三FIR滤波器(33、35、36、37、39、40、43、44、45、46、47)包括:
具有各自输出通道的第一个(33)和第二个(35)串联联接的延迟元件,所述第一个延迟元件具有联接到所述第一FIR滤波器输出通道的一个输入通道;
分别联接到第一个延迟元件输入通道和第二个延迟元件输出通道的第一个(36)和第二个(39)加权电路,用于对分别加到这里的信号取样进行加权;
联接到第一个、第二个加权电路和第一个延迟元件输出通道的装置(37、40),用于合成来自所述加权电路和所述第一个延迟元件的信号取样;
第一个(44)和第二个(46)减法器电路;
具有一个输出通道,并且具有联接到用来合成信号取样的所述装置的一个输入通道的一个第三延迟元件(43);
把所述第三延迟元件的输入和输出通道分别联接到所述第一个减法器电路的被减数和减数输入通道的各个装置;
具有联接到所述第一个减法器电路的一个输入通道,并且具有一个输出通道的一个第四延迟元件(45);
把所述第四延迟元件的输入和输出通道分别联接到所述第二个减法器电路的减数和被减数输入通道的各个装置;以及
所述可变比例电路包括,具有联接到第二个减法器电路的一个输入通道(50),并且具有对应于所述第三个数字处理电路输出通道的一个输出通道的一个乘法器电路(47)。
6、根据权利要求5中的电路,其特征在于乘法器电路(47)包括:
具有联接到所述乘法器输入通道(80)的各自的数据输入通道,并且具有各自的控制输入端(C1-C4)的多个控制加权电路(60、64、61、65、62、66、63、67);所述每个控制加权电路,当加到各自控制端的信号为第一种逻辑状态时,在各自的输出通道上提供信号取样的已加权复制信号,该信号取样被加到所述输入通道;当加到各自控制端的信号为第二种逻辑状态时,输出零值取样;而且,所述每个控制加权电路以逐位降低的值来加权输入取样;以及
装置(68、69、70),把来自所述全部控制加权电路的输出取样进行合成,以产生取样的比例复制,该取样是被加到所述乘法器电路上的。
7、根据权利要求6中的电路,其特征在于所述多个控制加权电路中的每个电路包括:
n+1个输入的与门(64-67),所述几个输入为信号取样输入,而第n+1个输入被联接到各自的控制端(C1-C4);以及
移位装置(60-63),用来改变取样的有效位位置,所述移位装置被联接在与门的几个信号取样输入和乘法器输入通道(80)之间。
8、根据权利要求1中的电路,其特征在于:把所述合成装置(48)联接到所述第三FIR滤波器(33、35、36、37、39、40、43、44、45、46、47)上去的装置包括:
具有一个阈值输入通道的一个核化电路,所述核化电路具有联接在所述第三FIR滤波器和所述合成装置之间的一个信号通道;
具有联接到所述第三FIR滤波器输出通道的一个输入通道的数字控制装置(81),用来发出数字阈值并将其加到所述核化电路的阈值输入通道;以及
具有联接到所述第一FIR滤波器(31、51)输出通道的一个输入通道,并且具有联接到所述数字控制装置的一个输出通道的一个第四FIR滤波器(78、79、80),所述第四FIR滤波器呈现出一个低通频率响应。
9、根据权利要求8中的电路,其特征在于:所述第四FIR滤波器的传输函数f4由下式给出:
f4=W(1+Z-2)2
其中,W为一个比例系数。
10、根据权利要求8中的电路,其特征在于:
所述数字控制装置(81)包括,具有联接到所述阈值输入通道的一个数据输出通道,并且具有一个地址输入通道的存储装置,把所述存储装置编程以便提供对应于所加地址信号的阈值;以及
把所述第四FIR滤波器的输出通道联接到所述地址输入通道。
11、根据权利要求8中的电路,其特征在于:
所述核化电路具有联接到所述第三FIR滤波器(33、35、36、37、39、40、43、44、45、46、47)的一个输入通道,以及联接到所述用于合成信号取样装置(48)的一个输出通道,所述核化电路包括比较装置(130),用来对来自所述第三FIR滤波器的信号取样与所述阈信号进行比较,所述核化电路(122-128)产生所述信号取样作为输出取样,以响应第一次比较的结果;并且产生一个预定的数字信号作为输出信号,以响应第二次比较的结果。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 85105144 CN1008589B (zh) | 1985-07-06 | 1985-07-06 | 数字亮度处理系统 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 85105144 CN1008589B (zh) | 1985-07-06 | 1985-07-06 | 数字亮度处理系统 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN85105144A true CN85105144A (zh) | 1986-12-31 |
CN1008589B CN1008589B (zh) | 1990-06-27 |
Family
ID=4794288
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN 85105144 Expired CN1008589B (zh) | 1985-07-06 | 1985-07-06 | 数字亮度处理系统 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN1008589B (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101129153B (zh) * | 2006-08-25 | 2011-12-14 | 深圳市海川实业股份有限公司 | 一种具备变频控制功能的软冰淇淋机 |
US8684541B2 (en) | 2001-10-09 | 2014-04-01 | Seiko Epson Corporation | Lighting apparatus and projection type display, and driving method therefor |
-
1985
- 1985-07-06 CN CN 85105144 patent/CN1008589B/zh not_active Expired
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8684541B2 (en) | 2001-10-09 | 2014-04-01 | Seiko Epson Corporation | Lighting apparatus and projection type display, and driving method therefor |
CN101129153B (zh) * | 2006-08-25 | 2011-12-14 | 深圳市海川实业股份有限公司 | 一种具备变频控制功能的软冰淇淋机 |
Also Published As
Publication number | Publication date |
---|---|
CN1008589B (zh) | 1990-06-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5519454A (en) | Luma/chroma separation filter with common delay element for comb filter separation and recursive noise reduction of composite video input signal | |
CA1219344A (en) | Digital signal coring apparatus with controllable coring threshold level | |
MXPA97008123A (en) | Luma / chrome separation filter with derressive element co | |
US4472733A (en) | Color channel signal-to-noise improvement in digital television | |
CN1210422A (zh) | 数字视频用象素自适应噪声降低滤波器 | |
CA2152658A1 (en) | Sample rate converter and sample rate conversion method | |
EP0209406B1 (fr) | Circuit d'élaboration des signaux analogiques de couleurs primaires d'un signal de télévision à partir de ses composantes numériques de luminance et chrominance | |
CN1114312C (zh) | 同频道干扰消除器及其驱动方法 | |
CN1023918C (zh) | 图象处理装置 | |
CN1075919C (zh) | 三维运动检测器 | |
EP0818932A1 (en) | Circuit for enhancing chrominance transitions in real-time video reception | |
US6437827B1 (en) | Filtering video signals containing chrominance information | |
JPS581378A (ja) | 信号変換器 | |
CN1008589B (zh) | 数字亮度处理系统 | |
CA1219360A (en) | Digital luminance processing circuit | |
EP0433866B1 (en) | Method and an apparatus for reducing noise of the pulsive type in digital video receiver sets | |
CN1291607C (zh) | 梳状滤波器的向量幅度控制 | |
CN1114313C (zh) | 除去调制/解调接收器中的同信道干扰的装置和方法 | |
EP0107463B1 (en) | Digital television system with error correction | |
JPH07143333A (ja) | 画像信号のa/d変換回路 | |
CN1033734C (zh) | 自适应多标准视频梳状滤波器 | |
CA1192997A (en) | Bilevel coding of colour video signals | |
KR100214611B1 (ko) | 디지탈 위성방송 수신기의 적응형 영상대역 가변방법 및 장치 | |
JPH0550913B2 (zh) | ||
KR100408032B1 (ko) | 도트 패턴 제거 필터 및 그 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C13 | Decision | ||
C14 | Grant of patent or utility model | ||
C17 | Cessation of patent right |