CN2666045Y - 一种通用高效数据包的数据缓存器 - Google Patents

一种通用高效数据包的数据缓存器 Download PDF

Info

Publication number
CN2666045Y
CN2666045Y CNU200320115209XU CN200320115209U CN2666045Y CN 2666045 Y CN2666045 Y CN 2666045Y CN U200320115209X U CNU200320115209X U CN U200320115209XU CN 200320115209 U CN200320115209 U CN 200320115209U CN 2666045 Y CN2666045 Y CN 2666045Y
Authority
CN
China
Prior art keywords
address
data
input
output
fifo
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
CNU200320115209XU
Other languages
English (en)
Inventor
吕永其
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chengdu Sanlingjia Microelectronic Co., Ltd.
Original Assignee
CETC 30 Research Institute
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by CETC 30 Research Institute filed Critical CETC 30 Research Institute
Priority to CNU200320115209XU priority Critical patent/CN2666045Y/zh
Application granted granted Critical
Publication of CN2666045Y publication Critical patent/CN2666045Y/zh
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Landscapes

  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

本实用新型公开了一种通用高效数据包的数据缓存器,特征是在FIFO数据存储器的输入地址计数器上,接有输入数据包起始地址FIFO存储器,在FIFO数据存储器的输出地址计数器上,接有输出地址比较器,输出地址比较器通过读地址线与输入数据包起始地址FIFO存储器间有地址数据读取连接,并有输出数据包起始信号输出端口及与输出时钟连接的输出时钟接口,输入数据包起始地址FIFO存储器则分别设有输入时钟、地址FIFO满信号输出和输入数据包起始信号输入的端口连接,优点是可对各种不同大小数据包实现高效存储和读取,依输入数据包大小自动分配缓存空间,输入数据包大小不受缓存器FIFO空间的限制,提高了缓存器空间的利用率。

Description

一种通用高效数据包的数据缓存器
技术领域
本实用新型涉及一种数据缓存器。
背景技术
信号处理电路中大量使用数据缓存技术。目前在处理数据缓存时,一般是根据应用系统需要处理的数据包大小以及需要缓存的数据包的个数,来确定缓存器空间以及每个缓存单元的空间。缓存器整个空间的大小,为最大数据包的大小乘上缓存数据包个数;每个缓存单元空间的大小则需根据最大的数据包大小来确定,同时对每个缓存单元空间分配一个固定地址。例如,网络数据传输中的IP包缓存器,最大IP包为64K字节,若需缓存4个IP包,设置整个缓存空间为64×4K字节,每个缓存单元空间为64K字节。为了减少缓存空间,可考虑网络传输最大IP包为1600字节,则缓存4个IP包需要设置缓存空间为1600×4字节。
这种缓存器存在的主要缺点:
1、通用性差:如果应用中最大的数据包超出了缓存的单元空间,该数据包无法存储。例如,缓存空间设置采用1600×4字节,当某种应用需要存储的数据包大小超出1600字节时,该数据包无法存储在此缓存器中。
2、使用效率低:如果应用中的数据包大小,大大小于缓存的单元空间,由于地址与缓存空间的一一对应,造成缓存空间的浪费。例如,缓存空间的设置采用1600×4字节,当连续输入的IP包大小仅有64字节时,则整个缓存器只存储了64×4字节,造成了资源的极大浪费。
发明内容
本实用新型的发明目的在于:针对目前普通FIFO存储器即先入先出存储器,存在的存储单元空间与地址固定而造成对存储空间的低效率利用,以及无法适应处理各种不同大小数据包的缺点,为用户提供一种能根据输入数据包大小自动分配缓存空间、确定每个数据包起始地址,通过其输出地址比较器实现输出动态存储数据包,具有结构简单、存储功能高效的一种通用高效数据包的数据缓存器。
本实用新型的发明目的是通过实施下述技术方案来实现的:
一种通用高效数据包的数据缓存器,其特征于:在FIFO数据存储器的输入地址计数器上,接装有输入数据包起始地址FIFO存储器,在FIFO数据存储器的输出地址计数器上,接装有输出地址比较器,输出地址比较器通过读地址线与输入数据包起始地址FIFO存储器间有地址数据读取连接,并有输出数据包起始信号输出端口以及与输出时钟连接的输出时钟接口,输入数据包起始地址FIFO存储器则分别设有输入时钟、地址FIFO满信号输出和输入数据包起始信号输入的端口连接。
本实用新型的优点在于:由于在FIFO数据存储器上,接装有输入数据包起始地址FIFO存储器,可以准确地给出一个数据包输入时存储在FIFO数据存储器RAM中的起始地址,而接装的输出地址比较器可以从RAM中读取该数据包的起始地址,两者配合可以对各种不同大小的数据包实现高效率存储和读取;可根据输入数据包的大小自动分配缓存空间,使输入数据包的大小不受数据缓存器FIFO空间大小的限制,从而大大提高了对缓存器空间的有效利用,在应用中能够高效通用地存储数据,此外还有模块结构简单制造成本低的优点。
附图说明
图1为本实用新型缓存器模块电路结构示意图
图中标记:标有数据FIFO的框线为FIFO数据存储器,标有输入数据包起台地址FIFO的框线,为输入数据包起始地址FIFO存储器。
具体实施方式
一种通用高效数据包的数据缓存器,其特征于:在FIFO数据存储器的输入地址计数器上,接装有输入数据包起始地址FIFO存储器,在FIFO数据存储器的输出地址计数器上,接装有输出地址比较器,输出地址比较器通过读地址线与输入数据包起始地址FIFO存储器间进行地址数据读取连接,并有输出数据包起始信号输出端口以及与输出时钟连接的输出时钟接口,输入数据包起始地址FIFO存储器则分别设有输入时钟、地址FIFO满信号输出和输入数据包起始信号输入的端口连接。
本实用新型工作原理如下:
对一个数据包的存储和读取操作的流程是:
在数据包输入前,先输入一个数据包输入起始信号,然后输入数据。输入数据包起始地址FIFO收到数据包输入起始信号后,将数据FIFO的输入地址计数器值保存,并将自身写地址加1,以便保存下一个输入数据包起始地址,同时地址FIFO的标志电路检查地址FIFO是否已满,若满则给出地址FIFO满标志,防止地址FIFO溢出。同样,第二个数据包输入起始信号到达时,地址FIFO将数据FIFO的输入地址计数值保存,再将自身写地址加1,等待接收下一个输入数据包起始地址。依次类推,保存每个数据包的起始地址。
在读取数据包时,输出地址比较器从输出地址计数器中,读取当前数据FIFO存储器RAM中的输出数据地址,同时从输入数据包起始地址FIFO中获取该数据包起始地址,比较二地址是否一致,一致则表明数据FIFO存储器的当前地址,即为一个数据包的起始地址,输出地址比较器给出输出数据包信号的起始信号,从而确定数据包读取的起始地址,同时也表明了上一个数据包读操作的结束,以供后续电路使用。

Claims (1)

1、一种通用高效数据包的数据缓存器,其特征于:在FIFO数据存储器的输入地址计数器上,接装有输入数据包起始地址FIFO存储器,在FIFO数据存储器的输出地址计数器上,接装有输出地址比较器,输出地址比较器通过读地址线与输入数据包起始地址FIFO存储器间有地址数据读取连接,并有输出数据包起始信号输出端口,以及与输出时钟连接的输出时钟接口,输入数据包起始地址FIFO存储器则分别设有输入时钟、地址FIFO满信号输出和输入数据包起始信号输入的端口连接。
CNU200320115209XU 2003-12-05 2003-12-05 一种通用高效数据包的数据缓存器 Expired - Lifetime CN2666045Y (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CNU200320115209XU CN2666045Y (zh) 2003-12-05 2003-12-05 一种通用高效数据包的数据缓存器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNU200320115209XU CN2666045Y (zh) 2003-12-05 2003-12-05 一种通用高效数据包的数据缓存器

Publications (1)

Publication Number Publication Date
CN2666045Y true CN2666045Y (zh) 2004-12-22

Family

ID=34345784

Family Applications (1)

Application Number Title Priority Date Filing Date
CNU200320115209XU Expired - Lifetime CN2666045Y (zh) 2003-12-05 2003-12-05 一种通用高效数据包的数据缓存器

Country Status (1)

Country Link
CN (1) CN2666045Y (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101420372B (zh) * 2008-10-16 2010-12-08 电子科技大学 一种片上网络缓存分配方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101420372B (zh) * 2008-10-16 2010-12-08 电子科技大学 一种片上网络缓存分配方法

Similar Documents

Publication Publication Date Title
CN107220187B (zh) 一种缓存管理方法、装置及现场可编程门阵列
EP1045558A2 (en) Very wide memory TDM switching system
CN101848135B (zh) 芯片的统计数据的管理方法和装置
US9769092B2 (en) Packet buffer comprising a data section and a data description section
CN100346289C (zh) 一种先入先出存储器及其输出空满标志的方法
EP3657744B1 (en) Message processing
CN113590512B (zh) 可直连外设设备的自启动dma装置及应用
CN114257559B (zh) 一种数据报文的转发方法及装置
Lu et al. Memory efficient loss recovery for hardware-based transport in datacenter
CN103517085B (zh) 一种基于视频解码设计实现远程服务器管理的方法
CN103617132B (zh) 一种基于共享存储的以太网终端发送实现方法及终端装置
CN105335323A (zh) 一种数据突发的缓存装置和方法
CN2666045Y (zh) 一种通用高效数据包的数据缓存器
CN103888452B (zh) 用于报文压缩的保序方法和装置
CN103442091B (zh) 一种数据传输方法及装置
CN100499563C (zh) 提高分组应用的存储器存取效率
US7069397B2 (en) Stream based memory manager with function specific hardware logic for accessing data as a stream in memory
CN106027413B (zh) 报文缓存方法、装置及设备
CN110297785A (zh) 一种基于fpga的金融数据流控装置和流控方法
CN112637602B (zh) 一种jpeg接口及数字图像处理系统
CN101566933A (zh) 一种配置缓存的方法、装置和电子设备及数据读写装置
CN102932265A (zh) 数据缓存管理装置和方法
CN113886287A (zh) 一种基于SoC的自适应实时缓存系统及方法
CN104580009B (zh) 芯片转发数据的方法及装置
CN115756296A (zh) 缓存管理方法和装置、控制程序及控制器

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: CHENGDU SANLINGJIA MICROELECTRONICS CO., LTD.

Free format text: FORMER OWNER: NO.30 INST., CHINA ELECTRONIC SCI. + TECH. GROUP CO.

Effective date: 20080829

C41 Transfer of patent application or patent right or utility model
TR01 Transfer of patent right

Effective date of registration: 20080829

Address after: No. 6, Pioneer Road, hi tech Zone, Sichuan, Chengdu: 610041

Patentee after: Chengdu Sanlingjia Microelectronic Co., Ltd.

Address before: No. 6, Pioneer Road, hi tech Zone, Sichuan, Chengdu: 610041

Patentee before: No.30 Inst., China Electronic Science & Technology Group Corp.

C17 Cessation of patent right
CX01 Expiry of patent term

Expiration termination date: 20131205

Granted publication date: 20041222