CN221304268U - 存储装置和处理系统 - Google Patents

存储装置和处理系统 Download PDF

Info

Publication number
CN221304268U
CN221304268U CN202323146133.3U CN202323146133U CN221304268U CN 221304268 U CN221304268 U CN 221304268U CN 202323146133 U CN202323146133 U CN 202323146133U CN 221304268 U CN221304268 U CN 221304268U
Authority
CN
China
Prior art keywords
conversion
interface
circuit
data
transmission
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202323146133.3U
Other languages
English (en)
Inventor
陈定
高建
龚凡
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Kingsignal Technology Co Ltd
Original Assignee
Kingsignal Technology Co Ltd
Filing date
Publication date
Application filed by Kingsignal Technology Co Ltd filed Critical Kingsignal Technology Co Ltd
Application granted granted Critical
Publication of CN221304268U publication Critical patent/CN221304268U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Abstract

本申请涉及一种存储装置和处理系统。存储装置包括:存储电路,包括电源接口和数据接口单元,存储电路用于存储自数据接口单元接收的数据;转换电路,包括第一转换接口、第二转换接口、第一传输接口单元和第二传输接口单元;第一转换接口与存储电路的电源接口连接,第一传输接口单元与存储电路的数据接口单元连接,第二转换接口用于连接外部处理电路的电源接口,第二传输接口单元用于连接外部处理电路的数据接口单元,转换电路用于将存储电路发送的数据进行电压转换后传输至外部处理电路,以及将外部处理电路发送的数据进行电压转换后传输至存储电路,存储电路的电源接口的电压和外部处理电路的电源接口的电压不同。提高了存储装置的兼容性。

Description

存储装置和处理系统
技术领域
本申请涉及电子设备技术领域,特别是涉及一种存储装置和处理系统。
背景技术
随着电子设备技术的发展,电子器件也变得小型化、低压化,其中存储芯片作为数据存储中心,工艺得到改善,满足小型化、低压化的特点。然而,目前的存储芯片,仅能够支持额定电平与自身额定电平相等的电路架构,兼容性较低。
实用新型内容
基于此,有必要针对上述技术问题,提供一种存储装置和处理系统。
第一方面,本申请提供了一种存储装置,存储装置包括:
存储电路,包括电源接口和数据接口单元,所述存储电路用于存储自所述数据接口单元接收的数据;
转换电路,包括第一转换接口、第二转换接口、第一传输接口单元和第二传输接口单元;其中,所述第一转换接口与所述存储电路的电源接口连接,所述第一传输接口单元与所述存储电路的数据接口单元连接,所述第二转换接口用于连接外部处理电路的电源接口,所述第二传输接口单元用于连接外部处理电路的数据接口单元,所述转换电路用于将所述存储电路发送的数据进行电压转换后传输至外部处理电路,以及将外部处理电路发送的数据进行电压转换后传输至所述存储电路,其中,所述存储电路的电源接口的电压和外部处理电路的电源接口的电压不同。
在其中一个实施例中,所述转换电路包括:
转换单元,所述转换单元的两个转换接口分别为所述第一转换接口和所述第二转换接口,所述转换单元的两组传输接口分别为所述第一传输接口单元和所述第二传输接口单元;
两个滤波单元,所述两个滤波单元分别与所述两个转换接口连接,分别用于对所连接的所述转换接口的电源信号进行滤波。
在其中一个实施例中,,所述滤波单元包括:
滤波电容,所述滤波电容的第一端与所述转换接口连接,所述滤波电容的第二端接地。
在其中一个实施例中,所述第一传输接口单元中传输接口的数量与所述存储电路的数据接口单元中数据接口的数量相同;
所述第二传输接口单元中传输接口的数量与外部处理电路的数据接口单元中数据接口的数量相同。
在其中一个实施例中,所述转换电路还包括:
阻抗匹配单元,每一所述传输接口与一一对应连接的所述数据接口之间连接一所述阻抗匹配单元,用于对所述传输接口与所述数据接口之间进行阻抗匹配。
在其中一个实施例中,所述阻抗匹配单元包括:
电阻元件,所述电阻元件的第一端与所述传输接口连接,所述电阻元件的第二端与所述数据接口连接。
在其中一个实施例中,所述转换单元包括:
电平转换芯片,所述电平转换芯片的两个电源转换管脚分别为所述转换单元的两个转换接口,所述电平转换芯片的两组传输管脚分别为所述转换单元的两组传输接口。
在其中一个实施例中,所述转换电路还包括:
使能接口,所述使能接口与所述第二转换接口连接,所述转换电路根据所述使能接口的电平状态调整所述转换电路的工作状态。
第二方面,本申请还提供了一种处理系统,包括处理电路和上述任意实施例所述的存储装置。
在一个实施例中,所述处理电路包括MCU芯片,所述MCU芯片的电源管脚为所述处理电路的电源接口,所述MCU芯片的数据管脚组为所述处理电路的数据接口单元;
所述存储电路包括Flash芯片,所述Flash芯片的电源管脚为所述存储电路的电源接口,所述Flash芯片的数据管脚组为所述存储电路的数据接口单元。
上述存储装置和处理系统,其中存储装置包括存储电路和转换电路。存储电路包括电源接口和数据接口单元,存储电路用于存储自数据接口单元接收的数据;转换电路包括第一转换接口、第二转换接口、第一传输接口单元和第二传输接口单元,其中,第一转换接口与存储电路的电源接口连接,第一传输接口单元与存储电路的数据接口单元连接,第二转换接口用于连接外部处理电路的电源接口,第二传输接口单元用于连接外部处理电路的数据接口单元,转换电路用于将存储电路发生的数据进行电压转换后传输至外部处理电路,以及将外部处理电路发送的数据进行电压转换后传输至存储电路,其中,存储电路的电源接口的电压和外部处理电路的电源接口的电压不同。
本申请实施例的技术方案,存储电路的电源接口的电压可以是存储电路的额定电压(也即存储装置的额定电压),外部处理电路的电源接口的电压可以是外部处理电路的额定电压,存储装置基于内部的转换电路可以支持额定电压与自身额定电压不同的外部处理电路,当然,存储装置基于内部的转换电路也可以支持额定电压与自身额定电压相同的外部处理电路,如此,使得存储装置的兼容性较高。
附图说明
图1为一个实施例中存储装置的结构示意图;
图2为一个实施例中转换电路的结构示意图;
图3为一个实施例中转换电路的结构示意图;
图4为一个实施例中转换电路的结构示意图;
图5为一个实施例中转换电路的结构示意图;
图6为一个实施例中转换电路的结构示意图;
图7为一个实施例中处理系统的结构示意图。
具体实施方式
为了使本申请的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本申请进行进一步详细说明。应当理解,此处描述的具体实施例仅仅用以解释本申请,并不用于限定本申请。
在一个实施例中,如图1所示,提供了一种存储装置,存储装置包括存储电路110和转换电路120。
存储电路110包括电源接口a1和数据接口单元1101,存储电路110用于存储自数据接口单元1101接收的数据。其中,存储电路110的电源接口a1的电压可以是存储电路110的额定电压。示例性的,存储电路110的额定电压为3.3V或者1.8V。示例性的,存储电路110包括Flash芯片。数据接口单元1101可以包括至少一个数据接口b,图1中示例性示意出存储电路110的数据接口单元只包括一个数据接口b的情况;存储电路110可通过数据接口b向外部发送数据,也可以通过数据接口b接收自外部发送的数据。本实施例,存储电路110的额定电压可以视为存储装置的额定电压。
转换电路120包括第一转换接口f1、第二转换接口f2、第一传输接口单元1201和第二传输接口单元1202。其中,第一转换接口f1与存储电路110的电源接口连接。第一传输接口单元1201与存储电路110的数据接口单元连接,第一传输接口单元1201可以包括至少一个传输接口e,图1中示例性示意出第一传输接口单元1201只包括一个传输接口e的情况。示例性的,第一传输接口单元1201中的传输接口可以与存储电路110的数据接口单元中的数据接口一一对应连接,转换电路120可以通过第一传输接口单元1201中的传输接口,接收自存储电路110发送的数据,也可以将数据发送至存储电路110。
第二转换接口f2用于连接外部处理电路的电源接口。外部处理电路为独立存在于存储装置外部的电路架构。外部处理电路可以是用于进行数据处理的处理电路或者控制电路等。外部处理电路的电源接口的电压可以是外部处理电路的额定电压。示例性的,外部处理电路的额定电压为3.3V或者1.8V。示例性的,外部处理电路包括MCU芯片。第二传输接口单元1202用于连接外部处理电路的数据接口单元,第二传输接口单元1202可以包括至少一个传输接口e,图1中示例性示意出第二传输接口单元1202只包括一个传输接口e的情况。示例性的,第二传输接口单元1202中的传输接口可以与外部处理电路的数据接口单元中的数据接口一一对应连接,转换电路120可以通过第二传输接口单元1202中的传输接口,接收自外部处理电路发送的数据,也可以将数据发送至外部处理电路。
转换电路120用于将存储电路110发送的数据进行电压转换后传输至外部处理电路,以及将外部处理电路发送的数据进行电压转换后传输至存储电路110。示例性的,外部处理电路的额定电压为1.8V,存储电路110的额定电压为3.3V,这种情况下,转换电路120将存储电路110发送的数据进行3.3V至1.8V的电压转换后,传输至外部处理电路,以及转换电路120将外部处理电路发送的数据进行1.8V至3.3V的电压转换后,传输至存储电路110,实现存储装置与外部处理电路的正常通信。类似的,外部处理电路的额定电压为3.3V且存储电路110的额定电压为1.8V的情况下,基于转换电路120的电压转换,也能够实现存储装置与外部处理电路的正常通信。当然,外部处理电路的额定电压与存储电路110的额定电压相等的情况下,基于转换电路120的数据传输,也能够实现存储装置与外部处理电路的正常通信。
本实施例,存储装置基于内部转换电路120可以支持额定电压与自身额定电压不同的外部处理电路,当然,存储装置基于内部转换电路120也可以支持额定电压与自身额定电压相同的外部处理电路,如此,使得存储装置的兼容性较高。
在一个实施例中,如图2所示,转换电路120包括转换单元1203和两个滤波单元1204。
转换单元1203的两个转换接口分别为第一转换接口f1和第二转换接口f2。转换单元1203的两组传输接口分别为第一传输接口单元1201和第二传输接口单元1202。图2中示例性示意出转换单元1203的每组传输接口均只包括一个传输接口的情况。转换单元1203用于将存储电路110发送的数据进行电压转换后传输至外部处理电路,以及将外部处理电路发送的数据进行电压转换后传输至存储电路110。两个滤波单元1204分别与转换单元1203的两个转换接口连接,两个滤波单元1204分别用于对所连接的转换接口的电源信号进行滤波,从而使得转换接口的电源信号可靠、稳定。
本实施例,转换电路120包括转换单元1203和两个滤波单元1204,使得转换电路120的结构简单、易于实现,进而使得存储装置的结构简单、易于实现。
在一个实施例中,如图3所示,滤波单元1204包括滤波电容C,滤波电容C的第一端与转换单元1203的转换接口连接,滤波电容C的第二端接地。
其中,滤波电容C用于对连接的转换接口的电源信号进行滤波,从而使得转换接口的电源信号可靠、稳定。与第一转换接口f1连接的滤波电容C的容量大小和与第二转换接口f2连接的滤波电容C的容量大小可以相同,也可以不同。与第一转换接口f1连接的滤波电容C的容量大小可以根据存储电路110的额定电压设置,与第二转换接口f2连接的滤波电容C的容量大小可以根据外部处理电路的额定电压设置。
在一个实施例中,第一传输接口单元1201中传输接口的数量与存储电路110的数据接口单元中数据接口的数量相同,第二传输接口单元1202中传输接口的数量与外部处理电路的数据接口单元中数据接口的数量相同。
其中,第一传输接口单元1201中的传输接口可以与存储电路110的数据接口单元中的数据接口一一对应连接,第二传输接口单元1202中的传输接口可以与外部处理电路的数据接口单元中的数据接口一一对应连接,以便于实现存储装置和外部处理电路的正常通信。
在一个实施例中,如图4所示,转换电路120还包括阻抗匹配单元1205。其中,每一传输接口与一一对应连接的数据接口之间连接一阻抗匹配单元1205,阻抗匹配单元1205用于对传输接口与数据接口之间进行阻抗匹配。
其中,转换电路120的传输接口与存储电路110的数据接口之间的阻抗匹配单元1205的阻抗大小,和转换电路120的传输接口与外部处理电路的数据接口之间的阻抗匹配单元1205的阻抗大小可以相同,也可以不同。
本实施例,转换电路120包括阻抗匹配单元1205,使得存储电路110和转换电路120能够实现阻抗匹配,转换电路120和外部处理电路能够实现阻抗匹配,进而存储装置和外部处理电路实现阻抗匹配。
在一个实施例中,如图5所示,阻抗匹配单元1205包括电阻元件R。其中,电阻元件R的第一端与传输接口连接,电阻元件R的第二端与数据接口连接。
本实施例,阻抗匹配单元1205包括电阻元件R,使得阻抗匹配单元1205的结构简单、易于实现,进而使得存储装置的结构简单、易于实现。
在一个实施例中,转换单元1203包括电平转换芯片。电平转换芯片的两个电源转换管脚分别为转换单元1203的两个转换接口,电平转换芯片的两组传输管脚分别为转换单元1203的两组传输接口。
其中,转换单元1203所包括的电平转换芯片的类型可以有多种。示例性的,电平转换芯片的型号为SN74LVC1T45DCKR。
本实施例,转换单元1203包括电平转换芯片,使得转换单元1203的结构简单、易于实现,进而使得存储装置的结构简单、易于实现。
在一个实施例中,转换电路120还包括使能接口。使能接口与第二转换接口f2连接,转换电路120根据使能接口的电平状态调整转换电路120的工作状态。
其中,使能接口与第二转换接口f2连接,从而使能接口的电平状态可以根据第二转换接口f2的电压进行调整。
示例性的,如图6所示,转换单元1203的使能接口为转换电路120的使能接口。转换单元1203的使能接口通过一电阻元件R连接第二转换接口f2。
示例性的,使能接口的电平状态为高电平的情况下,转换电路120进入正常工作状态;使能接口的电平状态为低电平的情况下,转换电路120停止工作。
示例性的,电平转换芯片的使能管脚为转换单元1203的使能接口。
基于相同的实用新型构思,本申请实施例提供一种处理系统,如图7所示,处理系统包括处理电路130和上述任意实施例提供的存储装置。
本申请实施例提供的处理系统和存储装置,两者属于相同的实用新型构思,能够解决相同的技术问题,实现相同的技术效果,重复内容此处不再赘述。
在一个实施例中,处理电路130包括MCU芯片,MCU芯片的电源管脚为处理电路130的电源接口a2,MCU芯片的数据管脚组为处理电路130的数据接口单元1301,其中,处理电路130的数据接口单元1301可以包括至少一个数据接口b;存储电路110包括Flash芯片,Flash芯片的电源管脚为存储电路110的电源接口,Flash芯片的数据管脚组为存储电路110的数据接口单元。
示例性的,MCU芯片的额定电压为1.8V,Flash芯片的额定电压为3.3V,这种情况下,转换电路120将Flash芯片发送的数据进行3.3V至1.8V的电压转换后,传输至MCU芯片,以及转换电路120将MCU芯片发送的数据进行1.8V至3.3V的电压转换后,传输至Flash芯片,实现存储装置与MCU芯片的正常通信。类似的,MCU芯片的额定电压为3.3V且Flash芯片的额定电压为1.8V的情况下,基于转换电路120的电压转换,也能够实现存储装置与MCU芯片的正常通信。当然,MCU芯片的额定电压与Flash芯片的额定电压相等的情况下,基于转换电路120的数据传输,也能够实现存储装置与MCU芯片的正常通信。
本实施例,存储装置基于内部转换电路120可以支持额定电压与自身额定电压不同的MCU芯片,当然,存储装置基于内部转换电路120也可以支持额定电压与自身额定电压相同的MCU芯片,如此,使得存储装置的兼容性较高。
以上实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上所述实施例仅表达了本申请的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对本申请专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本申请构思的前提下,还可以做出若干变形和改进,这些都属于本申请的保护范围。因此,本申请的保护范围应以所附权利要求为准。

Claims (10)

1.一种存储装置,其特征在于,包括:
存储电路,包括电源接口和数据接口单元,所述存储电路用于存储自所述数据接口单元接收的数据;
转换电路,包括第一转换接口、第二转换接口、第一传输接口单元和第二传输接口单元;其中,所述第一转换接口与所述存储电路的电源接口连接,所述第一传输接口单元与所述存储电路的数据接口单元连接,所述第二转换接口用于连接外部处理电路的电源接口,所述第二传输接口单元用于连接外部处理电路的数据接口单元,所述转换电路用于将所述存储电路发送的数据进行电压转换后传输至外部处理电路,以及将外部处理电路发送的数据进行电压转换后传输至所述存储电路,其中,所述存储电路的电源接口的电压和外部处理电路的电源接口的电压不同。
2.根据权利要求1所述的存储装置,其特征在于,所述转换电路包括:
转换单元,所述转换单元的两个转换接口分别为所述第一转换接口和所述第二转换接口,所述转换单元的两组传输接口分别为所述第一传输接口单元和所述第二传输接口单元;
两个滤波单元,所述两个滤波单元分别与所述两个转换接口连接,分别用于对所连接的所述转换接口的电源信号进行滤波。
3.根据权利要求2所述的存储装置,其特征在于,所述滤波单元包括:
滤波电容,所述滤波电容的第一端与所述转换接口连接,所述滤波电容的第二端接地。
4.根据权利要求1或2任一项所述的存储装置,其特征在于,所述第一传输接口单元中传输接口的数量与所述存储电路的数据接口单元中数据接口的数量相同;
所述第二传输接口单元中传输接口的数量与外部处理电路的数据接口单元中数据接口的数量相同。
5.根据权利要求4所述的存储装置,其特征在于,所述转换电路还包括:
阻抗匹配单元,每一所述传输接口与一一对应连接的所述数据接口之间连接一所述阻抗匹配单元,用于对所述传输接口与所述数据接口之间进行阻抗匹配。
6.根据权利要求5所述的存储装置,其特征在于,所述阻抗匹配单元包括:
电阻元件,所述电阻元件的第一端与所述传输接口连接,所述电阻元件的第二端与所述数据接口连接。
7.根据权利要求2所述的存储装置,其特征在于,所述转换单元包括:
电平转换芯片,所述电平转换芯片的两个电源转换管脚分别为所述转换单元的两个转换接口,所述电平转换芯片的两组传输管脚分别为所述转换单元的两组传输接口。
8.根据权利要求1所述的存储装置,其特征在于,所述转换电路还包括:
使能接口,所述使能接口与所述第二转换接口连接,所述转换电路根据所述使能接口的电平状态调整所述转换电路的工作状态。
9.一种处理系统,其特征在于,包括处理电路和如权利要求1-8任一项所述的存储装置。
10.根据权利要求9所述的处理系统,其特征在于,所述处理电路包括MCU芯片,所述MCU芯片的电源管脚为所述处理电路的电源接口,所述MCU芯片的数据管脚组为所述处理电路的数据接口单元;
所述存储电路包括Flash芯片,所述Flash芯片的电源管脚为所述存储电路的电源接口,所述Flash芯片的数据管脚组为所述存储电路的数据接口单元。
CN202323146133.3U 2023-11-21 存储装置和处理系统 Active CN221304268U (zh)

Publications (1)

Publication Number Publication Date
CN221304268U true CN221304268U (zh) 2024-07-09

Family

ID=

Similar Documents

Publication Publication Date Title
US10998737B2 (en) Intelligent switch system
CN104239240A (zh) 具有整合功能usb接口的电子装置
CN111881072B (zh) 支持双向传输的高速usb type-c的接口设备及图形信号发生器
CN221304268U (zh) 存储装置和处理系统
CN219145076U (zh) 一种快充电路
WO2024021830A1 (zh) 芯片测试电路、芯片及测试设备
CN101256621A (zh) 共用天线电路、读卡器及其切换方法
CN103118143B (zh) 串行接口和以太网接口的复用电路
CN216901647U (zh) 一种信号复用和自动切换电路
CN211831031U (zh) 一种网络切换电路
US20150185817A1 (en) Charging circuit for usb interface
CN210839526U (zh) 开关量信号处理电路和设备
US6246600B1 (en) Multi-use battery
CN208589976U (zh) 信号隔离电路和具有其的光耦通讯电路
US20200026676A1 (en) Usb expansion function device
CN220752282U (zh) 一种电芯数据采集与监测系统
CN110535342A (zh) 一种电压控制装置和系统
CN213814659U (zh) Rs232串口转i2c接口的适配器
CN215219002U (zh) 一种otg设备模式自动识别电路
CN220730805U (zh) Ai扩展卡和服务器
CN221328940U (zh) 接口电路及其电子设备
CN219872372U (zh) 接口扩展电路及系统
CN220673761U (zh) 多wifi芯片模块
CN218471302U (zh) 一种隔离电路
CN216434923U (zh) 一种单mdio接口扩展多通道电路

Legal Events

Date Code Title Description
GR01 Patent grant