CN220829839U - 一种主板SPI Flash的烧录装置 - Google Patents

一种主板SPI Flash的烧录装置 Download PDF

Info

Publication number
CN220829839U
CN220829839U CN202322642281.8U CN202322642281U CN220829839U CN 220829839 U CN220829839 U CN 220829839U CN 202322642281 U CN202322642281 U CN 202322642281U CN 220829839 U CN220829839 U CN 220829839U
Authority
CN
China
Prior art keywords
burning
pin
spi flash
spiflash
main control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202322642281.8U
Other languages
English (en)
Inventor
刘波
宋成磊
胡令超
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Metabrain Intelligent Technology Co Ltd
Original Assignee
Suzhou Metabrain Intelligent Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Metabrain Intelligent Technology Co Ltd filed Critical Suzhou Metabrain Intelligent Technology Co Ltd
Priority to CN202322642281.8U priority Critical patent/CN220829839U/zh
Application granted granted Critical
Publication of CN220829839U publication Critical patent/CN220829839U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Stored Programmes (AREA)

Abstract

本实用新型涉及服务器技术领域,具体提供一种主板SPI Flash的烧录装置,包括:烧录夹子,所述烧录夹子连接烧录器,且烧录夹子的夹持区域与SPI Flash的烧录引脚匹配;所述烧录器包括电源;所述SPI Flash的供电引脚通过单向二极管连接主控芯片,所述单向二极管的正向与从主控芯片到SPI Flash的方向一致。本实用新型能够在服务器主板的SPIFlash(BMC BIOS)出现故障,无法在线升级的情况下,使用烧录夹子进行稳定的离线烧录。

Description

一种主板SPI Flash的烧录装置
技术领域
本实用新型属于服务器技术领域,具体涉及一种主板SPI Flash的烧录装置。
背景技术
SPI Flash是常用的存储介质,广泛应用于低成本和低容量存储需求的设备中。但是在使用时很多时候主控IC只能对SPI Flash进行读操作,不能进行写操作,在设备生产时,需要对SPI Fl ash先进行烧录,然后再贴片。这种操作方式如果在贴片后需要对存储的内容进行修改,需要拆料后再进行烧录,而这种操作十分麻烦,不利于批量操作。
目前市面上出现了烧录夹具,能够对FLASH进行烧录。但是使用夹具烧录时SPI Flash,烧录器VCC供电被传递给了主板,造成了驱动能力不足,或者烧录器VCC传递给了主控IC,主控I C上电后与烧录夹具后方的烧录器会争夺控制权,进而导致烧录失败。
实用新型内容
针对现有技术的上述不足,本实用新型提供一种主板SPI Flash的烧录装置,以解决上述技术问题。
本实用新型提供一种主板SPI Flash的烧录装置,包括:
烧录夹子,所述烧录夹子连接烧录器,且烧录夹子的夹持区域与SPI Fl ash的烧录引脚匹配;所述烧录器包括电源;
所述SPI Fl ash的供电引脚通过单向二极管连接主控芯片,所述单向二极管的正向与从主控芯片到SPI Flash的方向一致。
在一个可选的实施方式中,所述单向二极管为低压降肖特基二极管。
在一个可选的实施方式中,低压降肖特基二极管的正向压降参数为280mV,10mA,直流反向耐压参数为30V。
在一个可选的实施方式中,烧录器的电源电压小于30V。
在一个可选的实施方式中,所述SPI Flash通过I 2C链路连接主控芯片。
在一个可选的实施方式中,所述SPI Fl ash的烧录引脚包括保持信号输入的HOLD引脚,用于电流检测的CS引脚、电源引脚、MISO引脚、时钟信号引脚、MOS I引脚、接地引脚和写保护引脚;所述烧录夹子的夹持区域具有与所述烧录引脚位置对应的金手指。
第三方面,提供一种终端,包括:
处理器、存储器,其中,
该存储器用于存储计算机程序,
该处理器用于从存储器中调用并运行该计算机程序,使得终端执行上述的终端的方法。
第四方面,提供了一种计算机存储介质,所述计算机可读存储介质中存储有指令,当其在计算机上运行时,使得计算机执行上述各方面所述的方法。
本实用新型的有益效果在于,本实用新型提供的主板SPI Fl ash的烧录装置方法、系统、终端及存储介质,通过单向二极管将主控芯片与SPI Flash隔离,因此在使用烧录夹(烧录器)对SPI Flash烧录时,供电不会传递到主板,不会对烧录座供电产生影响,从而提高了烧录稳定性,能够在服务器主板的SPI Flash(BMC BIOS)出现故障,无法在线升级的情况下,使用烧录夹子进行稳定的离线烧录。
此外,本实用新型设计原理可靠,结构简单,具有非常广泛的应用前景。
附图说明
为了更清楚地说明本实用新型实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,对于本领域普通技术人员而言,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本实用新型一个实施例的主板SPI Flash的烧录装置的示意性架构图。
图2是本实用新型一个实施例的SPI Flash的周围电路图。
具体实施方式
为了使本技术领域的人员更好地理解本实用新型中的技术方案,下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本实用新型保护的范围。
除非另有定义,本文所使用的所有的技术和科学术语与属于本实用新型的技术领域的技术人员通常理解的含义相同。本文中在本实用新型的说明书中所使用的术语只是为了描述具体的实施例的目的,不是旨在于限制本实用新型。
请参考图1,提供一种主板SPI Flash的烧录装置,包括以下结构:
烧录夹子,所述烧录夹子连接烧录器,且烧录夹子的夹持区域与SPI Fl ash的烧录引脚匹配;烧录器包括电源;SPI Fl ash的供电引脚通过单向二极管连接主控芯片,所述单向二极管的正向与从主控芯片到SPI Fl ash的方向一致。
服务器正常运行时,由主控芯片向SPI Flash供电。在对SPI Fl ash进行离线烧录时,服务器处于下电状态,此时用连接有烧录器的烧录夹子夹持住SPI Flash,烧录器电源通过烧录夹子对SPI Flash供电,并向SPI Flash烧录固件。此时由于SPI Fl ash的供电引脚通过单向二极管连接主控芯片,因此SPI Fl ash在上电状态下并不会向主控芯片供电,主控芯片仍处于下电状态,由此既不会导致烧录驱动力不足,也不会存在主控芯片抢夺控制权的问题,保证了烧录的正常进行。
SPI Flash通过I 2C链路连接主控芯片,服务器正常运行时,SPI Fl ash与主控芯片进行双向的数据交互。
为了提升对SPI Flash和主控芯片的电隔离效果,单向二极管为低压降肖特基二极管,低压降肖特基二极管的正向压降参数为280mV,10mA,直流反向耐压参数为30V。烧录器的电源电压为3.3V。
当使用主板供电时,经过压降后,SPI Fl ash能够正常工作。当使用烧录夹进行离线烧录时。SPI Fl ash会通过烧录夹对VCC直接进行3.3V供电,这个电压低于30V,不会反向给主板供电。
SPI Flash如图2所示,SPI Fl ash的烧录引脚包括保持信号输入的HOLD引脚,用于电流检测的CS引脚、电源引脚(VCC引脚)、MISO引脚、时钟信号引脚(CLK引脚)、MOS I引脚、接地引脚(GND引脚)和写保护引脚(WP引脚);烧录夹子的夹持区域具有与烧录引脚位置对应的金手指,每个金手指均连接信号线,所有信号线均连接到连接器,连接器用于连接烧录器。
本实施方式提供的主板SPI Flash的烧录装置使用括肖特基二极管对SPI FLASH的VCC供电进行单向隔离,从而使烧录夹能够实现稳定的SPI FLASH离线烧录。因此能够在服务器主板的SPI Flash(BMC BIOS)出现故障,无法在线升级的情况下。使用烧录夹子进行稳定的离线烧录。
尽管通过参考附图并结合优选实施例的方式对本实用新型进行了详细描述,但本实用新型并不限于此。在不脱离本实用新型的精神和实质的前提下,本领域普通技术人员可以对本实用新型的实施例进行各种等效的修改或替换,而这些修改或替换都应在本实用新型的涵盖范围内/任何熟悉本技术领域的技术人员在本实用新型揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本实用新型的保护范围之内。因此,本实用新型的保护范围应所述以权利要求的保护范围为准。

Claims (6)

1.一种主板SPIFlash的烧录装置,其特征在于,包括:
烧录夹子,所述烧录夹子连接烧录器,且烧录夹子的夹持区域与SPI Flash的烧录引脚匹配;所述烧录器包括电源;
所述SPIFlash的供电引脚通过单向二极管连接主控芯片,所述单向二极管的正向与从主控芯片到SPIFlash的方向一致。
2.根据权利要求1所述的装置,其特征在于,所述单向二极管为低压降肖特基二极管。
3.根据权利要求2所述的装置,其特征在于,低压降肖特基二极管的正向压降参数为280mV,10mA,直流反向耐压参数为30V。
4.根据权利要求3所述的装置,其特征在于,烧录器的电源电压小于30V。
5.根据权利要求1所述的装置,其特征在于,所述SPIFlash通过I 2C链路连接主控芯片。
6.根据权利要求1所述的装置,其特征在于,所述SPIFlash的烧录引脚包括保持信号输入的HOLD引脚,用于电流检测的CS引脚、电源引脚、MISO引脚、时钟信号引脚、MOSI引脚、接地引脚和写保护引脚;所述烧录夹子的夹持区域具有与所述烧录引脚位置对应的金手指。
CN202322642281.8U 2023-09-27 2023-09-27 一种主板SPI Flash的烧录装置 Active CN220829839U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202322642281.8U CN220829839U (zh) 2023-09-27 2023-09-27 一种主板SPI Flash的烧录装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202322642281.8U CN220829839U (zh) 2023-09-27 2023-09-27 一种主板SPI Flash的烧录装置

Publications (1)

Publication Number Publication Date
CN220829839U true CN220829839U (zh) 2024-04-23

Family

ID=90727799

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202322642281.8U Active CN220829839U (zh) 2023-09-27 2023-09-27 一种主板SPI Flash的烧录装置

Country Status (1)

Country Link
CN (1) CN220829839U (zh)

Similar Documents

Publication Publication Date Title
CN107193713B (zh) 一种实现主板管理控制的fpga及方法
WO2021051445A1 (zh) 一种ncsi网卡供电系统
CN110928719A (zh) Ssd低功耗模式异常处理方法、装置、计算机设备及存储介质
US9195297B2 (en) Bridging device for connecting to a host executes a power saving operation or a polling operation according to status detected by the connection detector
CN105468470A (zh) 一种d触发看门狗mcu监控电路及其使用方法
CN114003173A (zh) 一种存储设备的掉电保护系统及存储设备
CN115083510A (zh) 固态硬盘测试方法、装置、存储介质、电源及电子设备
US7694163B1 (en) System for generating and monitoring voltages generated for a variety of different components on a common printed circuit board
CN220829839U (zh) 一种主板SPI Flash的烧录装置
TWI526817B (zh) 電腦系統、可適性休眠控制模組及其控制方法
US9454438B2 (en) Recovery circuit for basic input-output system
CN110825547B (zh) 一种基于smbus的pcie卡异常恢复装置及方法
CN210721440U (zh) 一种pcie卡异常恢复装置及pcie卡、pcie扩展系统
TWI798721B (zh) 電腦系統的開機控制電路
CN104679123A (zh) 主机板及其数据烧录方法
CN203520383U (zh) 一种飞腾主板故障显示电路和显示卡
CN112486756A (zh) 一种利用扩展i2c协议调试芯片的方法、存储介质、电子设备
CN205334455U (zh) 一种d触发看门狗mcu监控电路
CN111459730A (zh) 一种Whitley平台下PCH端参数的调整方法及系统
CN104143350A (zh) 电子装置
US7263569B1 (en) Method and system for distributing power in a computer system
CN114121138B (zh) 内存电压测试方法、装置、计算设备及系统
CN214756295U (zh) 一种防止通信总线系统误下电的电路
CN112131055B (zh) 多模式三机动态容错系统
CN215071615U (zh) 用于电源的输入欠压保护模块及电源

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant