CN220798226U - 失调校准电路及可编程增益放大装置 - Google Patents
失调校准电路及可编程增益放大装置 Download PDFInfo
- Publication number
- CN220798226U CN220798226U CN202322457145.1U CN202322457145U CN220798226U CN 220798226 U CN220798226 U CN 220798226U CN 202322457145 U CN202322457145 U CN 202322457145U CN 220798226 U CN220798226 U CN 220798226U
- Authority
- CN
- China
- Prior art keywords
- output
- input
- operational amplifier
- resistor
- pga
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000003321 amplification Effects 0.000 title claims abstract description 17
- 238000003199 nucleic acid amplification method Methods 0.000 title claims abstract description 17
- 238000010586 diagram Methods 0.000 description 11
- 238000000034 method Methods 0.000 description 8
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000008094 contradictory effect Effects 0.000 description 1
- 230000007812 deficiency Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000007613 environmental effect Effects 0.000 description 1
- 230000035945 sensitivity Effects 0.000 description 1
Landscapes
- Amplifiers (AREA)
Abstract
本申请涉及一种失调校准电路及可编程增益放大装置,通过设置运算放大器以及与运算放大器输出端连接的输出电阻单元,将运算放大器的第一输入端和第二输入端分别一一对应连接至可编程增益放大电路中PGA元件的同相输出端和反向输出端,将输出电阻单元的输出端与PGA元件的输入端连接,使得运算放大器和输出电阻单元构成可编程增益放大电路的负反馈回路,利用运算放大器输入端虚短的特点,根据PGA元件的输出压差调整PGA元件输入端的电压,使得调整后输出压差为0,由于PGA元件输入端的电压的调整量是由输出压差决定的,因此即使PGA元件输入端的原失调电压发生变化,最终输出压差也会为0,即两个输出端的电压会被调整一致,因此校准精度高。
Description
技术领域
本申请涉及射频技术领域,特别是涉及一种失调校准电路及可编程增益放大装置。
背景技术
射频收发芯片通过天线接收空中射频信号,因接收灵敏度的要求,需要对空中非常弱的射频信号也能正常的接收和识别。射频芯片通过天线接收到弱小的射频信号后,先通过芯片内部的LNA电路进行低噪声放大,再通过混频器分解出低频信号,该低频信号通过LNA和混频器后仍然是非常弱小的信号,还无法进行正常的信号处理,所以还需要把该低频信号进行进一步的放大,这个放大电路就是通过PGA(可编程增益放大器)来实现的。PGA可以对增益进行编程调节,当接收的信号比较强时减少增益,当接收的信号比较弱时提高增益。
由于PGA的增益可以大到上千倍,甚至几千倍,因此PGA的输入只要有一点失调,经过PGA放大后就会在PGA的输出产生很大的失调电压信号,失调电压信号的存在,会降低了接收的范围,甚至让输出饱和而无法正常的输出信号。
为解决失调产生的影响,通常是通过调整PGA内部运放的输入管的驱动能力,设计得到一个与原失调电压信号的电压值相等,极性相反的新的失调电压信号来抵消原有的失调电压信号,然而受调整精度的影响,该方式无法保证设计的失调电压信号能够完全与原失调电压完全抵消,此外由于设计的失调电压信号是恒定的,而原失调电压信号还可能受环境因素影响,当环境发生变化时,设计的失调电压信号也无法与原失调电压信号完全抵消,因此校准精度低。
实用新型内容
本申请涉及一种校准精度高的失调校准电路及可编程增益放大装置。
一种失调校准电路,应用于可编程增益放大电路,所述失调校准电路包括:
运算放大器,所述运算放大器的第一输入端与所述可编程增益放大电路中PGA元件的同相输出端连接,所述运算放大器的第二输入端与所述PGA元件的反相输出端连接;
输出电阻单元,所述输出电阻单元的第一端与所述运算放大器的反馈输出端连接,所述输出电阻单元的第二端与所述PGA元件的输入端连接,所述运算放大器和所述输出电阻单元构成所述可编程增益放大电路的负反馈回路,用于根据所述PGA元件的输出压差调整所述PGA元件输入端的电压,使得调整后所述输出压差为0。
在一个实施例中,所述反馈输出端包括第一输出端,所述输出电阻单元包括第一电阻;所述第一输出端与所述第一电阻的第一端连接,所述第一电阻的第二端与所述PGA元件的第一输入端连接。
在一个实施例中,所述运算放大器的第一输入端为同相输入端,所述运算放大器的第二输入端为反相输入端,所述PGA元件的第一输入端为反相输入端。
在一个实施例中,所述运算放大器的第一输入端为反相输入端,所述运算放大器的第二输入端为同相输入端,所述PGA元件的第一输入端为同相输入端。
在一个实施例中,所述反馈输出端还包括第二输出端,所述输出电阻单元还包括第二电阻,所述第二输出端与所述第二电阻的第一端连接,所述第二电阻的第二端与所述PGA元件的第二输入端连接。
在一个实施例中,所述运算放大器的第一输入端为同相输入端,所述运算放大器的第二输入端为反相输入端,所述第一输出端为同相输出端,所述第二输出端为反相输出端,所述PGA元件的第一输入端为反相输入端,所述PGA元件的第二输入端为同相输入端。
在一个实施例中,所述运算放大器的第一输入端为反相输入端,所述运算放大器的第二输入端为同相输入端,所述第一输出端为同相输出端,所述第二输出端为反相输出端,所述PGA元件的第一输入端为同相输入端,所述PGA元件的第二输入端为反相输入端。
在一个实施例中,所述失调校准电路还包括:
第一低通滤波器,分别与所述运算放大器的第一输出端和所述第一电阻的第一端连接。
在一个实施例中,所述失调校准电路还包括两个第二低通滤波器,所述第二低通滤波器中的一者分别与所述第一输出端和所述第一电阻的第一端连接,所述第二低通滤波器中的另一者分别与所述第二输出端和第二电阻的第一端连接。
一种可编程增益放大装置,包括:
可编程增益放大电路;
以及上述任一实施例所述的失调校准电路。
上述失调校准电路通过设置运算放大器以及与运算放大器输出端连接的输出电阻单元,将运算放大器的第一输入端和第二输入端分别一一对应连接至可编程增益放大电路中PGA元件的同相输出端和反向输出端,将输出电阻单元的输出端与PGA元件的输入端连接,使得运算放大器和输出电阻单元构成可编程增益放大电路的负反馈回路,利用运算放大器输入端虚短的特点,根据PGA元件的输出压差调整PGA元件输入端的电压,使得调整后输出压差为0,由于PGA元件输入端的电压的调整量是由输出压差决定的,因此即使PGA元件输入端的原失调电压发生变化,最终输出压差也会为0,即两个输出端的电压会被调整一致,因此校准精度高。
附图说明
图1为一实施例的可编程增益放大电路的电路结构图;
图2为另一实施例的可编程增益放大电路的电路结构图;
图3为本申请一实施例的失调校准电路的电路结构图;
图4为本申请另一实施例的失调校准电路的电路结构图;
图5为本申请另一实施例的失调校准电路的电路结构图;
图6为本申请另一实施例的失调校准电路的电路结构图;
图7为本申请另一实施例的失调校准电路的电路结构图;
图8为本申请另一实施例的失调校准电路的电路结构图;
图9为本申请另一实施例的失调校准电路的电路结构图。
具体实施方式
应当理解,此处所描述的具体实施例仅仅用以解释本申请,并不用于限定本申请。
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请的一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有付出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
需要说明,本申请实施例中所有方向性指示(诸如上、下、左、右、前、后……)仅用于解释在某一特定姿态(如附图所示)下各部件之间的相对位置关系、运动情况等,如果该特定姿态发生改变时,则该方向性指示也相应地随之改变,所述的连接可以是直接连接,也可以是间接连接。
另外,在本申请中如涉及“第一”、“第二”等的描述仅用于描述目的,而不能理解为指示或暗示其相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个该特征。另外,各个实施例之间的技术方案可以相互结合,但是必须是以本领域普通技术人员能够实现为基础,当技术方案的结合出现相互矛盾或无法实现时应当认为这种技术方案的结合不存在,也不在本申请要求的保护范围之内。
图1为可编程增益放大电路的电路结构图,其中可编程增益放大电路包括PGA元件、分别设置于PGA元件两个输入端的电阻R1和电阻R2,以及PGA元件两个负反馈回路上的电阻R3和电阻R4,其中R1=R2=Rin,R3=R4=Rf,V+=V-,当PGA元件的输入端不存在失调电压时,根据放大器虚断的特点,可得到以下关系式:
(VIP-V+)/R1=(V+-VON)/R3
(VIN-V_)/R2=(V_-VOP)/R4
输出电压差可表示为:
VOP-VON=Rf*(VIP-VIN)/Rin
当输入电压差为0,即VIP-VIN=0时,根据以上关系式可得到输出电压差也等于0。
当PGA元件的输入端存在失调电压时,以输入端IN存在失调电压Vos为例,如图2所示,其中依旧有R1=R2=Rin,R3=R4=Rf,V+=V-,根据放大器虚断的特点,可得到以下关系式:
(VIP-V+)/R1=(V+-VON)/R3
(VIN-Vos-V_)/R2=(Vos+V_-VOP)/R4
输出电压差可表示为:
VOP-VON=Rf*(VIP-VIN)/Rin+(Rf+Rin)*Vos/Rin
当输入电压差为0,即VIP-VIN=0时,根据以上关系式可得到输出电压差为(Rf+Rin)*Vos/Rin,输出端ON和OP的电压不相等,因此当PGA元件的输入端存在失调电压时,其输出端也会产生失调电压。
为解决可编程增益放大电路存在失调电压的问题,本申请提供一种失调校准电路,如图3所示,该失调校准电路应用于可编程增益放大电路,失调校准电路包括运算放大器AMP和输出电阻单元110,运算放大器AMP的第一输入端(图中的引脚1)与可编程增益放大电路中PGA元件的同相输出端OP连接,运算放大器AMP的第二输入端(图中的引脚2)与PGA元件的反相输出端ON连接;输出电阻单元110的第一端与运算放大器AMP的反馈输出端连接,输出电阻单元110的第二端与PGA元件的输入端连接,运算放大器AMP和输出电阻单元110构成可编程增益放大电路的负反馈回路,用于根据PGA元件的输出压差调整PGA元件输入端的电压,使得调整后输出压差为0。
可以理解,由于运算放大器AMP和输出电阻单元110构成可编程增益放大电路的负反馈回路,基于运算放大器AMP输入端虚短的特点,运算放大器AMP根据PGA元件的输出压差会向PGA元件的输入端反馈一个电压增量,从而叠加在PGA元件的输入端,以反向调整输入端电压,最终使得调整后两个输出端的输出压差为0。
其中,运算放大器AMP的第一输入端和第二输入端中的一者为同相输入端,另一者为反相输入端,运算放大器AMP的反馈输出端可包括同相输出端和反相输出端中的至少一者,通过输出电阻单元110一一对应连接至PGA元件的同相输入端和反相输入端中的至少一者(图中仅示例性示出反馈输出端通过输出电阻单元110与PGA元件的反相输出端连接,事实上并不以此为限),运算放大器AMP的两个输入端与PGA元件两个输出端的连接关系,以及运算放大器AMP的两个输出端与PGA元件两个输入端的连接关系可任意组合,只要保证运算放大器AMP与输出电阻单元110所在支路构成可编程增益放大电路的负反馈回路,即运算放大器AMP的两个输入端与PGA元件的两个输出端之间,相位相同的两个端彼此连接,运算放大器AMP的输出端与PGA元件的输入端之间,相位相反的两个端彼此连接;或者运算放大器AMP的两个输入端与PGA元件的两个输出端之间,相位相反的两个端彼此连接,运算放大器AMP的输出端与PGA元件的输入端之间,相位相同的两个端彼此连接。
通过设置运算放大器AMP以及与运算放大器AMP输出端连接的输出电阻单元110,将运算放大器AMP的第一输入端和第二输入端分别一一对应连接至可编程增益放大电路中PGA元件的同相输出端和反向输出端,将输出电阻单元110的输出端与PGA元件的输入端连接,使得运算放大器AMP和输出电阻单元110构成可编程增益放大电路的负反馈回路,利用运算放大器AMP输入端虚短的特点,一旦PGA元件的输出压差不为0,负反馈回路均会对PGA元件输入端的电压进行调整,直至调整后输出压差为0,由于PGA元件输入端电压的调整是由输出压差决定的,即使PGA元件输入端的原失调电压发生变化,PGA元件输入端的电压调整也会适应性发生变化,最终输出压差也会为0,使得PGA元件两个输出端的电压会被调整一致,因此不受环境因素影响,校准精度高。
在一个实施例中,参考图4所示,反馈输出端包括第一输出端(图中引脚3),输出电阻单元110包括第一电阻1101;第一输出端与第一电阻1101的第一端连接,第一电阻1101的第二端与PGA元件的第一输入端连接。
其中,图中仅示例性示出PGA元件的第一输入端为反相输出端,第一输出端通过第一电阻1101与PGA元件的反相输出端连接的情况,实际上第一输出端选择和PGA元件的同相输入端还是反相输入端连接,与运算放大器AMP的两个输入端和PGA元件的两个输出端的连接关系有关,只要保证运算放大器AMP和输出电阻单元110能够构成可编程增益放大电路的负反馈回路即可。
可以理解,运算放大器AMP可为单端输出,通过第一电阻1101与PGA元件的第一输入端连接,从而构成可编程增益放大电路的一路负反馈回路,该负反馈回路通过在PGA元件的同相输入端或反向输入端叠加一个电压增量,从而调整流过电阻R3(PGA元件的同相输入端叠加电压增量时)或者R4(PGA元件的同相输入端叠加电压增量时)的支路电流,最终调整PGA元件的同相输出端(PGA元件的同相输入端叠加电压增量时)或反向输出端(PGA元件的同相输入端叠加电压增量时)的输出电压,使得调整后两个输出端的输出压差为0。其中,第一电阻1101可包括单个或多个电阻元件;负反馈回路向PGA元件的输入端反馈的电压增量的大小受运算放大器AMP自身元件参数以及第一电阻1101大小的影响,负反馈回路可经过多次反馈调整,最终使得输出压差达到0。
如此通过运算放大器AMP和第一电阻1101组成负反馈回路,根据输出压差在PGA元件的输入端叠加电压增量,从而不断调整流过PGA元件反馈电阻R3或R4的电流,直到最终的输出压差为0,结构简单且不受环境因素影响,校准精度高。
在一个实施例中,运算放大器AMP的第一输入端为同相输入端,运算放大器AMP的第二输入端为反相输入端,PGA元件的第一输入端为反相输入端。
具体地,当运算放大器AMP为单端输出时,参考图4所示,IN端的主路电流In1恒定,若VOP>VON,则负反馈回路会产生一个正的电压增量,并叠加在PGA元件的反相输入端,如此负反馈回路上会产生一个支路电流In3,故有In1=In2+In3,而流过电阻R4的电流原本与主路电流In1相等,因此增加负反馈回路后,流过电阻R4的电流会减小,VOP也因此减小,最终达到与VON相等;若VOP<VON,则负反馈回路会产生一个负的电压增量,此时支路电流In3的电流方向与图4中相反,故有In2=In1+In3,而流过电阻R4的原本与主路电流In1相等,因此增加负反馈回路后,流过电阻R4的会电流增大,VOP也因此增大,最终达到与VON相等。
在一个实施例中,运算放大器AMP的第一输入端为反相输入端,运算放大器AMP的第二输入端为同相输入端,PGA元件的第一输入端为同相输入端。
具体地,当运算放大器AMP为单端输出时,运算放大器AMP的输入端与PGA元件的输出端之间,以及运算放大器AMP的输出端通过第一电阻1101与PGA元件的输入端之间的连接关系可以与图4实施例中相反。
参考图6所示,IP端的主路电流Ip1恒定,若VOP>VON,则负反馈回路会产生一个负的电压增量,并叠加在PGA元件的同相输入端,如此负反馈回路上会产生一个支路电流Ip3,故有Ip1=Ip2+Ip3,而流过电阻R3的电流原本与主路电流Ip1相等,因此增加负反馈回路后,流过电阻R3的电流会减小,VON也因此增大,最终达到与VOP相等;若VOP<VON,则负反馈回路会产生一个正的电压增量,此时支路电流In3的电流方向与图6中相反,故有Ip2=Ip1+Ip3,而流过电阻R3的原本与主路电流Ip1相等,因此增加负反馈回路后,流过电阻R3的会电流增大,VON也因此减小,最终达到与VOP相等。在一个实施例中,如图5所示,反馈输出端还包括第二输出端(图中引脚4),输出电阻单元110还包括第二电阻1102,第二输出端与第二电阻1102的第一端连接,第二电阻1102的第二端与PGA元件的第二输入端连接。
可以理解,运算放大器AMP可为双端输出,可与第一电阻1101和第二电阻1102分别构成可编程增益放大电路的两路负反馈回路,以在PGA元件的同相输入端和反向输入端分别叠加一个电压增量,从而同时调整流过电阻R3(PGA元件的同相输入端叠加电压增量时)以及R4(PGA元件的同相输入端叠加电压增量时)的支路电流,最终同时调整PGA元件的同相输出端(PGA元件的同相输入端叠加电压增量时)以及反向输出端(PGA元件的同相输入端叠加电压增量时)的输出电压,使得调整后两个输出端的输出压差为0。其中,第二电阻1102可包括单个或多个电阻元件。
其中,图5仅示例性示出第一输出端通过第一电阻1101与PGA元件的反相输出端连接,第二输出端通过第二电阻1102与PGA元件的正相输出端连接,事实上运算放大器AMP的两个输出端通过两个电阻与PGA元件输入端的连接关系并不仅限于此,只需两路反馈回路构成负反馈回路即可。
通过运算放大器AMP与第一电阻1101和第二电阻1102分别组成负反馈回路,根据输出压差在PGA元件的两个输入端分别叠加电压增量,从而同时不断调整流过PGA元件反馈电阻R3以及R4的电流,直到最终的输出压差为0,如此同时调整PGA两个输入端的电压,可减少使输出电压被调整至0的调整时间,校准速度更快。
在一个实施例中,运算放大器的第一输入端为同相输入端,运算放大器的第二输入端为反相输入端,第一输出端为同相输出端,第二输出端为反相输出端,PGA元件的第一输入端为反相输入端,PGA元件的第二输入端为同相输入端。
具体的,当运算放大器AMP为双端输出时,参考图5所示,运算放大器AMP的同相输入端可与PGA元件的同相输出端连接,运算放大器AMP的反相输入端可与PGA元件的反相输出端连接,运算放大器AMP的同相输出端可通过第一电阻1101与PGA元件的反相输入端连接,运算放大器AMP的反相输出端可通过第二电阻1102与PGA元件的同相输入端连接。
其中,IN端的主路电流In1以及IP端的主路电流Ip1恒定,若VOP>VON,一方面VOP会减小(运算放大器AMP与第一电阻1101构成的负反馈回路对VOP的调整过程可参考图4实施例),另一方面运算放大器AMP与第二电阻1102构成的负反馈回路会产生一个负的电压增量,并叠加在PGA元件的正相输入端,如此负反馈回路上会产生一个支路电流Ip3,其方向如图5所示,故有Ip1=Ip2+Ip3,而流过电阻R3的电流原本与主路电流Ip1相等,因此增加负反馈回路后,流过电阻R3的电流会减小,VON也因此增大,如此在两路负反馈回路的作用下,VOP减小的同时VON也会增大,最终达到VOP与VON相等;若VOP<VON,一方面VOP会增大(运算放大器AMP与第一电阻1101构成的负反馈回路对VOP的调整过程可参考图4实施例),另一方面运算放大器AMP与第二电阻1102构成的负反馈回路会产生一个正的电压增量,并叠加在PGA元件的正相输入端,此时支路电流Ip3的方向与图5中的相反,故有Ip2=Ip1+Ip3,而流过电阻R3的电流原本与主路电流Ip1相等,因此增加负反馈回路后,流过电阻R3的电流会增大,VON也因此减小,如此在两路负反馈回路的作用下,VOP增大的同时VON也会减小,最终达到VOP与VON相等。
通过运算放大器AMP与第一电阻1101和第二电阻1102分别组成负反馈回路,从而利用分别叠加在PGA元件的两个输入端的电压增量,同时调整流过反馈电阻R3以及R4的电流,以实现对PGA元件电压较高的输出端进行降压调整,以及对PGA元件电压较低的输出端进行升压调整,直到PGA元件两个输出端的电压相同,如此同时调整PGA两个输入端的电压,可减少使输出电压被调整至0的调整时间,校准速度更快。
在一个实施例中,运算放大器的第一输入端为反相输入端,运算放大器的第二输入端为同相输入端,第一输出端为同相输出端,第二输出端为反相输出端,PGA元件的第一输入端为同相输入端,PGA元件的第二输入端为反相输入端。
具体地,当运算放大器AMP为双端输出时,运算放大器AMP的输入端与PGA元件的输出端之间,以及运算放大器AMP的两个输出端通过两个电阻与PGA元件的两个输入端之间的连接关系可以与图5实施例中相反,即运算放大器AMP的同相输入端可与PGA元件的反相输出端连接,运算放大器AMP的反相输入端可与PGA元件的同相输出端连接,运算放大器AMP的同相输出端可通过第一电阻1101与PGA元件的同相输入端连接,运算放大器AMP的反相输出端可通过第二电阻1102与PGA元件的反相输入端连接。
其中,IN端的主路电流In1以及IP端的主路电流Ip1恒定,若VOP>VON,一方面VON会增大(运算放大器AMP与第一电阻1101构成的负反馈回路对VON的调整过程可参考图6实施例),另一方面运算放大器AMP与第二电阻1102构成的负反馈回路会产生一个正的电压增量,并叠加在PGA元件的反相输入端,如此负反馈回路上会产生一个支路电流In3,其方向如图7所示,故有In1=In2+In3,而流过电阻R4的电流原本与主路电流In1相等,因此增加负反馈回路后,流过电阻R4的电流会减小,VOP也因此减小,如此在两路负反馈回路的作用下,VON增大的同时VOP也会减小,最终达到VOP与VON相等;若VOP<VON,一方面VON会减小(运算放大器AMP与第一电阻1101构成的负反馈回路对VON的调整过程可参考图6实施例),另一方面运算放大器AMP与第二电阻1102构成的负反馈回路会产生一个负的电压增量,并叠加在PGA元件的反相输入端,此时支路电流In3的方向与图7中的相反,故有In2=In1+In3,而流过电阻R4的电流原本与主路电流In1相等,因此增加负反馈回路后,流过电阻R4的电流会增大,VOP也因此增大,如此在两路负反馈回路的作用下,VON减小的同时VOP也会增大,最终达到VOP与VON相等。
如此通过运算放大器AMP与第一电阻1101和第二电阻1102分别组成负反馈回路,从而利用分别叠加在PGA元件的两个输入端的电压增量,同时调整流过反馈电阻R3以及R4的电流,以实现对PGA元件电压较高的输出端进行降压调整,以及对PGA元件电压较低的输出端进行升压调整,直到PGA元件两个输出端的电压相同,如此同时调整PGA两个输入端的电压,可减少使输出电压被调整至0的调整时间,校准速度更快。
在一个实施例中,失调校准电路还包括第一低通滤波器111,第一低通滤波器111分别与运算放大器AMP的第一输出端和第一电阻1101的第一端连接。
可以理解,当运算放大器AMP为单端输出时,运算放大器AMP与第一电阻1101之间可连接有第一低通滤波器111,如图8所示(其中,本实施例仅示意性示出以图4实施例中的失调校准电路为例,设置第一低通滤波器111后的电路结构图,实际上,第一低通滤波器111还可设置在图6中的运算放大器AMP和第一电阻1101之间)。运算放大器AMP对PGA元件的输出压差进行处理后,输出电压增益信号,该电压增益信号除包括由失调电压信号产生的增益部分外,还有由正常输出电压信号产生的增益部分,由于失调电压信号一般为极低频信号,因此通过设置第一低通滤波器111,可滤除由正常输出电压信号产生的增益部分,从而只对由失调电压信号产生的增益部分进行负反馈,如此可精确补偿PGA元件输入端的失调电压信号产生的影响,而对PGA元件正常工作时的输入电压信号不产生影响,故提高了校准精确度。
在一个实施例中,失调校准电路还包括两个第二低通滤波器112,第二低通滤波器112中的一者分别与第一输出端和第一电阻1101的第一端连接,第二低通滤波器112中的另一者分别与第二输出端和第二电阻1102的第一端连接。
可以理解,当运算放大器AMP为双端输出时,运算放大器AMP与第一电阻1101之间,以及运算放大器AMP与第二电阻1102之间可分别连接有第二低通滤波器112,如图9所示(其中,图9仅示意性示出以图5实施例中的失调校准电路为例,设置第二低通滤波器112后的电路结构图,实际上,第二低通滤波器112还可设置在图7中的运算放大器AMP和两个电阻之间)。运算放大器AMP对PGA元件的输出压差进行处理后,输出两路电压增益信号,通过分别设置第二低通滤波器112,可滤除由正常输出电压信号产生的增益部分,从而只对由失调电压信号产生的增益部分进行负反馈,如此可分别精确补偿PGA元件输入端的失调电压信号产生的影响,而对PGA元件正常工作时的输入电压信号不产生影响,故提高了校准精确度。
本实用新型还提供一种可编程增益放大装置,该装置包括:可编程增益放大电路以及上述任一实施例所述的失调校准电路。
本实施例的可编程增益放大装置的工作原理及有益效果与上述失调校准电路的工作原理及有益效果相同,此处不进行赘述。
以上所述仅为本申请的优选实施例,并非因此限制本申请的专利范围,凡是利用本申请说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本申请的专利保护范围内。
Claims (10)
1.一种失调校准电路,其特征在于,应用于可编程增益放大电路,所述失调校准电路包括:
运算放大器,所述运算放大器的第一输入端与所述可编程增益放大电路中PGA元件的同相输出端连接,所述运算放大器的第二输入端与所述PGA元件的反相输出端连接;
输出电阻单元,所述输出电阻单元的第一端与所述运算放大器的反馈输出端连接,所述输出电阻单元的第二端与所述PGA元件的输入端连接,所述运算放大器和所述输出电阻单元构成所述可编程增益放大电路的负反馈回路,用于根据所述PGA元件的输出压差调整所述PGA元件输入端的电压,使得调整后所述输出压差为0。
2.根据权利要求1所述的失调校准电路,其特征在于,所述反馈输出端包括第一输出端,所述输出电阻单元包括第一电阻;所述第一输出端与所述第一电阻的第一端连接,所述第一电阻的第二端与所述PGA元件的第一输入端连接。
3.根据权利要求2所述的失调校准电路,其特征在于,所述运算放大器的第一输入端为同相输入端,所述运算放大器的第二输入端为反相输入端,所述PGA元件的第一输入端为反相输入端。
4.根据权利要求2所述的失调校准电路,其特征在于,所述运算放大器的第一输入端为反相输入端,所述运算放大器的第二输入端为同相输入端,所述PGA元件的第一输入端为同相输入端。
5.根据权利要求2所述的失调校准电路,其特征在于,所述反馈输出端还包括第二输出端,所述输出电阻单元还包括第二电阻,所述第二输出端与所述第二电阻的第一端连接,所述第二电阻的第二端与所述PGA元件的第二输入端连接。
6.根据权利要求5所述的失调校准电路,其特征在于,所述运算放大器的第一输入端为同相输入端,所述运算放大器的第二输入端为反相输入端,所述第一输出端为同相输出端,所述第二输出端为反相输出端,所述PGA元件的第一输入端为反相输入端,所述PGA元件的第二输入端为同相输入端。
7.根据权利要求6所述的失调校准电路,其特征在于,所述运算放大器的第一输入端为反相输入端,所述运算放大器的第二输入端为同相输入端,所述第一输出端为同相输出端,所述第二输出端为反相输出端,所述PGA元件的第一输入端为同相输入端,所述PGA元件的第二输入端为反相输入端。
8.根据权利要求2所述的失调校准电路,其特征在于,所述失调校准电路还包括:
第一低通滤波器,分别与所述运算放大器的第一输出端和所述第一电阻的第一端连接。
9.根据权利要求5所述的失调校准电路,其特征在于,所述失调校准电路还包括两个第二低通滤波器,所述第二低通滤波器中的一者分别与所述第一输出端和所述第一电阻的第一端连接,所述第二低通滤波器中的另一者分别与所述第二输出端和第二电阻的第一端连接。
10.一种可编程增益放大装置,其特征在于,包括:
可编程增益放大电路;
以及权利要求1至9任一项所述的失调校准电路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202322457145.1U CN220798226U (zh) | 2023-09-07 | 2023-09-07 | 失调校准电路及可编程增益放大装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202322457145.1U CN220798226U (zh) | 2023-09-07 | 2023-09-07 | 失调校准电路及可编程增益放大装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN220798226U true CN220798226U (zh) | 2024-04-16 |
Family
ID=90658839
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202322457145.1U Active CN220798226U (zh) | 2023-09-07 | 2023-09-07 | 失调校准电路及可编程增益放大装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN220798226U (zh) |
-
2023
- 2023-09-07 CN CN202322457145.1U patent/CN220798226U/zh active Active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4828542B2 (ja) | インピーダンス検出器 | |
US20060130583A1 (en) | Output amplifier circuit and sensor device using the same | |
US9595931B2 (en) | Two differential amplifier configuration | |
EP0202708A2 (en) | D.C. block capacitor circuit | |
EP2148433B1 (en) | Wide-range low-noise amplifier | |
US8013672B2 (en) | Programmable gain amplifier and embedded filter | |
EP0114731B1 (en) | Differential amplifier with high common-mode rejection | |
US9647622B1 (en) | System and method for offset voltage calibration | |
EP2110947A1 (en) | Variable gain RF amplifier | |
CN113922770B (zh) | 一种偏置控制电路及电子设备 | |
CN220798226U (zh) | 失调校准电路及可编程增益放大装置 | |
JPH04212067A (ja) | デュアルパス広帯域高精度データ収集システム | |
US8253473B2 (en) | Integrated circuit of an integrator with enhanced stability and related stabilization method | |
JP2013519277A (ja) | 信号感知のための増幅回路および方法 | |
EP3742608A1 (en) | Programmable gain amplifier | |
US8742848B1 (en) | Common mode rejection ratio versus frequency in instrumentation amplifier | |
US6914425B2 (en) | Measurement circuit with improved accuracy | |
US20030052726A1 (en) | Logarithmic amplifier with temperature compensated detection scheme | |
CN113114144B (zh) | 一种量子测控系统中输入失调电压修正的电路 | |
US11658624B2 (en) | Voltage gain amplifier architecture for automotive radar | |
TWI761229B (zh) | 功率偵測裝置與偵測功率範圍校正方法 | |
CN111289783B (zh) | 一种整检装置校验仪及其校准电路 | |
EP0280516B1 (en) | Differential amplifier circuit | |
US20230117533A1 (en) | Semiconductor device and communication device including the same | |
US11601206B2 (en) | Transmit-signal strength indicator circuit and transmitting circuit |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |