CN219627703U - 差分信号传输电路及电子设备 - Google Patents

差分信号传输电路及电子设备 Download PDF

Info

Publication number
CN219627703U
CN219627703U CN202320065902.8U CN202320065902U CN219627703U CN 219627703 U CN219627703 U CN 219627703U CN 202320065902 U CN202320065902 U CN 202320065902U CN 219627703 U CN219627703 U CN 219627703U
Authority
CN
China
Prior art keywords
differential
circuit
differential signal
mode processing
processing circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202320065902.8U
Other languages
English (en)
Inventor
李仁磊
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Yibin Tianlong Communication Co ltd
Shenzhen Tinno Mobile Technology Co Ltd
Shenzhen Tinno Wireless Technology Co Ltd
Original Assignee
Yibin Tianlong Communication Co ltd
Shenzhen Tinno Mobile Technology Co Ltd
Shenzhen Tinno Wireless Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Yibin Tianlong Communication Co ltd, Shenzhen Tinno Mobile Technology Co Ltd, Shenzhen Tinno Wireless Technology Co Ltd filed Critical Yibin Tianlong Communication Co ltd
Priority to CN202320065902.8U priority Critical patent/CN219627703U/zh
Application granted granted Critical
Publication of CN219627703U publication Critical patent/CN219627703U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/70Reducing energy consumption in communication networks in wireless communication networks

Landscapes

  • Noise Elimination (AREA)

Abstract

本申请公开了差分信号传输电路及电子设备。该差分信号传输电路包括:共模处理电路,共模处理电路的输入端接收差分信号,抑制共模噪声电流;差模处理电路,耦接共模处理电路的输出端,用于抑制射频信号的干扰。本申请通过上述方式,能够提高差分信号的传输质量。

Description

差分信号传输电路及电子设备
技术领域
本申请涉及信号处理技术领域,特别是差分信号传输电路及电子设备。
背景技术
差分传输是一种信号传输的技术,区别于传统的一根信号线一根地线的做法,差分传输在这两根线上都传输信号,这两个信号的振幅相同,相位相反。在这两根线上的传输的信号就是差分信号。信号接收端比较这两个电压的差值来判断发送端发送的逻辑状态。
但是在相关电子设备中,电子设备不仅能够处理差分信号,同样也能处理其余信号,如射频信号。出于对电子设备的天线环境等因素的考量,用于接收和发送射频信号的天线附近与差分信号传输电路距离较近,随之而来的副作用就是差分信号传输极易受到射频信号的干扰,造成差分信号质量变差、辐射骚扰超标等问题。
实用新型内容
本申请提供差分信号传输电路及电子设备,可以提高差分信号的传输质量。
为了解决上述技术问题,本申请采用的一个技术方案是:提供一种差分信号传输电路,该差分信号传输电路包括:共模处理电路,共模处理电路的输入端接收差分信号,抑制共模噪声电流;差模处理电路,耦接共模处理电路的输出端,用于抑制射频信号的干扰。
其中,差分信号包括极性相反的第一差分子信号和第二差分子信号,共模处理电路的输入端包括第一输入端和第二输入端;第一输入端接收第一差分子信号,第二输入端接收第二差分子信号。
其中,共模处理电路的输出端包括第一输出端和第二输出端,第一输出端与第一输入端对应,第二输出端与第二输入端对应。
其中,差模处理电路的第一端耦接第一输出端,差模处理电路的第二端耦接第二输出端。
其中,差模处理电路包括至少一个层级连接的滤波电路,至少一个滤波电路用于滤除相应频点的射频信号。
其中,每一滤波电路包括串联的电容和电感,当前层级的滤波电路中的电容的一端耦接上一层级的电容和电感的耦接点,当前层级的滤波电路中的电感的一端耦接上一层级的电感的另一端。
其中,第一层级的滤波电路中的电容的一端耦接第二输出端,第一层级的滤波电路中的电感的另一端耦接第一输出端。
其中,滤波电路的数量与视频信号使用的频点数量相同。
其中,共模处理电路包括共模扼流圈,共模扼流圈的输入端接收差分信号,共模扼流圈的输出端耦接差模处理电路。
为了解决上述技术问题,本申请采用的另一个技术方案是:提供一种电子设备,该电子设备包括:射频电路,用于发射或接收射频信号;差分信号传输电路,差分信号传输电路设置在射频电路的预设范围内,其中,差分信号传输电路如上述技术方案提供的差分信号传输电路。
本申请的有益效果是:区别于现有技术,本申请提供的差分信号传输电路,利用共模处理电路抑制共模噪声电流,以及利用差模处理电路抑制射频信号的干扰,能够有效抑制外界射频信号对数据传输带来的影响,提高差分信号的传输质量。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。其中:
图1是本申请提供的差分信号传输电路第一结构示意图;
图2是本申请提供的差分信号传输电路第二结构示意图;
图3是本申请提供的差分信号传输电路第三结构示意图;
图4是本申请提供的差分信号传输电路的抑制干扰效果示意图;
图5是本申请提供的差分信号传输电路第四结构示意图;
图6是本申请提供的差分信号传输电路的抑制干扰效果示意图;
图7是本申请提供的差分信号传输电路第一结构示意图;
图8是本申请提供的电子设备一实施例的结构示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。可以理解的是,此处所描述的具体实施例仅用于解释本申请,而非对本申请的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本申请相关的部分而非全部结构。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
参阅图1,图1是本申请提供的差分信号传输电路第一结构示意图。该差分信号传输电路100包括:共模处理电路10和差模处理电路20。
其中,共模处理电路10的输入端接收差分信号,能够用于抑制共模噪声电流。差模处理电路20耦接共模处理电路10的输出端,用于抑制射频信号的干扰。其中,差模处理电路20的输出端作为差分信号传输电路100的输出端。即差模处理电路20的输出端可以耦接相应的处理元件,进而将差分信号输出至相应的处理元件。如处理元件可以是处理器、存储器和寄存器中至少一种等。其中,共模处理电路10的输入端与数据传输接口耦接,在数据传输接口与数据传输线连接时,差分信号经过数据传输线和数据传输接口传输至共模处理电路10进行共模噪声电流抑制。然后经过差模处理电路20进行射频信号的抑制,进而将抑制后的差分信号传输至目标处理元件。
即,差分信号输入至共模处理电路10进行共模噪声电流抑制后输出抑制后的差分信号,然后将抑制后的差分信号输入至差模处理电路20抑制射频信号的干扰,输出最终的差分信号。
在一些实施例中,共模处理电路10包括共模扼流圈,共模扼流圈的输入端接收差分信号,共模扼流圈的输出端耦接差模处理电路20。
在一些实施例中,差模处理电路20可以具有若干个滤波电路,以滤除相应频段的射频信号。
在一应用场景中,差分信号传输电路100接收到差分信号时,与此同时也存在射频信号的接收或发送,因此射频信号对差分信号存在干扰,进而利用差模处理电路20对差分信号进行处理,抑制射频信号的干扰,提升差分信号的传输质量。
在本实施例中,差分信号传输电路100利用共模处理电路10抑制共模噪声电流,以及利用差模处理电路20抑制射频信号的干扰,能够有效抑制外界射频信号对数据传输带来的影响,提高差分信号的传输质量。
参阅图2,图2是本申请提供的差分信号传输电路第二结构示意图。该差分信号传输电路100包括:共模处理电路10和差模处理电路20。
差分信号包括极性相反的第一差分子信号S+和第二差分子信号S-,因此,共模处理电路10的输入端包括第一输入端A1和第二输入端A2;第一输入端A1接收第一差分子信号S+,第二输入端A2接收第二差分子信号S-。
其中,共模处理电路10的输出端包括第一输出端B1和第二输出端B2,第一输出端B1与第一输入端A1对应,第二输出端B2与第二输入端A2对应。
其中,差模处理电路20的第一端D1耦接第一输出端B1,差模处理电路20的第二端D2耦接第二输出端B2。
在一些实施例中,差模处理电路20包括至少一个层级连接的滤波电路,至少一个滤波电路用于滤除相应频点的射频信号。
在一应用场景中,参阅图3,该差分信号传输电路100包括:共模处理电路10和差模处理电路20。差分信号包括极性相反的第一差分子信号S+和第二差分子信号S-,因此,共模处理电路10的输入端包括第一输入端A1和第二输入端A2;第一输入端A1接收第一差分子信号S+,第二输入端A2接收第二差分子信号S-。
其中,共模处理电路10的输出端包括第一输出端B1和第二输出端B2,第一输出端B1与第一输入端A1对应,第二输出端B2与第二输入端A2对应。
其中,差模处理电路20包括一个滤波电路,滤波电路用于滤除相应频点的射频信号。其中,滤波电路中的电容C1的一端耦接共模处理电路10的第二输出端B2,滤波电路中的电感L1的另一端耦接共模处理电路10的第一输出端B1。即,电容C1的一端为上述实施例中的差模处理电路20的第二端D2,电感L1的另一端为上述实施例中的差模处理电路20的第一端D1。电容C1和电感L1滤除相应频点的射频信号。
即电容C1和电感L1可以组成1阶选频滤波电路,起到滤出对应该选频频段的差模噪声的作用。通过调整电容C1和电感L1的选值,可以在避开差分信号传输频段的同时灵活调整此选频电路的作用范围,从而在不影响数据传输质量的前提下针对不同的单个射频干扰频段进行抑制。
如图4所示,采用图3的差分信号传输电路100能够抑制1GHZ左右的射频信号的干扰。
在本应用场景中,差分信号传输电路100利用共模处理电路10抑制共模噪声电流,以及利用1阶选频滤波电路抑制对应频点的射频信号的干扰,能够有效抑制外界射频信号对数据传输带来的影响,提高差分信号的传输质量。
在一应用场景中,参阅图5,该差分信号传输电路100包括:共模处理电路10和差模处理电路20。
差分信号包括极性相反的第一差分子信号S+和第二差分子信号S-,因此,共模处理电路10的输入端包括第一输入端A1和第二输入端A2;第一输入端A1接收第一差分子信号S+,第二输入端A2接收第二差分子信号S-。
其中,共模处理电路10的输出端包括第一输出端B1和第二输出端B2,第一输出端B1与第一输入端A1对应,第二输出端B2与第二输入端A2对应。
其中,差模处理电路20包括两个滤波电路,两个滤波电路用于滤除相应频点的射频信号。其中,电容C1的一端耦接共模处理电路10的第二输出端B2,滤波电路中的电感L1的另一端耦接共模处理电路10的第一输出端B1。电容C2的一端耦接电容C1的另一端,电感L2的一端耦接电容C2的另一端,电感L2的另一端耦接电感L1的另一端。即,电容C1的一端为上述实施例中的差模处理电路20的第二端D2,电感L1的另一端为上述实施例中的差模处理电路20的第一端D1。
即,每一滤波电路包括串联的电容和电感,当前层级的滤波电路中的电容的一端耦接上一层级的电容和电感的耦接点,当前层级的滤波电路中的电感的一端耦接上一层级的电感的另一端。其中,第一层级的滤波电路中的电容的一端耦接第一输出端,第一层级的滤波电路中的电感的另一端耦接第二输出端。
其中,滤波电路的数量与视频信号使用的频点数量相同。
即,电容C1、电感、电容C2和电感L2可以组成2阶选频电路,通过调整电容C1、电感、电容C2和电感L2的取值可以设计不同的选频电路用于在不影响差分信号数据传输质量的前提下滤除外界引入的两个不同射频频段的差模噪声,以减少干扰对信号传输质量的影响。
如图6所示,采用图5的差分信号传输电路100能够抑制1GHZ左右的射频信号的干扰以及抑制2GHZ左右的射频信号的干扰。
在本应用场景中,差分信号传输电路100利用共模处理电路10抑制共模噪声电流,以及利用2阶选频滤波电路抑制对应两个频点的射频信号的干扰,能够有效抑制外界射频信号对数据传输带来的影响,提高差分信号的传输质量。
在一应用场景中,参阅图7,图7是本申请提供的差分信号传输电路第二结构示意图。
差分信号包括极性相反的第一差分子信号S+和第二差分子信号S-,因此,共模处理电路10的输入端包括第一输入端A1和第二输入端A2;第一输入端A1接收第一差分子信号S+,第二输入端A2接收第二差分子信号S-。
其中,共模处理电路10的输出端包括第一输出端B1和第二输出端B2,第一输出端B1与第一输入端A1对应,第二输出端B2与第二输入端A2对应。
其中,差模处理电路20包括n个滤波电路,n个滤波电路用于滤除相应频点的射频信号。其中,n大于或等于5。其中,电容C1的一端耦接共模处理电路10的第二输出端B2,滤波电路中的电感L1的另一端耦接共模处理电路10的第一输出端B1。电容C2的一端耦接电容C1的另一端,电感L2的一端耦接电容C2的另一端,电感L2的另一端耦接电感L1的另一端。电容C3的一端耦接电容C2的另一端,电感L3的一端耦接电容C3的另一端,电感L3的另一端耦接电感L1的另一端。
即,每一滤波电路包括串联的电容和电感,当前层级的滤波电路中的电容的一端耦接上一层级的电容和电感的耦接点,当前层级的滤波电路中的电感的一端耦接上一层级的电感的另一端。其中,第一层级的滤波电路中的电容的一端耦接第一输出端,第一层级的滤波电路中的电感的另一端耦接第二输出端。
其中,滤波电路的数量与视频信号使用的频点数量相同。
在本应用场景中,差分信号传输电路100利用共模处理电路10抑制共模噪声电流,以及利用n阶选频滤波电路抑制对应n个频点的射频信号的干扰,能够有效抑制外界射频信号对数据传输带来的影响,提高差分信号的传输质量。
参阅图8,图8是本申请提供的电子设备一实施例的结构示意图。该电子设备1000包括:差分信号传输电路100和射频电路200。
射频电路200用于发射或接收射频信号。
差分信号传输电路100设置在射频电路200的预设范围内,其中,差分信号传输电路100如上述技术方案提供的差分信号传输电路100。如,差分信号传输电路100浮空设置于射频电路200的上方或下方。
在本实施例中,差分信号传输电路100能够有效抑制射频电路200接收或发送的射频信号对数据传输带来的影响,提高差分信号的传输质量。
综上所述,本申请中的差分信号传输电路形式简单,应用灵活。针对外界射频干扰频段的频段范围不同,可以灵活调整电路形式(阶数)以及器件选值,有效滤除其带来的差模噪声。以及特定的电路形式以及器件选型使该电路可以灵活避开差分对的数据传输频段(无论是低频还是高频),从而对差分对数据传输的影响较小,保证数据传输时的信号质量。以及通过本申请的电路的运用,使手机产品等的堆叠布局限制减少,有利于产品设计实现的多样性。
以上所述仅为本申请的实施方式,并非因此限制本申请的专利范围,凡是利用本申请说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本申请的专利保护范围内。

Claims (10)

1.一种差分信号传输电路,其特征在于,所述差分信号传输电路包括:
共模处理电路,所述共模处理电路的输入端接收差分信号,抑制共模噪声电流;
差模处理电路,耦接所述共模处理电路的输出端,用于抑制射频信号的干扰。
2.根据权利要求1所述的差分信号传输电路,其特征在于,所述差分信号包括极性相反的第一差分子信号和第二差分子信号,所述共模处理电路的输入端包括第一输入端和第二输入端;
所述第一输入端接收所述第一差分子信号,所述第二输入端接收所述第二差分子信号。
3.根据权利要求2所述的差分信号传输电路,其特征在于,所述共模处理电路的输出端包括第一输出端和第二输出端,所述第一输出端与所述第一输入端对应,所述第二输出端与所述第二输入端对应。
4.根据权利要求3所述的差分信号传输电路,其特征在于,所述差模处理电路的第一端耦接所述第一输出端,所述差模处理电路的第二端耦接所述第二输出端。
5.根据权利要求4所述的差分信号传输电路,其特征在于,所述差模处理电路包括至少一个层级连接的滤波电路,所述至少一个滤波电路用于滤除相应频点的射频信号。
6.根据权利要求5所述的差分信号传输电路,其特征在于,每一所述滤波电路包括串联的电容和电感,当前层级的滤波电路中的电容的一端耦接上一层级的电容和电感的耦接点,当前层级的滤波电路中的电感的一端耦接上一层级的电感的另一端。
7.根据权利要求6所述的差分信号传输电路,其特征在于,第一层级的滤波电路中的电容的一端耦接所述第二输出端,第一层级的滤波电路中的电感的另一端耦接所述第一输出端。
8.根据权利要求5所述的差分信号传输电路,其特征在于,所述滤波电路的数量与视频信号使用的频点数量相同。
9.根据权利要求1所述的差分信号传输电路,其特征在于,所述共模处理电路包括共模扼流圈,所述共模扼流圈的输入端接收差分信号,所述共模扼流圈的输出端耦接所述差模处理电路。
10.一种电子设备,其特征在于,所述电子设备包括:
射频电路,用于发射或接收射频信号;
差分信号传输电路,所述差分信号传输电路设置在所述射频电路的预设范围内,其中,所述差分信号传输电路如权利要求1-9任一项所述的差分信号传输电路。
CN202320065902.8U 2023-01-09 2023-01-09 差分信号传输电路及电子设备 Active CN219627703U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202320065902.8U CN219627703U (zh) 2023-01-09 2023-01-09 差分信号传输电路及电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202320065902.8U CN219627703U (zh) 2023-01-09 2023-01-09 差分信号传输电路及电子设备

Publications (1)

Publication Number Publication Date
CN219627703U true CN219627703U (zh) 2023-09-01

Family

ID=87795863

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202320065902.8U Active CN219627703U (zh) 2023-01-09 2023-01-09 差分信号传输电路及电子设备

Country Status (1)

Country Link
CN (1) CN219627703U (zh)

Similar Documents

Publication Publication Date Title
EP2874319A1 (en) Transceiver and interference cancellation method
CN105978522B (zh) 一种吸收式带通滤波器组件
CN219627703U (zh) 差分信号传输电路及电子设备
CN108810212B (zh) 一种终端设备及接地控制方法
CN104701625B (zh) 具备解耦合功能的天线组件、解耦合方法和解耦合系统
US11190161B2 (en) Filter device
US10116343B2 (en) Multi-mixer system and method for reducing interference within multi-mixer system
CN215581155U (zh) 天线射频电路、通信模组及终端设备
CN203368415U (zh) 电调谐滤波器
US7994873B2 (en) Balun device
CN201167317Y (zh) 一种降低基带时钟信号高次谐波干扰的电路
US9160297B2 (en) Common mode filter
CN111033885B (zh) 腔体滤波器及通信射频器件
US4275368A (en) EMC-/EMI-filter module
CN216490485U (zh) 蓝牙模组
CN101677232A (zh) 可消除谐波的带阻滤波器及其相关卫星信号接收机
CN215773083U (zh) 一种通信隔离电路及通信隔离器
CN114204944B (zh) 信号收发装置及终端
CN217904407U (zh) 一种噪声抑制电路以及射频接收机
WO2024109741A1 (zh) 射频传输电路和电子设备
CN217590786U (zh) 改善射频发射谐波的电路
CN203616974U (zh) 显示装置的控制电路及信号转换电路
US11799437B2 (en) Radio frequency device and multi-band matching circuit
CN212137623U (zh) 一种带放大功能的抗5g干扰滤波器
CN214959276U (zh) 输入、输出低纹波噪声的电源电路

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant