CN218825337U - 一种电压调节电路 - Google Patents

一种电压调节电路 Download PDF

Info

Publication number
CN218825337U
CN218825337U CN202223273670.XU CN202223273670U CN218825337U CN 218825337 U CN218825337 U CN 218825337U CN 202223273670 U CN202223273670 U CN 202223273670U CN 218825337 U CN218825337 U CN 218825337U
Authority
CN
China
Prior art keywords
voltage
circuit
input
resistor
emitting
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202223273670.XU
Other languages
English (en)
Inventor
孟庆禹
袁赫
王兴旭
杨毅
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Liaoning Shenzhou Beidou Technology Co ltd
Original Assignee
Liaoning Shenzhou Beidou Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Liaoning Shenzhou Beidou Technology Co ltd filed Critical Liaoning Shenzhou Beidou Technology Co ltd
Priority to CN202223273670.XU priority Critical patent/CN218825337U/zh
Application granted granted Critical
Publication of CN218825337U publication Critical patent/CN218825337U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Continuous-Control Power Sources That Use Transistors (AREA)

Abstract

本申请提供了一种电压调节电路,其中,所述电压调节电路包括:电压输入电路和稳压芯片,其中,所述电压输入电路的第一输入端与外部输入的调节电压连接,所述电压输入电路的第二输入端与稳压芯片的输出端连接,所述电压输入电路的输出端与所述稳压芯片的反馈端连接,以使所述稳压芯片基于所述反馈端接收的电压值调节输出电压。本申请通过电压输入电路将调节电压与输出电压叠加输入至稳压芯片的反馈端,解决了现有技术中存在的稳压芯片在固定阻值设计后,输出电压即为固定值,无法在线调节的问题,达到快速调节稳压芯片的输出电压的效果。

Description

一种电压调节电路
技术领域
本申请涉及电压控制技术领域,具体而言,涉及一种电压调节电路。
背景技术
目前,稳压芯片以集成度高,外围电路简单,内部集成过电流,可以热关断保护等原因被广泛应用于工业控制电器、仪器仪表、消费电子等领域。一般稳压芯片的输出电压都是固定电压幅值,常用的有3.3V和5V输出等。
但是,稳压芯片在固定阻值设计后,输出电压即为固定值,无法在线调节。
实用新型内容
有鉴于此,本申请的目的在于提供一种电压调节电路,能够通过电压输入电路将调节电压与输出电压叠加输入至稳压芯片的反馈端,解决了现有技术中存在的稳压芯片在固定阻值设计后,输出电压即为固定值,无法在线调节的问题,达到快速调节稳压芯片的输出电压的效果。
第一方面,本申请实施例提供了一种电压调节电路,所述电压调节电路包括:电压输入电路和稳压芯片,其中,所述电压输入电路的第一输入端与外部输入的调节电压连接,所述电压输入电路的第二输入端与稳压芯片的输出端连接,所述电压输入电路的输出端与所述稳压芯片的反馈端连接,以使所述稳压芯片基于所述反馈端接收的电压值调节输出电压。
可选地,所述电压输入电路包括输入电压射随电路和叠加电压射随电路,其中,所述输入电压射随电路的输入端作为所述电压输入电路的第一输入端与外部输入的调节电压连接,所述输入电压射随电路的输出端与所述叠加电压射随电路的第一输入端连接,所述叠加电压射随电路的第二输入端作为所述电压输入电路的第二输入端与所述稳压芯片的输出端连接,所述叠加电压射随电路的输出端作为所述电压输入电路的输出端与所述稳压芯片的反馈端连接。
可选地,所述输入电压射随电路包括保护子电路、输入电压射随子电路,其中,所述保护子电路的一端作为所述输入电压射随电路的输入端与外部输入的调节电压连接,所述保护子电路的另一端与输入电压射随子电路的一端连接,所述输入电压射随子电路的另一端作为所述输入电压射随电路的输出端与所述叠加电压射随电路的第一输入端连接。
可选地,所述保护子电路包括第一电阻、第二电阻和第一电容,其中,所述第一电阻的一端作为所述保护子电路的一端与外部输入的调节电压连接,所述第一电阻的另一端与所述输入电压射随子电路的一端端连接,所述第二电阻的一端与所述第一电阻的另一端连接,所述第二电阻的另一端接地,所述第一电容的一端与所述第二电阻的一端连接,所述第一电容的另一端与所述第二电阻的另一端连接。
可选地,输入电压射随子电路包括第二电容、第一二极管和第一运算放大器,其中,所述第一二极管的阳极与第一电源连接,所述第一二极管的阴极与所述第一运算放大器的第一供电端连接,所述第一运算放大器的第二供电端接地,所述第二电容的一端与所述第一运算放大器的第一供电端连接,所述第二电容的另一端接地,所述第一运算放大器的第一输入端作为所述输入电压射随子电路的输入端与所述保护子电路的另一端连接,所述第一运算放大器的第二输入端与所述第一运算放大器的输出端连接,所述第一运算放大器的输出端作为所述输入电压射随子电路的输出端与所述叠加电压射随电路的第一输入端连接。
可选地,所述叠加电压射随电路包括第一滤波子电路、第二滤波子电路、叠加电压射随子电路,其中,所述第一滤波子电路的一端作为所述叠加电压射随电路的第一输入端与所述输入电压射随电路的输出端连接,所述第一滤波子电路的另一端与所述叠加电压射随子电路的第一输入端连接,所述叠加电压射随子电路的第一输入端还作为所述叠加电压射随电路的第二输入端与所述稳压芯片的输出端连接,所述第二滤波子电路的一端与所述叠加电压射随子电路的输出端连接,所述第二滤波子电路的另一端与所述叠加电压射随子电路的第二输入端连接,所述叠加电压射随子电路的输出端还作为所述叠加电压射随电路的输出端与所述稳压芯片的反馈端连接。
可选地,所述第一滤波子电路包括第三电阻和第三电容,其中,所述第三电阻的一端作为所述第一滤波子电路的一端与所述输入电压射随电路的输出端连接,所述第三电阻的另一端作为所述第一滤波子电路的另一端与所述叠加电压射随子电路的第一输入端连接,所述第三电容的一端与所述第三电阻的一端连接,所述第三电容的另一端与所述第三电阻的另一端连接。
可选地,所述第二滤波子电路包括第四电阻、第五电阻和第四电容,其中,所述第四电阻的一端作为所述第二滤波子电路的一端与所述叠加电压射随子电路的输出端连接,所述第四电阻的另一端作为所述第二滤波子电路的另一端与所述叠加电压射随子电路的第三输入端连接,所述第五电阻的一端与所述第四电阻的另一端连接,所述第五电阻的另一端接地,所述第四电容的一端与所述第四电阻的一端连接,所述第四电容的另一端与所述第四电阻的另一端连接。
可选地,所述叠加电压射随子电路包括第二运算放大器和第六电阻,其中,所述六电阻的一端作为所述叠加电压射随电路的第二输入端与所述稳压芯片的输出端连接,所述第六电阻的另一端与所述第二运算放大器的第一输入端连接,所述第二运算放大器的输出端作为所述叠加电压射随子电路的输出端与所述稳压芯片的反馈端连接,所述第二运算放大器的第二输入端作为所述叠加电压射随子电路的第三输入端与所述第二滤波子电路的另一端连接,在所述第六电阻的另一端与所述第二运算放大器的第一输入端之间形成有第一连接点,所述第一连接点作为所述叠加电压射随子电路的第二输入端与所述第二滤波子电路的另一端连接。
可选地,所述电压调节电路还包括第七电阻和发光二极管,其中,所述第七电阻的一端与所述稳压芯片的输出端连接,所述第七电阻的另一端与所述发光二极管的阳极连接,所述发光二极管的阴极接地。
本申请实施例提供的一种电压调节电路,能够通过电压输入电路将调节电压与输出电压叠加输入至稳压芯片的反馈端,解决了现有技术中存在的稳压芯片在固定阻值设计后,输出电压即为固定值,无法在线调节的问题,达到快速调节稳压芯片的输出电压的效果。
为使本申请的上述目的、特征和优点能更明显易懂,下文特举较佳实施例,并配合所附附图,作详细说明如下。
附图说明
为了更清楚地说明本申请实施例的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,应当理解,以下附图仅示出了本申请的某些实施例,因此不应被看作是对范围的限定,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他相关的附图。
图1为本申请实施例所提供的一种电压调节电路的示意图;
图2为本申请实施例所提供的另一种电压调节电路的示意图;
图3为本申请实施例所提供的一种电压调节电路的电路图。
具体实施方式
为使本申请实施例的目的、技术方案和优点更加清楚,下面将结合本申请实施例中附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。通常在此处附图中描述和示出的本申请实施例的组件可以以各种不同的配置来布置和设计。因此,以下对在附图中提供的本申请的实施例的详细描述并非旨在限制要求保护的本申请的范围,而是仅仅表示本申请的选定实施例。基于本申请的实施例,本领域技术人员在没有做出创造性劳动的前提下所获得的每个其他实施例,都属于本申请保护的范围。
首先,对本申请可适用的应用场景进行介绍。本申请可应用于电压控制技术领域。
经研究发现,目前,稳压芯片以集成度高,外围电路简单,内部集成过电流,可以热关断保护等原因被广泛应用于工业控制电器、仪器仪表、消费电子等领域。一般稳压芯片的输出电压都是固定电压幅值,常用的有3.3V和5V输出等。
但是,稳压芯片在固定阻值设计后,输出电压即为固定值,无法在线调节。
基于此,本申请实施例提供了一种电压调节电路,能够通过电压输入电路将调节电压与输出电压叠加输入至稳压芯片的反馈端,解决了现有技术中存在的稳压芯片在固定阻值设计后,输出电压即为固定值,无法在线调节的问题,达到快速调节稳压芯片的输出电压的效果。
请参阅图1,图1为本申请实施例所提供的一种电压调节电路的示意图。如图1中所示,本申请实施例提供的电压调节电路的示意图,包括:稳压芯片101和电压输入电路102。
其中,所述电压输入电路102的第一输入端与外部输入的调节电压连接,所述电压输入电路102的第二输入端与稳压芯片101的输出端连接,所述电压输入电路102的输出端与所述稳压芯片101的反馈端连接,以使所述稳压芯片101基于所述反馈端接收的电压值调节输出电压。
例如,当稳压芯片当前的输出电压为5伏时,外部输入的调节电压输入1伏,此时稳压芯片的反馈端接受到的反馈电压为6伏,此时,稳压芯片就会基于反馈端接受到的6伏电压,减少1伏电压的输出,使输出电压调节为4伏,达到了基于外部输入的电压,快速调节稳压芯片的输出电压的效果。
具体的,电压输入电路包括输入电压射随电路和叠加电压射随电路。
示例性的,请参阅图2,图2为本申请实施例所提供的另一种电压调节电路的示意图。如图2中所示,本申请实施例提供的电压调节电路的示意图,包括:稳压芯片101、输入电压射随电路201、叠加电压射随电路202。
其中,所述输入电压射随电路201的输入端作为所述电压输入电路的第一输入端与外部输入的调节电压连接,所述输入电压射随电路201的输出端与所述叠加电压射随电路202的第一输入端连接,所述叠加电压射随电路202的第二输入端作为所述电压输入电路的第二输入端与所述稳压芯片101的输出端连接,所述叠加电压射随电路202的输出端作为所述电压输入电路的输出端与所述稳压芯片101的反馈端连接。
具体的,所述输入电压射随电路包括保护子电路、输入电压射随子电路。
其中,所述保护子电路的一端作为所述输入电压射随电路的输入端与外部输入的调节电压连接,所述保护子电路的另一端与输入电压射随子电路的一端连接,所述输入电压射随子电路的另一端作为所述输入电压射随电路的输出端与所述叠加电压射随电路的第一输入端连接。
示例性的,请参阅图3,图3为本申请实施例所提供的另一种电压调节电路的示意图。如图3中所示,本申请实施例提供的一种电压调节电路的电路图,包括:稳压芯片101、第一电阻R1、第二电阻R2、第三电阻R3、第四电阻R4、第五电阻R5、第六电阻R6、第七电阻R7、第一电容C1、第二电容C2、第三电容C3、第四电容C4、二极管D1、第一运算放大器U1A、第二运算放大器U2A。
其中,所述保护子电路包括第一电阻R11、第二电阻R2和第一电容C1。
具体的,所述第一电阻R1的一端作为所述保护子电路的一端与外部输入的调节电压连接,所述第一电阻R1的另一端与所述输入电压射随子电路的一端端连接,所述第二电阻R2的一端与所述第一电阻R1的另一端连接,所述第二电阻R2的另一端接地,所述第一电容C1的一端与所述第二电阻R2的一端连接,所述第一电容C1的另一端与所述第二电阻R2的另一端连接。
其中,输入电压射随子电路包括第二电容C2、二极管D1和第一运算放大器U1A。
其中,所述二极管D1的阳极与第一电源连接,所述二极管D1的阴极与所述第一运算放大器U1A的第一供电端连接,所述第一运算放大器U1A的第二供电端接地,所述第二电容C2的一端与所述第一运算放大器U1A的第一供电端连接,所述第二电容C2的另一端接地,所述第一运算放大器U1A的第一输入端作为所述输入电压射随子电路的输入端与所述保护子电路的另一端连接,所述第一运算放大器U1A的第二输入端与所述第一运算放大器U1A的输出端连接,所述第一运算放大器U1A的输出端作为所述输入电压射随子电路的输出端与所述叠加电压射随电路的第一输入端连接。
这里,第一电源VCC的电压可以为15V。
具体的,所述叠加电压射随电路包括第一滤波子电路、第二滤波子电路、叠加电压射随子电路。
其中,所述第一滤波子电路的一端作为所述叠加电压射随电路的第一输入端与所述输入电压射随电路的输出端连接,所述第一滤波子电路的另一端与所述叠加电压射随子电路的第一输入端连接,所述叠加电压射随子电路的第一输入端还作为所述叠加电压射随电路的第二输入端与所述稳压芯片的输出端连接,所述第二滤波子电路的一端与所述叠加电压射随子电路的输出端连接,所述第二滤波子电路的另一端与所述叠加电压射随子电路的第二输入端连接,所述叠加电压射随子电路的输出端还作为所述叠加电压射随电路的输出端与所述稳压芯片的反馈端连接。
示例性的,请参阅图3,所述第一滤波子电路包括第三电阻R3和第三电容C3。
其中,所述第三电阻R3的一端作为所述第一滤波子电路的一端与所述输入电压射随电路的输出端连接,所述第三电阻R3的另一端作为所述第一滤波子电路的另一端与所述叠加电压射随子电路的第一输入端连接,所述第三电容C3的一端与所述第三电阻R3的一端连接,所述第三电容C3的另一端与所述第三电阻R3的另一端连接。
示例性的,所述第二滤波子电路包括第四电阻R4、第五电阻R5和第四电容C4。
其中,所述第四电阻R4的一端作为所述第二滤波子电路的一端与所述叠加电压射随子电路的输出端连接,所述第四电阻R4的另一端作为所述第二滤波子电路的另一端与所述叠加电压射随子电路的第三输入端连接,所述第五电阻R5的一端与所述第四电阻R4的另一端连接,所述第五电阻R5的另一端接地,所述第四电容C4的一端与所述第四电阻R4的一端连接,所述第四电容C4的另一端与所述第四电阻R4的另一端连接。
示例性的,所述叠加电压射随子电路包括第二运算放大器U1B和第六电阻R6。
其中,所述六电阻的一端作为所述叠加电压射随电路的第二输入端与所述稳压芯片的输出端连接,所述第六电阻R6的另一端与所述第二运算放大器U1B的第一输入端连接,所述第二运算放大器U1B的输出端作为所述叠加电压射随子电路的输出端与所述稳压芯片的反馈端连接,所述第二运算放大器U1B的第二输入端作为所述叠加电压射随子电路的第三输入端与所述第二滤波子电路的另一端连接,在所述第六电阻R6的另一端与所述第二运算放大器U1B的第一输入端之间形成有第一连接点,所述第一连接点作为所述叠加电压射随子电路的第二输入端与所述第二滤波子电路的另一端连接。
需要说明的是,第一电阻可以为阻值为5.1千欧姆的电阻,第二电阻可以为阻值为10千欧姆的电阻,第三电阻、第四电阻、第五电阻和第六电阻可以为阻值为20千欧姆的电阻。稳压芯片可以为型号为LM2575的稳压芯片。
可选的,请参阅图3,所述电压调节电路还包括第七电阻R7和发光二极管DLM。
其中,所述第七电阻R7的一端与所述稳压芯片的输出端连接,所述第七电阻R7的另一端与所述发光二极管DLM的阳极连接,所述发光二极管DLM的阴极接地。
本申请实施例提供的一种电压调节电路,能够通过电压输入电路将调节电压与输出电压叠加输入至稳压芯片的反馈端,解决了现有技术中存在的稳压芯片在固定阻值设计后,输出电压即为固定值,无法在线调节的问题,达到快速调节稳压芯片的输出电压的效果。
最后应说明的是:以上所述实施例,仅为本申请的具体实施方式,用以说明本申请的技术方案,而非对其限制,本申请的保护范围并不局限于此,尽管参照前述实施例对本申请进行了详细的说明,本领域的普通技术人员应当理解:任何熟悉本技术领域的技术人员在本申请揭露的技术范围内,其依然可以对前述实施例所记载的技术方案进行修改或可轻易想到变化,或者对其中部分技术特征进行等同替换;而这些修改、变化或者替换,并不使相应技术方案的本质脱离本申请实施例技术方案的精神和范围,都应涵盖在本申请的保护范围之内。因此,本申请的保护范围应以权利要求的保护范围为准。

Claims (10)

1.一种电压调节电路,其特征在于,所述电压调节电路包括:电压输入电路和稳压芯片,
其中,所述电压输入电路的第一输入端与外部输入的调节电压连接,所述电压输入电路的第二输入端与稳压芯片的输出端连接,所述电压输入电路的输出端与所述稳压芯片的反馈端连接,以使所述稳压芯片基于所述反馈端接收的电压值调节输出电压。
2.根据权利要求1所述的电压调节电路,其特征在于,所述电压输入电路包括输入电压射随电路和叠加电压射随电路,
其中,所述输入电压射随电路的输入端作为所述电压输入电路的第一输入端与外部输入的调节电压连接,所述输入电压射随电路的输出端与所述叠加电压射随电路的第一输入端连接,所述叠加电压射随电路的第二输入端作为所述电压输入电路的第二输入端与所述稳压芯片的输出端连接,所述叠加电压射随电路的输出端作为所述电压输入电路的输出端与所述稳压芯片的反馈端连接。
3.根据权利要求2所述的电压调节电路,其特征在于,所述输入电压射随电路包括保护子电路、输入电压射随子电路,
其中,所述保护子电路的一端作为所述输入电压射随电路的输入端与外部输入的调节电压连接,所述保护子电路的另一端与输入电压射随子电路的一端连接,所述输入电压射随子电路的另一端作为所述输入电压射随电路的输出端与所述叠加电压射随电路的第一输入端连接。
4.根据权利要求3所述的电压调节电路,其特征在于,所述保护子电路包括第一电阻、第二电阻和第一电容,
其中,所述第一电阻的一端作为所述保护子电路的一端与外部输入的调节电压连接,所述第一电阻的另一端与所述输入电压射随子电路的一端端连接,所述第二电阻的一端与所述第一电阻的另一端连接,所述第二电阻的另一端接地,所述第一电容的一端与所述第二电阻的一端连接,所述第一电容的另一端与所述第二电阻的另一端连接。
5.根据权利要求3所述的电压调节电路,其特征在于,输入电压射随子电路包括第二电容、二极管和第一运算放大器,
其中,所述二极管的阳极与第一电源连接,所述二极管的阴极与所述第一运算放大器的第一供电端连接,所述第一运算放大器的第二供电端接地,所述第二电容的一端与所述第一运算放大器的第一供电端连接,所述第二电容的另一端接地,所述第一运算放大器的第一输入端作为所述输入电压射随子电路的输入端与所述保护子电路的另一端连接,所述第一运算放大器的第二输入端与所述第一运算放大器的输出端连接,所述第一运算放大器的输出端作为所述输入电压射随子电路的输出端与所述叠加电压射随电路的第一输入端连接。
6.根据权利要求2所述的电压调节电路,其特征在于,所述叠加电压射随电路包括第一滤波子电路、第二滤波子电路、叠加电压射随子电路,
其中,所述第一滤波子电路的一端作为所述叠加电压射随电路的第一输入端与所述输入电压射随电路的输出端连接,所述第一滤波子电路的另一端与所述叠加电压射随子电路的第一输入端连接,所述叠加电压射随子电路的第一输入端还作为所述叠加电压射随电路的第二输入端与所述稳压芯片的输出端连接,所述第二滤波子电路的一端与所述叠加电压射随子电路的输出端连接,所述第二滤波子电路的另一端与所述叠加电压射随子电路的第二输入端连接,所述叠加电压射随子电路的输出端还作为所述叠加电压射随电路的输出端与所述稳压芯片的反馈端连接。
7.根据权利要求6所述的电压调节电路,其特征在于,所述第一滤波子电路包括第三电阻和第三电容,
其中,所述第三电阻的一端作为所述第一滤波子电路的一端与所述输入电压射随电路的输出端连接,所述第三电阻的另一端作为所述第一滤波子电路的另一端与所述叠加电压射随子电路的第一输入端连接,所述第三电容的一端与所述第三电阻的一端连接,所述第三电容的另一端与所述第三电阻的另一端连接。
8.根据权利要求6所述的电压调节电路,其特征在于,所述第二滤波子电路包括第四电阻、第五电阻和第四电容,
其中,所述第四电阻的一端作为所述第二滤波子电路的一端与所述叠加电压射随子电路的输出端连接,所述第四电阻的另一端作为所述第二滤波子电路的另一端与所述叠加电压射随子电路的第三输入端连接,所述第五电阻的一端与所述第四电阻的另一端连接,所述第五电阻的另一端接地,所述第四电容的一端与所述第四电阻的一端连接,所述第四电容的另一端与所述第四电阻的另一端连接。
9.根据权利要求8所述的电压调节电路,其特征在于,所述叠加电压射随子电路包括第二运算放大器和第六电阻,
其中,所述六电阻的一端作为所述叠加电压射随电路的第二输入端与所述稳压芯片的输出端连接,所述第六电阻的另一端与所述第二运算放大器的第一输入端连接,所述第二运算放大器的输出端作为所述叠加电压射随子电路的输出端与所述稳压芯片的反馈端连接,所述第二运算放大器的第二输入端作为所述叠加电压射随子电路的第三输入端与所述第二滤波子电路的另一端连接,在所述第六电阻的另一端与所述第二运算放大器的第一输入端之间形成有第一连接点,所述第一连接点作为所述叠加电压射随子电路的第二输入端与所述第二滤波子电路的另一端连接。
10.根据权利要求1所述的电压调节电路,其特征在于,所述电压调节电路还包括第七电阻和发光二极管,
其中,所述第七电阻的一端与所述稳压芯片的输出端连接,所述第七电阻的另一端与所述发光二极管的阳极连接,所述发光二极管的阴极接地。
CN202223273670.XU 2022-12-07 2022-12-07 一种电压调节电路 Active CN218825337U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202223273670.XU CN218825337U (zh) 2022-12-07 2022-12-07 一种电压调节电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202223273670.XU CN218825337U (zh) 2022-12-07 2022-12-07 一种电压调节电路

Publications (1)

Publication Number Publication Date
CN218825337U true CN218825337U (zh) 2023-04-07

Family

ID=87046086

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202223273670.XU Active CN218825337U (zh) 2022-12-07 2022-12-07 一种电压调节电路

Country Status (1)

Country Link
CN (1) CN218825337U (zh)

Similar Documents

Publication Publication Date Title
JP5581868B2 (ja) 半導体回路及びそれを用いた定電圧回路
US7764111B2 (en) CPU core voltage supply circuit
CN107528298B (zh) 电子负载的保护电路及电子负载
US6204653B1 (en) Reference voltage generator with monitoring and start up means
KR20080045268A (ko) Ldo 전압 레귤레이터
JP2017134743A (ja) レギュレータ回路
CN218825337U (zh) 一种电压调节电路
CN112214059B (zh) 一种电压调整电路及其方法
US8305133B2 (en) Implementing a piecewise-polynomial-continuous function in a translinear circuit
EP2639668A2 (en) Voltage stabilizing circuit and electronic device
CN203084588U (zh) 稳压器
CN217282708U (zh) 自调节恒压源供电电路
US6301131B1 (en) DC power supply circuit
JP3848265B2 (ja) 電子装置
CN117930930B (zh) Ldo应用电路
EP2075668A2 (en) CPU core voltage supply circuit
CN210742772U (zh) 一种稳定电流产生电路
JP2019144922A (ja) レギュレータ回路
CN112486239B (zh) 一种低压差线性稳压器电路
US6373320B1 (en) Circuit configuration for operating point stabilization of a transistor
JP2007156641A (ja) 電源回路
JP2006127093A (ja) 定電圧レギュレータ回路
RU2282233C1 (ru) Импульсный стабилизатор
JP5432731B2 (ja) レギュレータ回路
US20220317717A1 (en) Circuit comprising an adjustable zener voltage

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant