CN217956942U - 一种低功耗记忆启动电路 - Google Patents

一种低功耗记忆启动电路 Download PDF

Info

Publication number
CN217956942U
CN217956942U CN202221697465.3U CN202221697465U CN217956942U CN 217956942 U CN217956942 U CN 217956942U CN 202221697465 U CN202221697465 U CN 202221697465U CN 217956942 U CN217956942 U CN 217956942U
Authority
CN
China
Prior art keywords
low
pnp triode
port
capacitor
triode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202221697465.3U
Other languages
English (en)
Inventor
陈志杰
宋志超
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Zhenbang Technology Co ltd
Original Assignee
Shenzhen Zhenbang Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Zhenbang Technology Co ltd filed Critical Shenzhen Zhenbang Technology Co ltd
Priority to CN202221697465.3U priority Critical patent/CN217956942U/zh
Application granted granted Critical
Publication of CN217956942U publication Critical patent/CN217956942U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Abstract

本实用新型公开了一种低功耗记忆启动电路,包括低压差线性稳压器、第一PNP三极管、NPN三极管、延迟电容C1、第二PNP三极管、电阻R1和电阻R2,低压差线性稳压器的输出端口连接控制器的供电端口;第一PNP三极管的发射极连接上电端口,第一PNP三极管的集电极连接低压差线性稳压器的输入端口;NPN三极管的集电极连接第一PNP三极管的控制端,NPN三极管的发射极接地,NPN三极管的控制端连接控制器的模式控制端口;延迟电容C1,第一PNP三极管的控制端通过延迟电容C1接地。通过在上电时通过低功耗的低压差线性稳压器对控制器持续供电,控制器对断电前的工作状态进行检索回复,成本较低,且由于控制器可完全关断,故耗电量较低。

Description

一种低功耗记忆启动电路
技术领域
本实用新型涉及记忆启动电路技术领域,尤其涉及一种低功耗记忆启动电路。
背景技术
由于新能源和移动储能的快速发展,大量的电器设备都有设计低功耗模式来降低能源的消耗,提高产品的续航能力。
然而现有的进入低功耗模式方式各有缺点,一种为机械断电,这种不利于自动化低功耗控制,重新上电后不能直接根据掉电前的工作状态工作,只能重新利用机械开关进行工作;另一种为MCU控制进入低功耗模式,这种虽然能记忆掉电前的工作状态,但由于需要大量的低功耗控制电路和低功耗LDO,成本较高,且控制复杂,软件工作量大,MCU需要一直处于通电状态,功耗偏高,一般处于10ua以上。
实用新型内容
本实用新型的目的是提供一种低功耗记忆启动电路,旨在解决现有技术中,成本较高且功耗较高的问题。
本实用新型实施例提供了一种低功耗记忆启动电路,用于连接控制器,包括:
低压差线性稳压器,所述低压差线性稳压器的输出端口连接所述控制器的供电端口,为所述控制器提供稳定的供电电压;
第一PNP三极管,所述第一PNP三极管的发射极连接上电端口,所述第一PNP三极管的集电极连接低压差线性稳压器的输入端口;
NPN三极管,NPN三极管的集电极连接所述第一PNP三极管的控制端,所述NPN三极管的发射极接地,所述NPN三极管的控制端连接所述控制器的模式控制端口;
延迟电容C1,所述第一PNP三极管的控制端通过所述延迟电容C1接地;
第二PNP三极管,所述PNP三极管的发射极连接所述第一PNP三极管的控制端,所述PNP三极管的集电极接地,所述第二PNP三极管的控制端连接上电端口;
电阻R1和电阻R2,所述电阻R1设置于所述第一PNP三极管的控制端和其发射极之间,所述电阻R2一端连接所述第一PNP三极管的控制端,所述电阻R2另一端连接所述延迟电容C1。
可选的,所述上电端口与所述第一PNP三极管的发射极之间设置有第一滤波模块。
可选的,所述第一滤波模块包括第一电容和第二电容,且所述第一电容和第二电容并联后分别连接上电端口和接地。
可选的,所述低压差线性稳压器的输入端口设置有第二滤波模块。
可选的,所述低压差线性稳压器的输出端口设置上有第三滤波模块。
可选的,所述第二滤波模块包括第三电容,所述第三电容分别连接所述低压差线性稳压器的输入端口和接地。
可选的,所述第三滤波模块包括第四电容和第五电容,所述第四电容和第五电容并联后分别连接所述低压差线性稳压器的输出端口和接地。
可选的,二极管和电阻R3,所述二极管的阳极通过所述电阻R3连接所述第二PNP三极管的发射极,所述二极管的阴极连接所述延迟电容C1和所述第一PNP三极管的控制端。
可选的,所述控制器的模式控制端口和所述NPN三极管的控制端之间设置电阻R4。
可选的,电阻R5和电阻R6,所述电阻R5设置于所述第二PNP三极管的控制端和集电极之间,所述电阻R6设置于所述NPN三极管的控制端和其发射极之间。
本实用新型通过在上电时通过低功耗的低压差线性稳压器对控制器持续供电,控制器对断电前的工作状态进行检索回复,成本较低,且由于控制器可完全关断,故耗电量较低。
附图说明
为了更清楚地说明本实用新型实施例技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本实用新型的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本实用新型实施例提供的低功耗记忆启动电路的电路图。
说明:
T1、第一PNP三极管;T2、NPN三极管:T3、第二PNP三极管;U1、低压差线性稳压器。
具体实施方式
下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
应当理解,当在本说明书和所附权利要求书中使用时,术语“包括”和“包含”指示所描述特征、整体、步骤、操作、元素和/或组件的存在,但并不排除一个或多个其它特征、整体、步骤、操作、元素、组件和/或其集合的存在或添加。
还应当理解,在此本实用新型说明书中所使用的术语仅仅是出于描述特定实施例的目的而并不意在限制本实用新型。如在本实用新型说明书和所附权利要求书中所使用的那样,除非上下文清楚地指明其它情况,否则单数形式的“一”、“一个”及“该”意在包括复数形式。
还应当进一步理解,在本实用新型说明书和所附权利要求书中使用的术语“和/或”是指相关联列出的项中的一个或多个的任何组合以及所有可能组合,并且包括这些组合。
请参阅图1,一种低功耗记忆启动电路,用于连接控制器,包括:
低压差线性稳压器,所述低压差线性稳压器的输出端口连接所述控制器的供电端口,为所述控制器提供稳定的供电电压;
第一PNP三极管,所述第一PNP三极管的发射极连接上电端口,所述第一PNP三极管的集电极连接低压差线性稳压器的输入端口;
NPN三极管,NPN三极管的集电极连接所述第一PNP三极管的控制端,所述NPN三极管的发射极接地,所述NPN三极管的控制端连接所述控制器的模式控制端口;
延迟电容C1,所述第一PNP三极管的控制端通过所述延迟电容C1接地;
第二PNP三极管,所述PNP三极管的发射极连接所述第一PNP三极管的控制端,所述PNP三极管的集电极接地,所述第二PNP三极管的控制端连接上电端口;
电阻R1和电阻R2,所述电阻R1设置于所述第一PNP三极管的控制端和其发射极之间,所述电阻R2一端连接所述第一PNP三极管的控制端,所述电阻R2另一端连接所述延迟电容C1,在上电端口上电后,将会通过电阻R1和电阻R2对延迟电容C1进行充电,具体的充电时间为t=(R1+R2)*C1。
在本实施例中,第一PNP三极管在上电端口上电后导通,并使得低压差线性稳压器的输出端口为控制器的供电端口持续提供供电电压,与此同时,控制器由于是断电状态,故其模式控制端口为低电平,NPN三极管处于截止状态,且第二PNP三极管亦处于截止状态,故连接第一PNP三极管的控制端的延迟电容C1会持续充电;
在延迟电容C1充电期间,第一PNP三极管一直处于导通状态,并在第一PNP三极管的控制端电压等于第一PNP三极管的发射极电压时,延迟电容C1停止充电,第一PNP三极管截止,低压差线性稳压器停止工作并使得控制器断电,可以将第一PNP三极管的这段导通时间看成是给予控制器识别内部EEPROM记忆工作状态的时间,在这段时间中,如果控制器识别到断电前的工作状态为正常工作模式,将会赋予模式控制端口高电平,使得NPN三极管导通,进而使得第一PNP三极管持续导通(延迟电容C1不会再充电),控制器能得到持续的供电电压,进入正常工作状态;如果控制器识别到断电前为低功耗模式,将会赋予模式控制端口低电平,使得NPN三极管仍处于截止状态,在经过一定时间后,第一PNP三极管截止,低压差线性稳压器停止工作并使得控制器断电,此时如果想从低功耗模式进入正常工作模式,可以通过外部按钮对控制器进行控制,切换工作模式。
具体的,也可以在控制器上电后直接赋予模式控制端口高电平,使得第一PNP三极管锁住导通状态,为控制器持续提供5V电源,然后再去识别内部EEPROM记忆工作状态,防止时间到了控制器断电而使产品异常。
为了方便下次供电准备,避免下次上电后没法使得第一PNP三极管导通,会在断开上电端口的电源后,对延迟电容C1进行放电;
具体的,断开上电端口的电源后,第二PNP三极管会导通,并使得延迟电容C1通过二极管和第二PNP三极管进行放电。
本记忆启动电路使用的是低功耗的低压差线性稳压器,且控制器无需启动低功耗控制,通过直接断电进入,使得功耗更小,实用的电路电子器件均为普通电子器件,成本更低。
具体的,为了使得开启时更加稳定,电阻R1和电阻R2和延迟电容的值需要满足以下条件:
R1/R2>0.0778;
R1+R2>470KΩ;
t=(R1+R2)*C1>=100ms。
其中,低压差线性稳压器为5V的LDO。
在一实施例中,所述上电端口与所述第一PNP三极管的发射极之间设置有第一滤波模块。
在本实施例中,通过设置第一滤波模块对输入电路进行滤波。
在一实施例中,所述第一滤波模块包括第一电容C2和第二电容C3,且所述第一电容C2和第二电容C3并联后分别连接上电端口和接地。
在一实施例中,所述低压差线性稳压器的输入端口设置有第二滤波模块。
在本实施例中,通过设置第二滤波模块对低压差线性稳压器的输入电路进行滤波。
在一实施例中,所述低压差线性稳压器的输出端口设置上有第三滤波模块。
在本实施例中,通过设置第三滤波模块对低压差线性稳压器的输出电路进行滤波。
在一实施例中,所述第二滤波模块包括第三电容C4,所述第三电容C4分别连接所述低压差线性稳压器的输入端口和接地。
在一实施例中,所述第三滤波模块包括第四电容C5和第五电容C6,所述第四电容和第五电容并联后分别连接所述低压差线性稳压器的输出端口和接地。
在一实施例中,二极管D1和电阻R3,所述二极管的阳极通过所述电阻R3连接所述第二PNP三极管的发射极,所述二极管的阴极连接所述延迟电容C1和所述第一PNP三极管的控制端。
在本实施例中,二极管可避免电流回流,电阻R3可避免放电时电流过大。
在一实施例中,所述控制器的模式控制端口和所述NPN三极管的控制端之间设置电阻R4。
在本实施例中,电阻R4可使得NPN三极管的导通电流没有那么大。
在一实施例中,电阻R5和电阻R6,所述电阻R5设置于所述第二PNP三极管的控制端和集电极之间,所述电阻R6设置于所述NPN三极管的控制端和其发射极之间。
在本实施例中,通过设置电阻R5和电阻R6,可以对未上电情况下的静电进行排除。
在一实施例中,电阻R7,所述电阻R7设置于所述上电端口和所述第二PNP三极管的控制端之间。
在本实施例中,通过设置电阻R7,有利于放电,并对低功耗模式下的电流进行限制。
具体的,在低功耗模式下,电流只从电阻R7和电阻R5流至接地端。
在一优选的实施例中,电阻R5为4.7M,电阻R7为470K。
在本实施例中,低功耗模式下的最大电流Imax=上电端口电压/(R7+R5)=32V/(470K+4.7M)=6.18ua。
以上所述,仅为本实用新型的具体实施方式,但本实用新型的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本实用新型揭露的技术范围内,可轻易想到各种等效的修改或替换,这些修改或替换都应涵盖在本实用新型的保护范围之内。因此,本实用新型的保护范围应以权利要求的保护范围为准。

Claims (10)

1.一种低功耗记忆启动电路,用于连接控制器,其特征在于,包括:
低压差线性稳压器,所述低压差线性稳压器的输出端口连接所述控制器的供电端口,为所述控制器提供稳定的供电电压;
第一PNP三极管,所述第一PNP三极管的发射极连接上电端口,所述第一PNP三极管的集电极连接低压差线性稳压器的输入端口;
NPN三极管,NPN三极管的集电极连接所述第一PNP三极管的控制端,所述NPN三极管的发射极接地,所述NPN三极管的控制端连接所述控制器的模式控制端口;
延迟电容C1,所述第一PNP三极管的控制端通过所述延迟电容C1接地;
第二PNP三极管,所述PNP三极管的发射极连接所述第一PNP三极管的控制端,所述PNP三极管的集电极接地,所述第二PNP三极管的控制端连接上电端口;
电阻R1和电阻R2,所述电阻R1设置于所述第一PNP三极管的控制端和其发射极之间,所述电阻R2一端连接所述第一PNP三极管的控制端,所述电阻R2另一端连接所述延迟电容C1。
2.根据权利要求1所述的低功耗记忆启动电路,其特征在于:
所述上电端口与所述第一PNP三极管的发射极之间设置有第一滤波模块。
3.根据权利要求2所述的低功耗记忆启动电路,其特征在于:
所述第一滤波模块包括第一电容和第二电容,且所述第一电容和第二电容并联后分别连接上电端口和接地。
4.根据权利要求3所述的低功耗记忆启动电路,其特征在于:
所述低压差线性稳压器的输入端口设置有第二滤波模块。
5.根据权利要求1所述的低功耗记忆启动电路,其特征在于:
所述低压差线性稳压器的输出端口设置上有第三滤波模块。
6.根据权利要求4所述的低功耗记忆启动电路,其特征在于:
所述第二滤波模块包括第三电容,所述第三电容分别连接所述低压差线性稳压器的输入端口和接地。
7.根据权利要求5所述的低功耗记忆启动电路,其特征在于:
所述第三滤波模块包括第四电容和第五电容,所述第四电容和第五电容并联后分别连接所述低压差线性稳压器的输出端口和接地。
8.根据权利要求1所述的低功耗记忆启动电路,其特征在于,还包括:
二极管和电阻R3,所述二极管的阳极通过所述电阻R3连接所述第二PNP三极管的发射极,所述二极管的阴极连接所述延迟电容C1和所述第一PNP三极管的控制端。
9.根据权利要求1所述的低功耗记忆启动电路,其特征在于:
所述控制器的模式控制端口和所述NPN三极管的控制端之间设置电阻R4。
10.根据权利要求1所述的低功耗记忆启动电路,其特征在于,还包括:
电阻R5和电阻R6,所述电阻R5设置于所述第二PNP三极管的控制端和集电极之间,所述电阻R6设置于所述NPN三极管的控制端和其发射极之间。
CN202221697465.3U 2022-07-01 2022-07-01 一种低功耗记忆启动电路 Active CN217956942U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202221697465.3U CN217956942U (zh) 2022-07-01 2022-07-01 一种低功耗记忆启动电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202221697465.3U CN217956942U (zh) 2022-07-01 2022-07-01 一种低功耗记忆启动电路

Publications (1)

Publication Number Publication Date
CN217956942U true CN217956942U (zh) 2022-12-02

Family

ID=84217531

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202221697465.3U Active CN217956942U (zh) 2022-07-01 2022-07-01 一种低功耗记忆启动电路

Country Status (1)

Country Link
CN (1) CN217956942U (zh)

Similar Documents

Publication Publication Date Title
TWI539720B (zh) 具有低功耗狀態自動喚醒功能的動力電池組管理系統
US11342764B2 (en) Low voltage charging control and protection circuit for electronic cigarette and method of charging the electronic cigarette using the circuit
US20120153747A1 (en) Usb charger, its switch control system and method, and a usb interface charger for a laptop
CN113708467B (zh) 一种上电电路、电池备份单元及存储服务器系统
CN108683248B (zh) 供电电源切换电路及切换方法、供电设备
CN110994774A (zh) 电源切换电路
CN110350653A (zh) 一种用于机载光电稳定平台的稳定直流供电转换控制电路
CN101957646B (zh) 一种准零功耗待机的电脑电源
CN217956942U (zh) 一种低功耗记忆启动电路
CN105207279A (zh) 充放电电路和移动终端
CN111711436A (zh) 一种断电和复位电路及智能中控
CN214176987U (zh) 一种多电源系统及多电源切换电路
CN111030269B (zh) 一种储能式错峰用电基站电源系统
CN210517841U (zh) 电池充放电系统
CN209805473U (zh) 一种供电的控制电路及充电器
CN110967999A (zh) 功耗控制装置及通信系统
CN112491115A (zh) 备用充电电池电源管理电路
CN218040820U (zh) 供电电路、电池管理系统、电池包和电子装置
CN220553838U (zh) 一种基于bms的电池包省电电路
CN216872869U (zh) 一种备用电池的充放电控制电路以及车载单元
CN218976361U (zh) 一种超级电容充放电控制电路
CN214337577U (zh) 一种移动终端的供电电路以及移动终端
WO2023184067A1 (zh) 供电电路、电池管理系统、电池包和电子装置
CN213817346U (zh) 不间断电源电池放电管理电路
CN109754588B (zh) 一种无线数据采集装置

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant