CN217880287U - 测试背板 - Google Patents

测试背板 Download PDF

Info

Publication number
CN217880287U
CN217880287U CN202221714683.3U CN202221714683U CN217880287U CN 217880287 U CN217880287 U CN 217880287U CN 202221714683 U CN202221714683 U CN 202221714683U CN 217880287 U CN217880287 U CN 217880287U
Authority
CN
China
Prior art keywords
interfaces
pcie
test
main control
control board
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202221714683.3U
Other languages
English (en)
Inventor
严朋
毛千飞
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hefei Zhuoyi Hengtong Information Security Co Ltd
Original Assignee
Hefei Zhuoyi Hengtong Information Security Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hefei Zhuoyi Hengtong Information Security Co Ltd filed Critical Hefei Zhuoyi Hengtong Information Security Co Ltd
Priority to CN202221714683.3U priority Critical patent/CN217880287U/zh
Application granted granted Critical
Publication of CN217880287U publication Critical patent/CN217880287U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Test And Diagnosis Of Digital Computers (AREA)

Abstract

本实用新型提供一种测试背板。所述测试背板包括数个RJ45接口、数个PCIE X1接口、数个PCIE X4接口、数个显示接口、数个USB接口、数个UART接口、数个状态指示灯及数个ZD连接器,所述数个ZD连接器分别与数个RJ45接口、数个PCIE X1接口、数个PCIE X4接口、数个显示接口、数个USB接口、数个UART接口及数个状态指示灯电性连接以提供相应的测试通道;所述数个ZD连接器分别用于与主控板电性连接,从而通过该测试背板对主控板进行功能测试。通过本实用新型的测试背板即可对主控板的相关功能进行方便快捷的测试,无需事先组装好整套ATCA设备再进行测试,成本更低,操作简单。

Description

测试背板
技术领域
本实用新型涉及主控板测试领域,尤其涉及一种测试背板。
背景技术
ATCA(Advanced Telecom Computing Architecture,标准即先进的电信计算架构),它脱胎于在电信、航天、工业控制、医疗器械、智能交通、军事装备等领域应用广泛的新一代主流工业计算技术——Compact PCI标准,是为下一代融合通信及数据网络应用提供的一个高性价比的,基于模块化结构的、兼容的、并可扩展的硬件构架。
作为新一代开放式工业标准,ATCA自2002年推出后,就受到了业界瞩目。在产业链诸多企业的大力推进下,目前已经逐渐被业界接受。许多主要的电信设备制造商都已经采用ATCA设计新产品。现在,ATCA已从小范围的应用走向大家都普遍认可,并将会得到大规模的应用。
ATCA由一系列规范组成,包括定义了结构、电源、散热、互联与系统管理的核心规范PICMG3.0以及定义了点对点互联协议的5个辅助规范:3.1以太和光纤传输、3.2InfiniBand传输、3.3星形传输、3.4PCI-Express传输及3.5RapidIO传输。因而用于ATCA设备的核心控制板即主控板的功能复杂多样,在主控板使用之前需要对其进行测试,现有技术中整套设备测试需要主控板搭配11种功能板进行,测试过程过于复杂。因此有必要提供一种能够简便快捷地进行测试的背板,使得主控板搭载该背板即可对主控板的功能进行测试。
实用新型内容
本实用新型的目的在于提供一种测试背板,能够方便快捷地测试ATCA设备主控板的相关功能,操作简单,成本更低。
为了实现上述目的,本实用新型提供了一种测试背板,包括数个RJ45接口、数个PCIE X1接口、数个PCIE X4接口、数个显示接口、数个USB接口、数个UART接口、数个状态指示灯及数个ZD连接器,所述数个ZD连接器分别与数个RJ45接口、数个PCIE X1接口、数个PCIE X4接口、数个显示接口、数个USB接口、数个UART接口及数个状态指示灯电性连接以提供相应的测试通道;
所述数个ZD连接器分别用于与主控板电性连接,从而通过该测试背板对主控板进行功能测试;
所述RJ45接口用于测试有线网络功能;所述PCIE X1接口及PCIE X4接口用于外接PCIE设备,从而测试主控板的PCIE功能;所述显示接口用于外接显示器,从而测试主控板的显示功能;所述USB接口用于外接USB设备,从而测试主控板的USB功能;所述UART接口用于外接串口设备,从而测试主控板的UART接口功能;所述状态指示灯用于指示测试过程中的状态。
所述主控板为ATCA设备主控板,所述测试背板为PCB板。
所述PCIE设备包括PCIE网卡或PCIE显卡。
所述显示接口包括VGA接口。
所述USB设备包括U盘、鼠标或键盘。
所述串口设备包括串口打印机。
所述RJ45接口的数量为七个,所述PCIE X1接口的数量为两个,所述PCIE X4接口的数量为一个,所述显示接口的数量为一个,所述USB接口为两个,所述UART接口的数量为九个,所述状态指示灯的数量为十五个,所述ZD连接器的数量为五个。
五个ZD连接器分别记为第一ZD连接器、第二ZD连接器、第三ZD连接器、第四ZD连接器及第五ZD连接器,所述第一ZD连接器与一个PCIE X4接口电性连接,所述第二ZD连接器与四个UART接口、一个显示接口及两个USB接口电性连接,所述第三ZD连接器与一个PCIE X1接口、五个RJ45接口及三个UART接口电性连接,所述第四ZD连接器与一个PCIE X1接口、两个RJ45接口及两个UART接口电性连接,所述第五ZD连接器与十五个状态指示灯电性连接;
所述主控板通过第一ZD连接器提供一路PCIE X4接口信号;所述主控板通过第二ZD连接器提供四路UART信号、一路显示信号及两路USB信号;所述主控板通过第三ZD连接器提供一路PCIE X1信号、五路网络信号及三路UART信号;所述主控板通过第四ZD连接器提供一路PCIE X1信号、两路网络信号及两路UART信号;所述主控板通过第五ZD连接器提供十五路指示灯信号。
所述ZD连接器为连接器母头,所述主控板上设有与连接器母头相适配的连接器公头,通过连接器母头与连接器公头的配合将主控板插接到测试背板上,从而实现测试背板与主控板的电性连接。
所述测试背板上设有数个固定销,用于在主控板插接到测试背板上之后起固定作用。
本实用新型的有益效果:本实用新型提供一种测试背板,包括数个RJ45接口、数个PCIE X1接口、数个PCIE X4接口、数个显示接口、数个USB接口、数个UART接口、数个状态指示灯及数个ZD连接器,所述数个ZD连接器分别与数个RJ45接口、数个PCIE X1接口、数个PCIE X4接口、数个显示接口、数个USB接口、数个UART接口及数个状态指示灯电性连接以提供相应的测试通道;所述数个ZD连接器分别用于与主控板电性连接,从而通过该测试背板对主控板进行功能测试。通过本实用新型的测试背板即可对主控板的相关功能进行方便快捷的测试,无需事先组装好整套ATCA设备再进行测试,成本更低,操作简单。
附图说明
为了能更进一步了解本实用新型的特征以及技术内容,请参阅以下有关本实用新型的详细说明与附图,然而附图仅提供参考与说明用,并非用来对本实用新型加以限制。
附图中,
图1为本实用新型的测试背板的立体示意图;
图2为本实用新型的测试背板的另一角度的立体示意图;
图3为本实用新型的测试背板的一优选实施例的电路框图。
具体实施方式
为更进一步阐述本实用新型所采取的技术手段及其效果,以下结合本实用新型的优选实施例及其附图进行详细描述。
请参阅图1及图2,本实用新型提供一种测试背板,包括数个RJ45接口1、数个PCIE(peripheral component interconnect express,高速串行计算机扩展总线标准)X1接口2、数个PCIE X4接口3、数个显示接口4、数个USB接口5、数个UART(Universal AsynchronousReceiver/Transmitter,通用异步收发器)接口6、数个状态指示灯7及数个ZD连接器(高速板对板连接器)8,所述数个ZD连接器(8)分别与数个RJ45接口1、数个PCIE X1接口2、数个PCIE X4接口3、数个显示接口4、数个USB接口5、数个UART接口6及数个状态指示灯7电性连接以提供相应的测试通道。
所述数个ZD连接器8分别用于与主控板电性连接,从而通过该测试背板对主控板进行功能测试。
所述RJ45接口1用于测试有线网络功能。所述PCIE X1接口2及PCIE X4接口3用于外接PCIE设备,比如PCIE网卡或PCIE显卡等,从而测试主控板的PCIE功能。所述显示接口4用于外接显示器,从而测试主控板的显示功能。所述USB接口5用于外接U盘、鼠标或键盘等USB设备,从而测试主控板的USB功能。所述UART接口6用于外接串口打印机等串口设备,从而测试主控板的UART接口功能。所述状态指示灯7用于指示测试过程中的状态。
具体地,所述主控板为ATCA设备主控板。所述测试背板为PCB(Printed CircuitBoard,印制电路板)板。
可选地,所述显示接口4包括VGA(Video Graphics Array,视频图形阵列)接口。
具体地,所述ZD连接器8为连接器母头,所述主控板上设有与连接器母头相适配的连接器公头,通过连接器母头与连接器公头的配合将主控板插接到测试背板上,从而实现测试背板与主控板的电性连接。
具体地,所述测试背板上设有数个固定销9,用于在主控板插接到测试背板上之后起固定作用。
为了全面测试主控板的功能,如图3所示,在本实用新型的一优选实施例中,所述RJ45接口1的数量为七个,所述PCIE X1接口2的数量为两个,所述PCIE X4接口3的数量为一个,所述显示接口4的数量为一个,所述USB接口5为两个,所述UART接口6的数量为九个,所述状态指示灯7的数量为十五个,所述ZD连接器8的数量为五个。
五个ZD连接器8分别记为第一ZD连接器81、第二ZD连接器82、第三ZD连接器83、第四ZD连接器84及第五ZD连接器85,所述第一ZD连接器81与一个PCIE X4接口3电性连接,所述第二ZD连接器82与四个UART接口6、一个显示接口4及两个USB接口5电性连接,所述第三ZD连接器83与一个PCIE X1接口2、五个RJ45接口1及三个UART接口6电性连接,所述第四ZD连接器84与一个PCIE X1接口2、两个RJ45接口1及两个UART接口6电性连接,所述第五ZD连接器85与十五个状态指示灯7电性连接。从而所述主控板通过第一ZD连接器81提供一路PCIE X4接口信号;所述主控板通过第二ZD连接器82提供四路UART信号、一路显示信号及两路USB信号;所述主控板通过第三ZD连接器83提供一路PCIE X1信号、五路网络信号及三路UART信号;所述主控板通过第四ZD连接器84提供一路PCIE X1信号、两路网络信号及两路UART信号;所述主控板通过第五ZD连接器85提供十五路指示灯信号。
需要说明的是,ATCA设备一般包括发射模块设备、接收模块设备、加密卡设备和主控板,所述主控板提供PCIE信号、UART信号、网络信号、USB信号及显示信号等给发射模块设备、接收模块设备及加密卡设备,为了保证主控板提供的上述信号是没有问题的,常规的方法是将发射模块设备、接收模块设备、加密卡设备这些设备与主控板组装起来构成整套完整的ATCA设备,再去测试各种功能。而本实用新型通过测试背板,将测试背板与主控板电性连接后,通过测试背板即可测试主控板所提供的上述信号是否是没有问题的。
本实施例中,十五个状态指示灯7的功能如下:
1、电源指示灯:测试板上电时亮,关电时灭。
2、主控板状态指示灯:正常工作时亮绿色,不工作或工作异常亮红色。
3、主控板的CPU销毁指令指示灯:当CPU发出销毁指令亮,颜色绿。
4、主控板的FPGA(Field Programmable Gate Array,现场可编程门阵列)模块销毁指令指示灯:当FPGA模块发出销毁指令亮,颜色绿。
5、发射模块设备销毁指令指示灯:当发射模块设备发出销毁指令亮,颜色绿。
6、接收模块设备销毁指令指示灯:当接收模块设备发出销毁指令亮,颜色绿。
7、加密卡设备销毁指令指示灯:当加密卡设备发出销毁指令亮,颜色绿。
8、加密卡设备工作状态指示灯:正常工作亮绿色,不工作或工作异常亮红色。
9、主控板的FPGA模块自测试状态灯(3个灯);自测试通过亮绿灯,其它状态下不亮;自测试中亮黄灯,其它状态下不亮;自测试失败亮红灯,其它状态下不亮。
其它的状态指示灯7为预留,以备后续所用。
综上所述,本实用新型提供的一种测试背板,包括数个RJ45接口、数个PCIE X1接口、数个PCIE X4接口、数个显示接口、数个USB接口、数个UART接口、数个状态指示灯及数个ZD连接器,所述数个ZD连接器分别与数个RJ45接口、数个PCIE X1接口、数个PCIE X4接口、数个显示接口、数个USB接口、数个UART接口及数个状态指示灯电性连接以提供相应的测试通道;所述数个ZD连接器分别用于与主控板电性连接,从而通过该测试背板对主控板进行功能测试。通过本实用新型的测试背板即可对主控板的相关功能进行方便快捷的测试,无需事先组装好整套ATCA设备再进行测试,成本更低,操作简单。
以上所述,对于本领域的普通技术人员来说,可以根据本实用新型的技术方案和技术构思作出其他各种相应的改变和变形,而所有这些改变和变形都应属于本实用新型后附的权利要求的保护范围。

Claims (10)

1.一种测试背板,其特征在于,包括数个RJ45接口(1)、数个PCIE X1接口(2)、数个PCIEX4接口(3)、数个显示接口(4)、数个USB接口(5)、数个UART接口(6)、数个状态指示灯(7)及数个ZD连接器(8),所述数个ZD连接器(8)分别与数个RJ45接口(1)、数个PCIE X1接口(2)、数个PCIE X4接口(3)、数个显示接口(4)、数个USB接口(5)、数个UART接口(6)及数个状态指示灯(7)电性连接以提供相应的测试通道;
所述数个ZD连接器(8)分别用于与主控板电性连接,从而通过该测试背板对主控板进行功能测试;
所述RJ45接口(1)用于测试有线网络功能;所述PCIE X1接口(2)及PCIE X4接口(3)用于外接PCIE设备,从而测试主控板的PCIE功能;所述显示接口(4)用于外接显示器,从而测试主控板的显示功能;所述USB接口(5)用于外接USB设备,从而测试主控板的USB功能;所述UART接口(6)用于外接串口设备,从而测试主控板的UART接口功能;所述状态指示灯(7)用于指示测试过程中的状态。
2.如权利要求1所述的测试背板,其特征在于,所述主控板为ATCA设备主控板,所述测试背板为PCB板。
3.如权利要求1所述的测试背板,其特征在于,所述PCIE设备包括PCIE网卡或PCIE显卡。
4.如权利要求1所述的测试背板,其特征在于,所述显示接口(4)包括VGA接口。
5.如权利要求1所述的测试背板,其特征在于,所述USB设备包括U盘、鼠标或键盘。
6.如权利要求1所述的测试背板,其特征在于,所述串口设备包括串口打印机。
7.如权利要求1所述的测试背板,其特征在于,所述RJ45接口(1)的数量为七个,所述PCIE X1接口(2)的数量为两个,所述PCIE X4接口(3)的数量为一个,所述显示接口(4)的数量为一个,所述USB接口(5)为两个,所述UART接口(6)的数量为九个,所述状态指示灯(7)的数量为十五个,所述ZD连接器(8)的数量为五个。
8.如权利要求7所述的测试背板,其特征在于,五个ZD连接器(8)分别记为第一ZD连接器(81)、第二ZD连接器(82)、第三ZD连接器(83)、第四ZD连接器(84)及第五ZD连接器(85),所述第一ZD连接器(81)与一个PCIE X4接口(3)电性连接,所述第二ZD连接器(82)与四个UART接口(6)、一个显示接口(4)及两个USB接口(5)电性连接,所述第三ZD连接器(83)与一个PCIE X1接口(2)、五个RJ45接口(1)及三个UART接口(6)电性连接,所述第四ZD连接器(84)与一个PCIE X1接口(2)、两个RJ45接口(1)及两个UART接口(6)电性连接,所述第五ZD连接器(85)与十五个状态指示灯(7)电性连接;
所述主控板通过第一ZD连接器(81)提供一路PCIE X4接口信号;所述主控板通过第二ZD连接器(82)提供四路UART信号、一路显示信号及两路USB信号;所述主控板通过第三ZD连接器(83)提供一路PCIE X1信号、五路网络信号及三路UART信号;所述主控板通过第四ZD连接器(84)提供一路PCIE X1信号、两路网络信号及两路UART信号;所述主控板通过第五ZD连接器(85)提供十五路指示灯信号。
9.如权利要求1所述的测试背板,其特征在于,所述ZD连接器(8)为连接器母头,所述主控板上设有与连接器母头相适配的连接器公头,通过连接器母头与连接器公头的配合将主控板插接到测试背板上,从而实现测试背板与主控板的电性连接。
10.如权利要求9所述的测试背板,其特征在于,所述测试背板上设有数个固定销(9),用于在主控板插接到测试背板上之后起固定作用。
CN202221714683.3U 2022-07-05 2022-07-05 测试背板 Active CN217880287U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202221714683.3U CN217880287U (zh) 2022-07-05 2022-07-05 测试背板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202221714683.3U CN217880287U (zh) 2022-07-05 2022-07-05 测试背板

Publications (1)

Publication Number Publication Date
CN217880287U true CN217880287U (zh) 2022-11-22

Family

ID=84099737

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202221714683.3U Active CN217880287U (zh) 2022-07-05 2022-07-05 测试背板

Country Status (1)

Country Link
CN (1) CN217880287U (zh)

Similar Documents

Publication Publication Date Title
CN109856522B (zh) 一种测试板和测试系统
EP1684446A2 (en) A method and apparatus for testing optical network equipment
US20040008034A1 (en) Testing device and method for testing backplanes and connectors on backplanes
CN111475431A (zh) 一种主板,背板,识别系统以及识别方法
CN112069766A (zh) 一种服务器内减少硬盘背板线缆的方法及装置
CN113223446A (zh) 显示模组控制器和显示系统
CN110784259A (zh) 一种基于pam4的一体化光模块误码测试仪
CN217880287U (zh) 测试背板
CN214704611U (zh) 一种用于高速总线测试验证的装置
US10891847B2 (en) Visible indication of a port as configured to management functionality
CN100407511C (zh) 一种防止单板误插的方法及其实现装置
CN102385566A (zh) 一种基于mtca平台的热插拔方法及mtca平台
CN212278334U (zh) 视频处理设备和显示系统
CN221078991U (zh) 一种光模块延长器及光模块延长器电路
CN216217293U (zh) 媒体服务器
CN112738836B (zh) 通信系统容量测试设备、机柜及系统
CN217766733U (zh) 一种数据处理单元离散板与总线板的测试工装
CN115392164A (zh) 一种四片fpga原型验证系统
CN217469969U (zh) 一种sdh模拟器的d75s模拟单板
CN210006039U (zh) 一种适用于量子计算领域的微波源模块设备
CN217469968U (zh) 一种sdh模拟器的etf8模拟单板
WO2023065194A1 (zh) 测试系统和测试装置
CN221040008U (zh) 硬件在环测试装置与测试系统
TWI794848B (zh) 縮短寬度之轉接裝置及使用該轉接裝置進行測試之系統
US10235321B2 (en) Stacking modular instrument system

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant