CN217821591U - 一种pcie x16一转二扩展卡 - Google Patents
一种pcie x16一转二扩展卡 Download PDFInfo
- Publication number
- CN217821591U CN217821591U CN202221850083.XU CN202221850083U CN217821591U CN 217821591 U CN217821591 U CN 217821591U CN 202221850083 U CN202221850083 U CN 202221850083U CN 217821591 U CN217821591 U CN 217821591U
- Authority
- CN
- China
- Prior art keywords
- pcie
- processing circuit
- clock
- multiplexing chip
- signal processing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Combinations Of Printed Boards (AREA)
Abstract
本实用新型公开了一种PCIE X16一转二扩展卡,包括PCB板,PCB板上设置有PCIE X16总线金手指和两个PCIE X8插槽,PCB板上设置有时钟复用芯片,时钟复用芯片包括输入端和两个输出端,输入端与PCIEX16总线金手指相连,两个输出端各连接一个PCIE X8插槽,时钟复用芯片将PCIE X16总线金手指输入的信号生成两个相同相位的时钟源分别输出至两个PCIE X8插槽。本实用新型提供的PCIE X16一转二扩展卡能够将主板上的PCIE X16接口转接成两个PCIE X8接口,能有效解决服务器主板PCIE接口不够用的问题,可以根据客户需要连接更多的硬件设备。并且,本实用新型通过时钟复用芯片及外围电路的设计,使其能够输出稳定的高速时钟信号,保证主板可以实现高速信号的传输和通信。
Description
技术领域
本实用新型涉及计算机技术领域,更加具体来说,本实用新型涉及一种PCIE X16一转二扩展卡。
背景技术
随着客户对服务器的算力、存储的需求越来越高,一般服务器主板上的PCIE卡槽无法满足这一需求,目前,大部分计算机可扩展的总线形式有限且比较单一,主要是PCIE总线,而且还受制于原始扩展槽数量和空间的限制,不能扩展更多数量的功能板卡和其他总线形式的功能板卡,在功能丰富性方面受到很大制约。虽然目前市面上存在一部分PCIE转接板,但其存在较多限制,结构比较复杂,不适宜大范围推广使用。
实用新型内容
针对现有技术的不足,本实用新型创新地提供了一种PCIE X16一转二扩展卡,能够解决现有技术中存在的PCIE插槽数量少,不能满足用户需求的技术问题。
为实现上述的技术目的,本实用新型公开了一种PCIE X16一转二扩展卡,包括PCB板,所述PCB板上设置有PCIE X16总线金手指和两个 PCIE X8插槽,
所述PCB板上设置有时钟复用芯片,所述时钟复用芯片包括输入端和两个输出端,所述输入端与所述PCIE X16总线金手指相连,两个所述输出端各连接一个所述PCIE X8插槽,
所述时钟复用芯片将所述PCIE X16总线金手指输入的信号生成两个相同相位的时钟源分别输出至两个所述PCIE X8插槽。
进一步地,所述PCB板上还设置有信号处理电路,所述信号处理电路对高速信号进行处理,减少信号反射。
进一步地,所述信号处理电路包括输入信号处理电路,所述输入信号处理电路设置在所述时钟复用芯片的信号输入端。
进一步地,所述输入信号处理电路包括串联在所述时钟复用芯片的信号输入端的第一阻抗电阻R1。
进一步地,所述信号处理电路还包括输出信号处理电路,所述输出信号处理电路设置在时钟复用芯片两个输出端。
进一步地,所述输出信号处理电路包括第二阻抗电阻R2和第三阻抗电阻R3,其中,所述第二阻抗电阻R2串联到所述时钟复用芯片的输出端,所述第三阻抗电阻R3与所述第二阻抗电阻R2并联之接地。
进一步地,所述PCB板上还设置有电源处理电路,所述电源处理电路与所述时钟复用芯片相连。
进一步地,所述电源处理电路包括电源滤波电路,所述电源滤波电路用于对+12v、+3.3v、+3.3Vaux电源进行滤波处理。
进一步地,所述电源处理电路还包括去耦电路,所述去耦电路用于去除所述时钟复用芯片电源管脚上的噪声。
本实用新型的有益效果为:
本实用新型提供的PCIE X16一转二扩展卡能够将主板上的PCIE X16 接口转接成两个PCIE X8接口,能有效解决服务器主板PCIE接口不够用的问题,可以根据客户需要连接更多的硬件设备。并且,本实用新型通过时钟复用芯片及外围电路的设计,使其能够输出稳定的高速时钟信号,保证主板可以实现高速信号的传输和通信。
附图说明
图1示出本实用新型一实施例PCIE X16一转二扩展卡的结构框图;
图2示出本实用新型另一实施例PCIE X16一转二扩展卡的结构框图;
图3示出本实用新型实施例输入信号处理电路示意图;
图4示出本实用新型实施例输出信号处理电路示意图。
具体实施方式
下面结合说明书附图对本实用新型提供的PCIE X16一转二扩展卡进行详细的解释和说明。
本实用新型提供的PCIE X16一转二扩展卡能够将主板上的PCIE X16 接口转接成两个PCIE X8接口,能有效解决服务器主板PCIE接口不够用的问题,可以根据客户需要连接更多的硬件设备。并且,本实用新型通过时钟复用芯片及外围电路的设计,使其能够输出稳定的高速时钟信号,保证主板可以实现高速信号的传输和通信。以下结合具体实施例对本实用新型进行详细介绍:
如图1所示,本实用新型提供一种PCIE X16一转二扩展卡,用于将主板上的PCIEX16插槽扩展成两个PCIE X8插槽,使有效解决主板接口不够用的问题,可供用户根据需要连接更多的硬件设备。
PCIE X16一转二扩展卡包括PCB板,PCB板上设置有PCIE X16总线金手指和两个PCIE X8插槽,PCB板上设置有时钟复用芯片,时钟复用芯片将PCIE X16总线金手指输入的时钟信号生成两个相同相位的时钟源输出至两个PCIE X8插槽。
时钟复用芯片包括输入端和两个HCSL输出端,适用于PCIE Gen2/ Gen3,输入端与PCIE X16总线金手指相连,两个输出端各连接一个PCIE X8插槽。通过时钟复用芯片及其外围电路,不需要软件编程即可实现将来自主板的时钟信号拆分为两个同频的时钟信号。
PCB板上还设置有电源处理电路,电源处理电路与时钟复用芯片相连,用于对PCIEX16总线的+12v、+3.3v、+3.3Vaux电源进行处理。
优选地,电源处理电路包括电源滤波电路,用于对PCIE X16总线金手指输入的+12v、+3.3v、+3.3Vaux电源加入滤波电路做滤波处理,过滤掉输入电压的纹波,为后端部件的供电提供一个稳定的电压如,例如,为时钟复用芯片以及和插槽连接的板卡提供稳定电压。
电源处理电路还包括去耦电路,去耦电路包括去耦电容,时钟复用芯片的每个电源引脚均连接一个电容,对时钟复用芯片的电源引脚加入去耦电路去除芯片电源管脚上的噪声,增加电路板的可靠性。
如图2所示,PCB板上还设置有信号处理电路,信号处理电路对高速信号进行处理,减少信号反射。信号处理电路包括输入信号处理电路,设置在时钟复用芯片的信号输入端,输入端的每个引脚各连接一个输入信号处理电路,优选地,如图3所示,输入信号处理电路包括串联在信号输入端的第一阻抗电阻R1,用于抑制来自主板的高速时钟信号从终端反射回来的信号再次反射,以提高信号输入的质量。优选地,第一阻抗电阻R1 为33欧姆的电阻。
信号处理电路还包括输出信号处理电路,如图4所示,设置在时钟复用芯片两个输出端,每个输出端连接一个输出信号处理电路,输出端的每个引脚各连接一个输出信号处理电路,用于抑制时钟复用芯片输出的两路高速始终信号从终端反射回来的信号再次反射,进一步提高时钟复用芯片输出信号的质量。优选地,输出信号处理电路包括第二阻抗电阻R2和第三阻抗电阻R3,其中,第二阻抗电阻R2串联到时钟复用芯片的输出端,然后,第三阻抗电阻R3与第二阻抗电阻R2并联之后,第三阻抗电阻R3 接地。优选地,第二阻抗电阻R2为33欧姆的电阻,第三阻抗电阻R3为 50欧姆的电阻。
优选地,在本实施例中,PCB板绘制采用4层板的设计、强弱信号分开布线、差分信号等长布线、关键线路接近地回线、数字地模拟地单点接地等绘制技巧,实现高速信号板的良好性能和功能稳定。
本实用新型PCIE X16一转二扩展卡为插板结构,PCB板作为扩展卡的主体可以直接和主板上的PCIE X16插槽进行插接,PCIE X8插槽设置在PCB班上。通过PCB板可以直接固定到机箱上提高稳定性及可靠性,且通过PCIE X16接口直接供电方式,使主控板电力不受外界干扰,稳定性更高。
本实用新型PCIE X16一转二扩展卡可以将主板的+12V、+3.3v、
+3.3Vaux信号、PERST#信号、WAKE#信号、SMCLK和SMDAT信号、 JTAG信号、PRSNT1#和PRSNT2#信号和16对高速差分信号分给2个PCIE X8插槽。并且通过PCIE X16一转二扩展卡的时钟复用芯片可以将PCIE X16插槽提供REFCLK+和REFCLK-信号生成2个相同相位的时钟源,实现PCIE一分二的功能,通过PCB的电路设计、布局以及对高速信号的合理处理实现高速信号的传输和通信。
在本实用新型的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“长度”、“宽度”、“厚度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”“内”、“外”、“顺时针”、“逆时针”、“轴向”、“径向”、“周向”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本实用新型和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本实用新型的限制。
在本实用新型中,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”、“固定”等术语应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或成一体;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系,除非另有明确的限定。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本实用新型中的具体含义。
在本说明书的描述中,参考术语“本实施例”、“一个实施例”、“一些实施例”、“示例”、“具体示例”、或“一些示例”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特点包含于本实用新型的至少一个实施例或示例中。在本说明书中,对上述术语的示意性表述不必须针对的是相同的实施例或示例。而且,描述的具体特征、结构、材料或者特点可以在任至少一个实施例或示例中以合适的方式结合。此外,在不相互矛盾的情况下,本领域的技术人员可以将本说明书中描述的不同实施例或示例以及不同实施例或示例的特征进行结合和组合。
此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个该特征。在本实用新型的描述中,“多个”的含义是至少两个,例如两个,三个等,除非另有明确具体的限定。
以上仅为本实用新型的较佳实施例而已,并不用以限制本实用新型,凡在本实用新型实质内容上所作的任何修改、等同替换和简单改进等,均应包含在本实用新型的保护范围之内。
Claims (9)
1.一种PCIE X16一转二扩展卡,其特征在于,包括PCB板,所述PCB板上设置有PCIE X16总线金手指和两个PCIE X8插槽,
所述PCB板上设置有时钟复用芯片,所述时钟复用芯片包括输入端和两个输出端,所述输入端与所述PCIE X16总线金手指相连,两个所述输出端各连接一个所述PCIE X8插槽,
所述时钟复用芯片将所述PCIE X16总线金手指输入的信号生成两个相同相位的时钟源分别输出至两个所述PCIE X8插槽。
2.根据权利要求1所述的PCIE X16一转二扩展卡,其特征在于,所述PCB板上还设置有信号处理电路,所述信号处理电路对高速信号进行处理,减少信号反射。
3.根据权利要求2所述的PCIE X16一转二扩展卡,其特征在于,所述信号处理电路包括输入信号处理电路,所述输入信号处理电路设置在所述时钟复用芯片的信号输入端。
4.根据权利要求3所述的PCIE X16一转二扩展卡,其特征在于,所述输入信号处理电路包括串联在所述时钟复用芯片的信号输入端的第一阻抗电阻R1。
5.根据权利要求2所述的PCIE X16一转二扩展卡,其特征在于,所述信号处理电路还包括输出信号处理电路,所述输出信号处理电路设置在时钟复用芯片两个输出端。
6.根据权利要求5所述的PCIE X16一转二扩展卡,其特征在于,所述输出信号处理电路包括第二阻抗电阻R2和第三阻抗电阻R3,其中,所述第二阻抗电阻R2串联到所述时钟复用芯片的输出端,所述第三阻抗电阻R3与所述第二阻抗电阻R2并联之接地。
7.根据权利要求5所述的PCIE X16一转二扩展卡,其特征在于,所述PCB板上还设置有电源处理电路,所述电源处理电路与所述时钟复用芯片相连。
8.根据权利要求7所述的PCIE X16一转二扩展卡,其特征在于,所述电源处理电路包括电源滤波电路,所述电源滤波电路用于对+12v、+3.3v、+3.3Vaux电源进行滤波处理。
9.根据权利要求7所述的PCIE X16一转二扩展卡,其特征在于,所述电源处理电路还包括去耦电路,所述去耦电路用于去除所述时钟复用芯片电源管脚上的噪声。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202221850083.XU CN217821591U (zh) | 2022-07-18 | 2022-07-18 | 一种pcie x16一转二扩展卡 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202221850083.XU CN217821591U (zh) | 2022-07-18 | 2022-07-18 | 一种pcie x16一转二扩展卡 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN217821591U true CN217821591U (zh) | 2022-11-15 |
Family
ID=83966020
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202221850083.XU Active CN217821591U (zh) | 2022-07-18 | 2022-07-18 | 一种pcie x16一转二扩展卡 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN217821591U (zh) |
-
2022
- 2022-07-18 CN CN202221850083.XU patent/CN217821591U/zh active Active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7596649B2 (en) | Motherboard | |
US8050042B2 (en) | Clock routing in multiple channel modules and bus systems and method for routing the same | |
EP1134669B1 (en) | Incremental bus structure for modular electronic equipment | |
US5736796A (en) | Printed circuit board having split voltage planes | |
US10318447B2 (en) | Universal SPI (Serial Peripheral Interface) | |
US7612631B2 (en) | Motherboard | |
JP2014510356A (ja) | 柔軟且つ拡張可能なシステムアーキテクチャのためのスロット設計 | |
CN112068469A (zh) | 基于dsp28379的通用型嵌入式主控板 | |
CN217821591U (zh) | 一种pcie x16一转二扩展卡 | |
US7561439B2 (en) | Mounting slot connector on mezzanine board in electronic system | |
TWM267663U (en) | Computer interconnect system | |
CN101853232B (zh) | 扩展适配卡 | |
US5175515A (en) | Signal routing technique for electronic systems | |
CN211124265U (zh) | 一种可插拔、自定义物理接口的智能pos核心主板 | |
JP2000284873A (ja) | メモリ回路基板 | |
CN220933447U (zh) | 一种基于COM-Express的多功能扩展板 | |
KR19980063473A (ko) | Ttl 호환 시그널링을 사용한 고속 pci | |
CN109739158B (zh) | 一种m.2连接器供电控制电路 | |
JP2004139953A (ja) | プリント回路基板及びプリント回路基板のカードスロット | |
CN217279304U (zh) | 一种基于fmql的航空机载电子通用平台 | |
CN111224267B (zh) | 可挠性扁平电缆 | |
US6253332B1 (en) | Apparatus for generating shifted down clock signals | |
CN214067777U (zh) | 一种usb多功能扩展电路 | |
CN216848732U (zh) | 适于USB Type-C接口的多控制模块OTA升级电路及装置 | |
CN214896408U (zh) | 一种主板及计算机设备 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |