CN217767731U - 显示面板及显示装置 - Google Patents

显示面板及显示装置 Download PDF

Info

Publication number
CN217767731U
CN217767731U CN202221977547.3U CN202221977547U CN217767731U CN 217767731 U CN217767731 U CN 217767731U CN 202221977547 U CN202221977547 U CN 202221977547U CN 217767731 U CN217767731 U CN 217767731U
Authority
CN
China
Prior art keywords
compensation
line
area
display panel
display
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202221977547.3U
Other languages
English (en)
Inventor
王洁
刘运阳
康报虹
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
HKC Co Ltd
Original Assignee
HKC Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by HKC Co Ltd filed Critical HKC Co Ltd
Priority to CN202221977547.3U priority Critical patent/CN217767731U/zh
Application granted granted Critical
Publication of CN217767731U publication Critical patent/CN217767731U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本公开属于显示技术领域,具体涉及一种显示面板及显示装置,所述显示面板包括异形区域,所述异形区域包括衬底基板和设于所述衬底基板上的多条扫描线;所述异形区域还包括补偿走线,所述补偿走线设于所述扫描线靠近所述衬底基板的一侧,且所述补偿走线在所述衬底基板上的正投影与所述扫描线在所述衬底基板上的正投影至少部分交叠,以形成补偿电容。本方案通过补偿走线与扫描线之间形成补偿电容,以对异形区域内的电容负载进行补偿,缩小异形区域的负载与正常区域的负载差距,进而使得异形区域的像素显示与正常区域的像素显示更加均匀,保证显示面板的显示效果,进而保证显示装置的显示效果。

Description

显示面板及显示装置
技术领域
本公开属于显示技术领域,具体涉及一种显示面板及显示装置。
背景技术
随着显示技术的不断发展,显示面板被应用在各行各业,用户对屏体的形状要求也越来越严格,因此异型屏的需求量在逐渐的增大。
异形屏指具有任意形状的屏体,包括具有弧形区的屏体(水滴屏)或具有开槽区的屏体(刘海屏)等,但由于异型区域像素驱动电路的数量与正常区域的像素驱动电路的数量不一致,导致异型区域像素的负载与正常区域的负载不一致,因此显示上出现颜色的差异,影响显示面板的显示质量。
实用新型内容
本公开的目的在于提供一种显示面板及显示装置,能够减小异形区域的负载与正常区域的负载不一致的问题。
本公开第一方面提供了一种显示面板,包括异形区域,所述异形区域包括衬底基板和设于所述衬底基板上的多条扫描线;所述异形区域还包括补偿走线,所述补偿走线设于所述扫描线靠近所述衬底基板的一侧,且所述补偿走线在所述衬底基板上的正投影与所述扫描线在所述衬底基板上的正投影至少部分交叠,以形成补偿电容。
在本公开的一种示例性实施例中,所述异形区域还包括设于所述衬底基板上的晶体管;所述扫描线包括栅极区和连接区,所述栅极区和所述连接区相互交替排列,所述栅极区用于形成所述晶体管的栅极,所述补偿走线在所述衬底基板上的正投影与所述连接区在所述衬底基板上的正投影至少部分交叠。
在本公开的一种示例性实施例中,所述异形区域包括不规则区以及设于所述不规则区左右两侧的第一显示区,所述扫描线中位于所述第一显示区的部分在行方向进行延伸,所述扫描线中位于所述不规则区的部分沿所述不规则区的轮廓进行延伸。
在本公开的一种示例性实施例中,所述补偿走线包括多条补偿信号线,所述补偿信号线与所述栅极相互交错排布,且所述补偿信号线的延伸方向与所述扫描线的延伸方向相交。
在本公开的一种示例性实施例中,所述补偿走线还包括第一连接线和第二连接线,所述第一连接线和所述第二连接线分别设于所述扫描线的两侧,且所述第一连接线和所述第二连接线均与相邻所述补偿信号线连接以形成补偿线框,所述晶体管在所述衬底基板上的正投影位于所述补偿线框在所述衬底基板上的正投影内;
所述第一连接线和所述第二连接线在所述衬底基板上的正投影与所述扫描线在所述衬底基板上的正投影均不具有重叠部分。
在本公开的一种示例性实施例中,所述显示面板还包括正常显示区域,所述正常显示区域与所述异形区域相连;
自所述异形区域至所述正常显示区域的列方向上,所述不规则区的缺口宽度逐渐减小;
在所述列方向上,每一条所述扫描线对应的所述补偿线框个数逐渐减小。
在本公开的一种示例性实施例中,所述显示面板为水滴屏。
在本公开的一种示例性实施例中,所述补偿走线在所述衬底基板上的正投影位于所述扫描线在所述衬底基板上的正投影内。
在本公开的一种示例性实施例中,所述显示面板为刘海屏,所述补偿走线所输入的信号小于所述扫描线所输入的扫描信号;
其中,所述补偿走线的信号与所述扫描线的扫描信号同时开启和同时关闭,或所述补偿走线的信号开启迟于所述扫描线的信号开启和所述补偿走线的信号关闭早于所述扫描线的扫描信号关闭。
本公开第三方面提供了一种显示装置,包括驱动装置以及上述任一项所述的显示面板,所述驱动装置向所述扫描线和所述补偿走线输入电信号,以使所述补偿走线和所述扫描线之间形成补偿电容。
本公开方案具有以下有益效果:
本公开方案提供的显示面板及显示装置;其中,在异形区域的扫描线靠近衬底基板的一侧增设补偿走线,补偿走线在衬底基板上的正投影与扫描线在衬底基板上的正投影至少部分重叠,以使得补偿走线与扫描线之间形成补偿电容,以对异形区域内的电容负载进行补偿,缩小异形区域的负载与正常区域的负载差距,进而使得异形区域的像素显示与正常区域的像素显示更加均匀,保证显示面板的显示效果,进而保证显示装置的显示效果。
此外,将补偿走线设于扫描线靠近衬底基板的一侧,也即设置在最底层有利于避免补偿走线与异形区域的像素电极或公共电极产生影响,保证显示面板的显示效果。并且,采用在扫描线的底侧增设补偿走线还可以节省非显示区空间。
本公开的其他特性和优点将通过下面的详细描述变得显然,或部分地通过本公开的实践而习得。
应当理解的是,以上的一般描述和后文的细节描述仅是示例性和解释性的,并不能限制本公开。
附图说明
此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本公开的实施例,并与说明书一起用于解释本公开的原理。显而易见地,下面描述中的附图仅仅是本公开的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1示出了本公开实施例一提供的水滴屏显示面板的结构示意图;
图2示出了本公开实施例一提供的补偿信号线与扫描线交叠的结构示意图;
图3示出了图2中沿A-A’的剖面结构示意图;
图4示出了图2中沿B-B’的剖面结构示意图;
图5示出了本公开实施例二提供刘海屏显示面板结构示意图;
图6示出了示出了本公开实施例二提供的扫描线完全覆盖补偿走线的结构示意图;
图7示出了图6中沿C-C’的剖面结构示意图;
图8示出了图6中沿D-D’的剖面结构示意图。
附图标记说明:
100、显示面板;100a、显示区;100b、非显示区;101、阵列基板;1011、衬底基板;1012、扫描线;10121、栅极区;10122、连接区;1013、数据线;1014、晶体管;10141、栅极;10142、有源层;10143、第一极;10144、第二极;1015、像素电极;1016、补偿走线;10161、补偿信号线;10162、第一连接线;10163、第二连接线;102、对置基板;103、异形区域;103a、水滴缺口区;103b、第一显示区;103c、刘海区;103d、第二显示区;104、正常显示区域。
具体实施方式
现在将参考附图更全面地描述示例实施方式。然而,示例实施方式能够以多种形式实施,且不应被理解为限于在此阐述的范例;相反,提供这些实施方式使得本公开将更加全面和完整,并将示例实施方式的构思全面地传达给本领域的技术人员。
在本公开中,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。在本公开的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
在本公开中,除非另有明确的规定和限定,术语“装配”、“连接”等术语应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或成一体;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本公开中的具体含义。
此外,所描述的特征、结构或特性可以以任何合适的方式结合在一个或更多实施例中。在下面的描述中,提供许多具体细节从而给出对本公开的实施例的充分理解。然而,本领域技术人员将意识到,可以实践本公开的技术方案而没有特定细节中的一个或更多,或者可以采用其它的方法、组元、装置、步骤等。在其它情况下,不详细示出或描述公知方法、装置、实现或者操作以避免模糊本公开的各方面。
实施例一
参见图1所示,本实施例提供了一种显示面板100,该显示面板100包括阵列基板101、对置基板102以及夹设在阵列基板101和对置基板102之间的液晶分子。示例地,该显示面板可以为平面转换(In-PlaneSwitching,IPS)型显示面板,该液晶分子在阵列基板101的电压作用下进行偏转,进而可以实现显示。
可以理解的是,该显示面板100具有显示区100a和非显示区100b,非显示区100b设于所述显示区100a的外围,也可以说是,非显示区100b位于显示区100a的外围。其中,显示区100a包括相邻设置的异形区域103和正常显示区域104。
需要说明的是,该异形区域103和正常显示区域104均包括多个子像素,每个子像素均包括开口区和非开口区;可以理解的是,开口区用于显示,而非开口区用于遮蔽不需要显示的器件。
此外,该阵列基板101包括有衬底基板1011,该子像素包括形成在衬底基板1011上的扫描线1012、数据线1013、晶体管1014、公共电极、像素电极1015;其中,公共电极为整面铺设在衬底基板1011上,并避让晶体管1014,而且公共电极与像素电极1015在衬底基板1011的正投影具有部分重叠,以形成存储电容。
由于,异形区域103和正常显示区域104的子像素数量不相同,导致其异形区域103的电容负载与正常显示区域104的电容负载不同。
因此,为了减小异形区域103的电容负载与正常显示区域104的电容负载不同的问题,在异形区域103内增设补偿走线1016,参见图2所示。
示例地,该补偿走线1016设于扫描线1012靠近衬底基板1011的一侧,通过该补偿走线1016在衬底基板1011上的正投影与扫描线1012在衬底基板1011上的正投影至少部分重叠,以形成补偿电容。这样,将补偿走线1016与扫描线1012之间形成补偿电容,可以对异形区域内的电容负载进行补偿,以缩减异形区域的电容负载与正常显示区域104的电容负载的差距,使得异形区域103处的显示效果与正常显示区域104的显示效果更加均匀,提高显示面板100的显示效果。
此外,参见图2、图3和图4所示,将补偿走线1016设置在扫描线1012靠近衬底基板1011的一侧,也就是说将补偿走线1016设置在最底层,这样,补偿走线1016与异形区域103内的像素电极1015或公共电极之间形成的电容较小,对像素电极1015和公共电极形成的存储电容影响较小,进而保证显示效果。
需要说明的是,此衬底基板1011可为玻璃基板,但不限于此,也可为其他材质的基板,例如PI材质等等。
其中,参见图2和图3所示,晶体管1014可包括栅极10141、有源层10142及同层设置的第一极10143和第二极10144,栅极10141与有源层10142之间可设置栅绝缘层,以使栅极10141与有源层10142之间相互绝缘;而第一极10143和第二极10144可分别与有源层10142的源、漏掺杂区,具体可根据晶体管1014为N型或P型来确定第一极10143和第二极10144与有源层10142的源、漏掺杂区对应连接关系,在此不作详细赘述。
举例而言,本公开的实施例的晶体管1014可为底栅型,即:补偿走线1016先形成在衬底基板1011上;然后再在衬底基板1011上形成第一绝缘层,该第一绝缘层覆盖补偿走线1016;之后在第一绝缘层背离衬底基板1011的一侧形成栅极10141;然后再在第一绝缘层上形成栅绝缘层,此栅绝缘层覆盖栅极10141;之后在栅绝缘层背离衬底基板1011的一侧形成有源层10142,即:有源层10142位于栅极10141远离衬底基板1011的一侧,此有源层10142与栅极10141在衬底基板1011上的正投影存在交叠,示例的,有源层10142在衬底基板1011上的正投影可位于栅极10141在衬底基板1011上的正投影内;第一极10143和第二极10144可在形成有源层10142之后形成,此第一极10143的至少部分可搭接在有源层10142的源、漏掺杂区的一掺杂区上;第二极10144的至少部分可搭接在有源层10142的源、漏掺杂区的另一掺杂区上。
需要说明的是,本公开实施例的晶体管1014不限于前述提到的底栅型,还可为顶栅型。此外,还需说明的是,晶体管1014的栅极10141可理解为其控制端,第一极10143可理解为第一端,第二极10144可理解为第二端。
此外,第一绝缘层可以是氧化硅和/或氮化硅,其膜厚为3000埃
Figure BDA0003768694980000061
—4300埃
Figure BDA0003768694980000062
例如,第一绝缘层的膜厚可以为3000埃
Figure BDA0003768694980000063
3300埃
Figure BDA0003768694980000064
3600埃
Figure BDA0003768694980000065
3800埃
Figure BDA0003768694980000066
4000埃
Figure BDA0003768694980000067
4300埃
Figure BDA0003768694980000068
可以理解的是,补偿走线1016与扫描线1012形成的补偿电容与第一绝缘层的膜厚有关,第一绝缘层的膜厚越大,其产生的补偿电容也就越小,而第一绝缘层的膜厚越小,其产生的补偿电容也就越大;但第一绝缘层的膜厚不能太小,也就是不能小于3000埃
Figure BDA0003768694980000071
如果太小就会具有击穿的风险。
进一步地,参见图2所示,扫描线1012包括栅极区10121和连接区10122,该栅极区10121和连接区10122相互交替排列,也就是说按照栅极区10121——连接区10122——栅极区10121——连接区10122……这样的方式进行交替排列;其中,栅极区10121用于形成晶体管1014的栅极10141,以用于控制晶体管1014的导通和闭合。此外,连接区10122在衬底基板1011上的正投影与补偿走线1016在衬底基板1011上的正投影至少部分交叠,以使得连接区10122和补偿走线1016形成补偿电容,以对异形区域103的电容负载进行补偿。
需要说明的是,扫描线1012、数据线1013和补偿走线1016可采用金属或合金材料制作而成,例如包括钼、铝及钛等,以保证其良好的导电性能,但不限于此,也可采用其他具有良好导电性能的材料制作而成。此外,该补偿走线1016和扫描线1012的膜厚均为2500埃
Figure BDA0003768694980000072
更进一步地,像素电极1015可与晶体管1014的第一端(即:前述提到的第一极10143)连接,在晶体管1014响应扫描线1012提供的扫描信号而导通时,数据线1013提供的数据信号可通过第二极10144流入晶体管1014的第一极10143,从而写入至像素电极1015,继而使得对置基板102和阵列基板101之间的液晶分子发生偏转,实现显示功能。
本公开实施例的像素电极1015可为透明电极,例如,其可采用ITO(氧化铟锡)材料制作而成,以提高透光性,但不限于此,也可采用其他透明导电材料制作而成,例如:氧化铟锌(IZO)、氧化锌(ZnO)等。
举例而言,像素电极1015可在晶体管1014的第一极10143和第二极10144形成之后形成,且像素电极1015与晶体管1014的第一极10143和第二极10144所在的金属层之间可设置有第二绝缘层,像素电极1015可通过贯穿第二绝缘层的过孔结构与晶体管1014的第一极10143连接。
值得一提的是,该异形区域包括不规则区以及设于不规则区左右两侧的第一显示区,该扫描线1012中位于所述第一显示区103b的部分在行方向进行延伸,所述扫描线1012中位于所述不规则区的部分沿所述不规则区的轮廓进行延伸。这样,扫描线1012的走线更加简单。
一种可选的实施例,本实施例一中的显示面板100为水滴屏,参见图1所示。也即该不规则区为水滴缺口区103a。扫描线1012位于左侧的第一显示区103b的部分在行方向上进行延伸,扫描线1012位于水滴缺口区103a的部分沿着水滴缺口区103a的轮廓进行延伸,扫描线1012位于右侧的第一显示区103b的部分在行方向上进行延伸。可以理解的是,扫描线1012位于左右两侧的第一显示区103b的部分通过扫描线1012位于水滴缺口区103a的部分进行连接。
此外,参见图2所示,补偿走线1016包括多条补偿信号线10161,该补偿信号线10161与晶体管1014的栅极10141相互交错排布,并且该补偿信号线10161的延伸方向与扫描线1012的延伸方向相交,也就是说补偿信号线10161与连接区10122在衬底基板1011上的正投影具有部分重叠,以形成补偿电容,对异形区域103的电容负载进行补偿,进而缩减异形区域103的电容负载与正常显示区域104的电容负载的差距,以保证异形区域103和正常显示区域104的显示均匀性。
举例说明,参见图2所示,该补偿信号线10161的延伸方向与第一显示区103b和水滴缺口区103a内扫描线1012的延伸方向相互垂直,这样,补偿信号线10161的走线更加简单,补偿信号线10161在异形区域103所占的空间较小。此外,该连接区10122以及补偿信号线10161均可以为一条均匀的直线,因此,该补偿信号线10161与扫描线1012的重叠部分可以为均匀的方形结构。
当然,该补偿信号线10161的延伸方向与第一显示区103b和水滴缺口区103a内扫描线1012的延伸方向具有倾斜夹角,以使得补偿信号线10161与连接区10122的重叠部分可以为均匀的平行四边形结构,其相较于上述补偿信号线10161的延伸方向与扫描线1012的延伸方向垂直结构拥有更大的交叠面积,进而可以提高补偿信号线10161与扫描线1012形成的补偿电容,以更好地缩减异形区域103的电容负载与正常显示区域104的电容负载的差距,以使得异形区域103和正常显示区域104显示效果趋于相同,提高显示效果。
举例说明,补偿信号线10161与扫描线1012的连接区10122的交叠面积可以为80-100μm2,例如:82μm2、84.5μm2、86μm2、92μm2、94μm2、94.5μm2、96μm2。示例地,当补偿信号线10161与扫描线1012的连接区10122的交叠面积为94.5μm2,其与扫描线1012形成的补偿电容可以为93.3pF。
需要说明的是,异形区域103中的每条扫描线1012上包括多条补偿信号线10161,并且相邻行上扫描线1012对应的补偿信号线10161可以相互连接,也可以相互断开。
可以理解的是,采用相互连接方式时,可以同时控制不同处的补偿信号线10161,信号响应及时,并且采用相互连接的方式该补偿信号线10161可以放置在数据线1013的下方,也即数据线1013覆盖补偿信号线10161,节省空间;采用相互断开的连接方式时,可以节省补偿信号线10161的布线范围,节省生产成本。
为了便于后续说明,异形区域103中相邻扫描线1012处的补偿信号线10161之间采用相互断开的方式。
更进一步地,参见图2所示,补偿走线1016还包括第一连接线10162。该第一连接线10162用于连接相邻补偿信号线10161,并且该第一连接线10162与异形区域103内的扫描线1012不具有重叠部分,也即第一连接线10162不与扫描线1012形成补偿电容。这样,通过第一连接线10162可将一条扫描线1012上的补偿信号线10161串连连接,以达到同时控制补偿信号线10161的目的,信号传输更加简单,且控制效果好。此外,第一连接线10162与扫描线1012不具有重叠部分,也即第一连接线10162避开晶体管1014中的栅极10141,以使其不会影响晶体管1014的开关特性。
需要说明的是,该第一连接线10162可以位于扫描线1012的一侧,也可以是相互交错排列,也即可以位于扫描线1012的两侧,并与补偿信号线10161形成“Z”字型结构。
值得一提的是,异形区域103中的多个子像素均包括有开口区和非开口区,该开口区用于放置像素电极1015(ITO),以用于显示;而非开口区用于放置晶体管1014、数据线1013和扫描线1012等结构,以对晶体管1014、数据线1013和扫描线1012进行遮挡,避免其影响显示效果。
可以理解的是,为了避免补偿走线1016影响显示效果,该补偿走线1016也形成在非开口区内;采用在子像素的非开口区内增设补偿走线1016,可以避免在非显示区100b处拉长数据信号线与扫描线1012形成的补偿电容,也即在子像素的非开口区内增设补偿走线1016可以节省非显示区100b的空间。
此外,为了保证在列方向上相邻两个子像素的开口区的大小相同,在第一连接线10162相对一侧设有第二连接线10163,第二连接线10163同样在衬底基板1011上的正投影与扫描线1012在衬底基板上的正投影不具有重叠部分;也就是说第一连接线10162与第二连接线10163分别位于扫描线1012的两侧,并且,第一连接线10162距扫描线1012的间距与第二连接线10163距扫描线1012的间距相同;此外,该第二连接线10163也与相邻补偿信号线10161连接,也即第一连接线10162、第二连接线10163以及相邻补偿信号线10161构成一个补偿线框,晶体管1014在衬底基板1011上的正投影位于补偿线框在衬底基板1011上的正投影内,也可以说是,该补偿线框在衬底基板1011上的正投影包围在晶体管1014在衬底基板1011上的正投影外侧;这样,可以避开晶体管1014中的栅极10141,避免影响晶体管1014的开关特性。
并且,通过该补偿线框还可以使得在列方向上相邻的子像素的开口区相同,进而保证各子像素的显示效果相同,保证异形区域103的显示均匀性。
更进一步地,从异形区域103至正常显示区域104的列方向上,水滴缺口区103a的缺口宽度逐渐减小;并且每一条扫描线1012对应的补偿线框的个数在异形区域103至正常显示区域104的列方向上逐渐减小。
也就是说,随着水滴缺口区103a的缺口宽度逐渐减小,使得异形区域103每一行的子像素逐渐增加,每一行的电容负载逐渐变大,所需要的补偿电容逐渐减小,那么需要减少每一行的补偿信号线10161来减弱补偿电容,进而减少每一条扫描线1012对应的补偿线框个数,也即,在列方向上,每一条扫描线1012对应的补偿线框个数逐渐减小。也即,可以在子像素数量多的地方减少补偿信号线10161的设置,而在子像素数量少的地方增加补偿信号线10161的设置,这样,可以保证在异形区域103内均匀的补偿电容负载,进而保证异形区域103内的显示均匀性。
需要说明的是,该补偿线框的个数可以按照异形区域103内子像素个数与正常显示区域104内的子像素个数差值进行相应设置。例如,异形区域内103子像素个数20个,正常显示区域104内的子像素个数40个,那么正常显示区域104的子像素个数与异形区域103内的子像素个数差值即为20个,可以根据该差值对应设置补偿线框个数。这样,异形区域103内的电容负载补偿更好,可以进一步减低异形区域103的电容负载和正常显示区域104的电容负载差距,使得异形区域103的像素显示与正常显示区域104的像素显示更加均匀,保证显示面板100的显示效果。
值得一提的是,该补偿走线1016的信号大小可以略大于扫描线1012的扫描信号大小;也可以略小于扫描线1012的扫描信号大小,以便于补偿走线1016与扫描线1012之间形成补偿电容。
此外,该补偿走线1016的信号可以是通过电路板(PCB)上增加补偿走线1016的信号输入;该补偿信号线10161的信号可以与扫描线1012的扫描信号同时开启或同时关闭,以便于快速的形成补偿电容,保证异形区域103和正常显示区域104的显示均匀性。
当然,补偿信号线10161的信号输入也可以是迟于扫描线1012的扫描信号的输入,补偿信号线10161的信号关闭也可以是早于扫描线1012的扫描信号的输入。
一种可选的实施例,该补偿信号线10161的信号与扫描线1012的扫描信号同时开启以及同时关闭。
另一种可选的实施例,该补偿信号线10161的信号与扫描线1012的扫描信号同时开启;并且,补偿信号线10161的信号关闭早于扫描线1012的扫描信号的关闭。
再一种可选的实施例,补偿信号线10161的信号输入迟于扫描线1012的扫描信号的输入;并且,补偿信号线10161的信号与扫描线1012的扫描信号同时关闭。
除此之外,还有一种可选的实施例,补偿信号线10161的信号输入迟于扫描线1012的扫描信号的输入;并且,补偿信号线10161的信号关闭早于扫描线1012的扫描信号的关闭。
实施例二
参见图5、图6、图7和图8所示,本实施例二与实施例一的区别点在于,实施例二中显示面板100采用刘海屏,也即该不规则区为刘海区103c。此外,补偿走线1016在衬底基板1011上的正投影位于扫描线1012在衬底基板1011上的正投影内。
可以理解的是,刘海屏的异形区域103更大,异形区域103处的子像素相较于水滴屏异形区域处的子像素更少,为了保证刘海屏异形区域103和正常显示区域104的显示均匀性,需要加大补偿走线1016与扫描线1012的交叠面积。因此,本实施例二采用补偿走线1016在衬底基板1011上的正投影位于扫描线1012在衬底基板1011上的正投影内的方案。
其中,刘海屏中的异形区域103包括刘海区103c以及位于刘海区103c两侧的第二显示区103d。在第二显示区103d处,扫描线1012沿行方向上延伸设置,并与刘海区103c处的扫描线1012相接;在刘海区103c处,扫描线1012沿刘海区103c的轮廓进行走线,并连接左右两侧第二显示区103d中的扫描线1012。
可以理解的是,为了避免位于扫描线1012底侧的补偿走线1016影响晶体管1014的开关特性,补偿走线1016所输入的信号要小于扫描线1012所输入的扫描信号,进而可以使得扫描线1012的扫描信号对补偿走线1016上的信号进行屏蔽,避免补偿走线1016对晶体管1014的栅极10141或像素电极1015产生影响。
此外,为了保证补偿走线1016所输入的信号不会对晶体管1014产生影响,补偿走线1016的信号输入和关闭具有如下可选的实施例。
一种可选的实施例,该补偿走线1016的信号与扫描线1012的扫描信号同时开启以及同时关闭。
另一种可选的实施例,该补偿走线1016的信号与扫描线1012的扫描信号同时开启;并且,补偿走线1016的信号关闭早于扫描线1012的扫描信号的关闭。
再一种可选的实施例,补偿走线1016的信号输入迟于扫描线1012的扫描信号的输入;并且,补偿走线1016的信号与扫描线1012的扫描信号同时关闭。
除此之外,还有一种可选的实施例,补偿走线1016的信号输入迟于扫描线1012的扫描信号的输入;并且,补偿走线1016的信号关闭早于扫描线1012的扫描信号的关闭。
值得一提的是,该补偿走线1016的信号可以是通过电路板(PCB)上增加补偿走线1016的信号输入。
此外,该补偿走线1016与扫描线1012的连接区10122的交叠面积可以为500-600μm2,例如:510μm2、512μm2、522μm2、530μm2、532μm2、550μm2、600μm2。示例地,当补偿走线1016与扫描线1012的连接区10122的交叠面积为532μm2,其与扫描线1012形成的补偿电容可以为180.5pF。
并且,该补偿走线1016与扫描线1012的连接区10122的交叠面积也可以根据异形区域103的子像素个数与正常显示区域104的子像素个数差值进行设计。
实施例三
本实施例三提供了一种显示装置,其包括驱动装置以及实施例一或实施例二的显示面板100,该驱动装置可以向扫描线1012、数据线1013以及补偿走线1016输入不同的电压信号,以打开晶体管1014,或者使得扫描线1012和补偿走线1016形成补偿电容,以缩减异形区域103的电容负载和正常显示区域104的电容负载差距,进而保证显示面板100内的异形区域103和正常显示区域104的显示均匀性,保证显示面板的显示效果,进而保证显示装置的显示效果。
在本说明书的描述中,参考术语“一些实施例”、“示例地”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特点包含于本公开的至少一个实施例或示例中。在本说明书中,对上述术语的示意性表述不必须针对的是相同的实施例或示例。而且,描述的具体特征、结构、材料或者特点可以在任一个或多个实施例或示例中以合适的方式结合。此外,在不相互矛盾的情况下,本领域的技术人员可以将本说明书中描述的不同实施例或示例以及不同实施例或示例的特征进行结合和组合。
尽管上面已经示出和描述了本公开的实施例,可以理解的是,上述实施例是示例性的,不能理解为对本公开的限制,本领域的普通技术人员在本公开的范围内可以对上述实施例进行变化、修改、替换和变型,故但凡依本公开的权利要求和说明书所做的变化或修饰,皆应属于本公开专利涵盖的范围之内。

Claims (10)

1.一种显示面板,包括异形区域,所述异形区域包括衬底基板和设于所述衬底基板上的多条扫描线;其特征在于,所述异形区域还包括补偿走线,所述补偿走线设于所述扫描线靠近所述衬底基板的一侧,且所述补偿走线在所述衬底基板上的正投影与所述扫描线在所述衬底基板上的正投影至少部分交叠,以形成补偿电容。
2.根据权利要求1所述的显示面板,其特征在于,所述异形区域还包括设于所述衬底基板上的晶体管;所述扫描线包括栅极区和连接区,所述栅极区和所述连接区相互交替排列,所述栅极区用于形成所述晶体管的栅极,所述补偿走线在所述衬底基板上的正投影与所述连接区在所述衬底基板上的正投影至少部分交叠。
3.根据权利要求2所述的显示面板,其特征在于,所述异形区域包括不规则区以及设于所述不规则区左右两侧的第一显示区,所述扫描线中位于所述第一显示区的部分在行方向进行延伸,所述扫描线中位于所述不规则区的部分沿所述不规则区的轮廓进行延伸。
4.根据权利要求3所述的显示面板,其特征在于,所述补偿走线包括多条补偿信号线,所述补偿信号线与所述栅极相互交错排布,且所述补偿信号线的延伸方向与所述扫描线的延伸方向相交。
5.根据权利要求4所述的显示面板,其特征在于,所述补偿走线还包括第一连接线和第二连接线,所述第一连接线和所述第二连接线分别设于所述扫描线的两侧,且所述第一连接线和所述第二连接线均与相邻所述补偿信号线连接以形成补偿线框,所述晶体管在所述衬底基板上的正投影位于所述补偿线框在所述衬底基板上的正投影内;
所述第一连接线和所述第二连接线在所述衬底基板上的正投影与所述扫描线在所述衬底基板上的正投影均不具有重叠部分。
6.根据权利要求5所述的显示面板,其特征在于,所述显示面板还包括正常显示区域,所述正常显示区域与所述异形区域相连;
自所述异形区域至所述正常显示区域的列方向上,所述不规则区的缺口宽度逐渐减小;
在所述列方向上,每一条所述扫描线对应的所述补偿线框个数逐渐减小。
7.根据权利要求4-6任一项所述的显示面板,其特征在于,所述显示面板为水滴屏。
8.根据权利要求3所述的显示面板,其特征在于,所述补偿走线在所述衬底基板上的正投影位于所述扫描线在所述衬底基板上的正投影内。
9.根据权利要求8所述的显示面板,其特征在于,所述显示面板为刘海屏,所述补偿走线所输入的信号小于所述扫描线所输入的扫描信号;
其中,所述补偿走线的信号与所述扫描线的扫描信号同时开启和同时关闭,或所述补偿走线的信号开启迟于所述扫描线的信号开启和所述补偿走线的信号关闭早于所述扫描线的扫描信号关闭。
10.一种显示装置,其特征在于,包括驱动装置以及权利要求1-9任一项所述的显示面板,所述驱动装置向所述扫描线和所述补偿走线输入电信号,以使所述补偿走线和所述扫描线之间形成补偿电容。
CN202221977547.3U 2022-07-27 2022-07-27 显示面板及显示装置 Active CN217767731U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202221977547.3U CN217767731U (zh) 2022-07-27 2022-07-27 显示面板及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202221977547.3U CN217767731U (zh) 2022-07-27 2022-07-27 显示面板及显示装置

Publications (1)

Publication Number Publication Date
CN217767731U true CN217767731U (zh) 2022-11-08

Family

ID=83878059

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202221977547.3U Active CN217767731U (zh) 2022-07-27 2022-07-27 显示面板及显示装置

Country Status (1)

Country Link
CN (1) CN217767731U (zh)

Similar Documents

Publication Publication Date Title
US6356331B1 (en) Liquid crystal display device
JP4162890B2 (ja) 液晶表示装置
US7440040B2 (en) Liquid crystal display device with storage electrode extension
US20050030441A1 (en) Thin film transistor substrate for a liquid crystal display and a method for repairing the substrate
CN111176041A (zh) 像素结构及像素电路
US11378853B2 (en) Liquid crystal display panel and display device
US7298430B2 (en) Liquid crystal display device
US20100007835A1 (en) Liquid crystal display apparatus which performs display by using electric field in direction substantially parallel with substrate surfaces to control alignment direction of liquid crystal molecules
KR100876043B1 (ko) 액정표시장치 및 이를 위한 박막 트랜지스터 기판
CN108508661B (zh) 液晶显示面板及液晶显示装置
US20230107895A1 (en) Array substrate and display panel
CN111580317A (zh) 一种阵列基板和显示面板
US10620487B2 (en) Pixel structure, array substrate, display device and method for manufacturing the same
CN111208688A (zh) 阵列基板
US7782415B2 (en) Active matrix subtrate, liquid crystal display panel and method of manufacturing the same
CN111580316A (zh) 显示面板及电子装置
US11119375B1 (en) Display panel and electronic device
CN111474784B (zh) 像素结构及液晶显示面板
US11971631B2 (en) Liquid crystal display panel and display device
CN217767731U (zh) 显示面板及显示装置
TWI241445B (en) Multi-domain homeotropic alignment liquid crystal display panel
US20240053642A1 (en) Array substrate and liquid crystal display panel
TWI450375B (zh) 主動元件陣列基板
CN115202116A (zh) 阵列基板、显示装置和驱动电路
CN114879418A (zh) 阵列基板及显示面板

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant