CN217404398U - 一种减少占用芯片端口使用的485通讯电路 - Google Patents
一种减少占用芯片端口使用的485通讯电路 Download PDFInfo
- Publication number
- CN217404398U CN217404398U CN202221304333.XU CN202221304333U CN217404398U CN 217404398 U CN217404398 U CN 217404398U CN 202221304333 U CN202221304333 U CN 202221304333U CN 217404398 U CN217404398 U CN 217404398U
- Authority
- CN
- China
- Prior art keywords
- chip
- resistor
- communication circuit
- triode
- power supply
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Abstract
本实用新型涉及通信电路技术领域,尤其是一种减少占用芯片端口使用的485通讯电路,包括485芯片、三极管、保护电阻一和保护电阻二,所述保护电阻一的一端连接外部MCU芯片的TXD端,保护电阻一的另一端连接三极管的基极,三极管的集电极分别接+5V电源及485芯片的RE端和DE端,三极管的发射极接地及连接485芯片的TX端,所述保护电阻二的一端连接外部MCU芯片的RXD端,保护电阻二的另一端分别接+5V电源和485芯片的RX端,所述485芯片的A端接+5V电阻,485芯片的B端接地,本实用新型接口是采用平衡驱动器和差分接收器的组合,抗共模干扰能力强,即抗噪声干扰性好,传输远等特点。
Description
技术领域
本实用新型涉及通信电路技术领域,具体领域为一种减少占用芯片端口使用的485通讯电路。
背景技术
在电动装置行业中,其涉及的485通讯电路,需要增加MCU I/O端口的使用,对选型MCU I/O数量有要求,可能会增加成本,多使用一个I/O端口后,增加PCB Layout布局的难度(尤其PCB板尺寸较小时)。
发明内容
针对现有技术存在的不足,本实用新型的目的在于提供一种减少占用芯片端口使用的485通讯电路。
为实现上述目的,本实用新型提供如下技术方案:一种减少占用芯片端口使用的485通讯电路,包括485芯片、三极管、保护电阻一和保护电阻二,所述保护电阻一的一端连接外部MCU芯片的TXD端,保护电阻一的另一端连接三极管的基极,三极管的集电极分别接+5V电源及485芯片的RE端和DE端,三极管的发射极接地及连接485芯片的TX端,所述保护电阻二的一端连接外部MCU芯片的RXD端,保护电阻二的另一端分别接+5V电源和485芯片的RX端,所述485芯片的A端接+5V电阻,485芯片的B端接地。
优选的,所述485芯片的A端和B端上分别连接有电阻一和电阻二,电阻一的一端连接485芯片的B端,另一端接地,电阻二的一端连接485芯片的A端,另一端接+5V电源。
优选的,所述三极管的集电极串联一保护电阻三后连接+5V电源。
优选的,所述保护电阻二连接485芯片的一端串联一保护电阻四后连接+5V电源。
优选的,所述保护电阻二连接485芯片的一端串联一电容一后接地。
优选的,所述485芯片的电源端连接+5V电源。
优选的,所述485芯片的电源端串联一电容二后接地。
优选的,所述485芯片的A、B端之间串联有电阻三。
与现有技术相比,本实用新型的有益效果是:接口是采用平衡驱动器和差分接收器的组合,抗共模干扰能力强,即抗噪声干扰性好,传输远等特点;
1)减少占用MCU I/O端口的使用,降低选型MCU I/O数量,会减少整体生产成本。
2)少使用一个I/O端口后,降低PCB Layout布局的难度(尤其PCB板尺寸较小时)。
附图说明
图1为本实用新型的电路原理图。
图中:1、485芯片;2、三极管;3、保护电阻一;4、保护电阻二;5、电阻一;6、电阻二;7、保护电阻三;8、保护电阻四;9、电容一;10、电容二;11、电阻三。
具体实施方式
下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
请参阅图1,本实用新型提供一种技术方案:一种减少占用芯片端口使用的485通讯电路,包括485芯片、三极管、保护电阻一和保护电阻二,所述保护电阻一的一端连接外部MCU芯片的TXD端,保护电阻一的另一端连接三极管的基极,三极管的集电极分别接+5V电源及485芯片的RE端和DE端,三极管的发射极接地及连接485芯片的TX端,所述保护电阻二的一端连接外部MCU芯片的RXD端,保护电阻二的另一端分别接+5V电源和485芯片的RX端,所述485芯片的A端接+5V电阻,485芯片的B端接地。
所述485芯片的A端和B端上分别连接有电阻一和电阻二,电阻一的一端连接485芯片的B端,另一端接地,电阻二的一端连接485芯片的A端,另一端接+5V电源,电阻一和电阻二为限流电阻用于保护引脚。
所述三极管的集电极串联一保护电阻三后连接+5V电源。
所述保护电阻二连接485芯片的一端串联一保护电阻四后连接+5V电源。
所述保护电阻二连接485芯片的一端串联一电容一后接地。
所述485芯片的电源端连接+5V电源。
所述485芯片的电源端串联一电容二后接地,该电容为旁路电容,用于对485芯片供电稳压。
所述485芯片的A、B端之间串联有电阻三,该电阻为平衡电阻。
通过本技术方案,工作原理:
1)当MCU_TXD发送数据0时,三极管不导通,DE接高电平,进入发送模式,485芯片会把TX上的电平反应到A、B引脚上输出,因为TX已经接地,所以A、B引脚会传输0。
2)当MCU_TXD发送数据1时,三极管导通,DE接低电平,进入接收模式,485芯片的A、B进入高阻状态,电阻二将A拉高,电阻一将B拉低,所以AB传输是1。
3)在接收数据的过程中,MCU_TXD的引脚需一直保持高电平,当MCU_TXD为高电平时,RE是低电平,正好调理成接收状态,485芯片RX引脚就会反应AB传过来的数据。
尽管已经示出和描述了本实用新型的实施例,对于本领域的普通技术人员而言,可以理解在不脱离本实用新型的原理和精神的情况下可以对这些实施例进行多种变化、修改、替换和变型,本实用新型的范围由所附权利要求及其等同物限定。
Claims (8)
1.一种减少占用芯片端口使用的485通讯电路,其特征在于:包括485芯片、三极管、保护电阻一和保护电阻二,所述保护电阻一的一端连接外部MCU芯片的TXD端,保护电阻一的另一端连接三极管的基极,三极管的集电极分别接+5V电源及485芯片的RE端和DE端,三极管的发射极接地及连接485芯片的TX端,所述保护电阻二的一端连接外部MCU芯片的RXD端,保护电阻二的另一端分别接+5V电源和485芯片的RX端,所述485芯片的A端接+5V电阻,485芯片的B端接地。
2.根据权利要求1所述的一种减少占用芯片端口使用的485通讯电路,其特征在于:所述485芯片的A端和B端上分别连接有电阻一和电阻二,电阻一的一端连接485芯片的B端,另一端接地,电阻二的一端连接485芯片的A端,另一端接+5V电源。
3.根据权利要求1所述的一种减少占用芯片端口使用的485通讯电路,其特征在于:所述三极管的集电极串联一保护电阻三后连接+5V电源。
4.根据权利要求1所述的一种减少占用芯片端口使用的485通讯电路,其特征在于:所述保护电阻二连接485芯片的一端串联一保护电阻四后连接+5V电源。
5.根据权利要求4所述的一种减少占用芯片端口使用的485通讯电路,其特征在于:所述保护电阻二连接485芯片的一端串联一电容一后接地。
6.根据权利要求1所述的一种减少占用芯片端口使用的485通讯电路,其特征在于:所述485芯片的电源端连接+5V电源。
7.根据权利要求6所述的一种减少占用芯片端口使用的485通讯电路,其特征在于:所述485芯片的电源端串联一电容二后接地。
8.根据权利要求1所述的一种减少占用芯片端口使用的485通讯电路,其特征在于:所述485芯片的A、B端之间串联有电阻三。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202221304333.XU CN217404398U (zh) | 2022-05-27 | 2022-05-27 | 一种减少占用芯片端口使用的485通讯电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202221304333.XU CN217404398U (zh) | 2022-05-27 | 2022-05-27 | 一种减少占用芯片端口使用的485通讯电路 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN217404398U true CN217404398U (zh) | 2022-09-09 |
Family
ID=83145450
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202221304333.XU Active CN217404398U (zh) | 2022-05-27 | 2022-05-27 | 一种减少占用芯片端口使用的485通讯电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN217404398U (zh) |
-
2022
- 2022-05-27 CN CN202221304333.XU patent/CN217404398U/zh active Active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN204965418U (zh) | 一种新型rs-485接口驱动电路 | |
CN201467155U (zh) | 一种can总线收发接口电路 | |
CN101527693A (zh) | 差分传输线阻抗匹配及偏置补偿装置和方法 | |
CN105159194A (zh) | Rs-485串口接收发送数据切换电路及切换方法 | |
CN217404398U (zh) | 一种减少占用芯片端口使用的485通讯电路 | |
CN210075211U (zh) | 信号传输电路和设备 | |
CN208820756U (zh) | 一种rs485通信隔离电路 | |
CN209400918U (zh) | Can总线网络结构 | |
CN200996972Y (zh) | 单相多费率有功电能表 | |
CN218633934U (zh) | 一种高速率的485隔离自收发电路 | |
CN215186783U (zh) | 一种板内mdi接口系统与非mdi接口系统间通信系统 | |
CN210518376U (zh) | 一种bms中转站通讯模块 | |
CN219697667U (zh) | 一种基于FPGA的FlexRay总线通信模块 | |
CN220935198U (zh) | 具有光耦隔离的can通信电路及can通信系统 | |
CN212811730U (zh) | 板内通信电路及板内通信装置 | |
CN220208254U (zh) | 接口电路组件、电路板以及电子设备 | |
CN210466073U (zh) | 一种can总线接口电路 | |
CN211264125U (zh) | 一种用于数据采集的主控板 | |
CN111010213A (zh) | 一种飞行器电气系统通信终端 | |
CN204190784U (zh) | 一种以太网信号测试接口转换电路 | |
CN113168145B (zh) | 板内通信电路及板内通信装置 | |
CN216697022U (zh) | 一种rs422接口电路 | |
CN203406861U (zh) | 一种通信转换工具 | |
WO2022041000A1 (zh) | 基于can通信的板内通信电路及装置 | |
CN210899210U (zh) | 一种抗干扰的can通讯电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant | ||
PE01 | Entry into force of the registration of the contract for pledge of patent right | ||
PE01 | Entry into force of the registration of the contract for pledge of patent right |
Denomination of utility model: A 485 communication circuit for reducing the use of chip ports Effective date of registration: 20230209 Granted publication date: 20220909 Pledgee: Bank of Jiaxing science and technology branch of Limited by Share Ltd. Pledgor: Zhejiang Tongsida Electric Technology Co.,Ltd. Registration number: Y2023980032298 |