CN215895332U - 一种同步整流恒流源电路 - Google Patents
一种同步整流恒流源电路 Download PDFInfo
- Publication number
- CN215895332U CN215895332U CN202122405400.9U CN202122405400U CN215895332U CN 215895332 U CN215895332 U CN 215895332U CN 202122405400 U CN202122405400 U CN 202122405400U CN 215895332 U CN215895332 U CN 215895332U
- Authority
- CN
- China
- Prior art keywords
- module
- electrically connected
- voltage
- resistor
- capacitor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Dc-Dc Converters (AREA)
Abstract
本实用新型公开了一种同步整流恒流源电路,包括:电流采集模块、信号放大模块、电流控制模块和信号输出模块;电流采集模块的电流输入端与信号输出模块电连接,电流采集模块的电压输出端与信号放大模块的电压输入端电连接;电流采集模块用于采集信号输出模块的输出电流,并输出检测电压;信号放大模块的电压输出端与电流控制模块的电压反馈端电连接;信号放大模块用于对检测电压进行信号放大后输出反馈电压;电流控制模块的电流输出端与信号输出模块电连接;电流控制模块用于根据反馈电压控制信号输出模块输出恒定电流,本实用新型提供的同步整流恒流源电路具有效率高、温升低、可靠性高以及使用寿命长的特点。
Description
技术领域
本实用新型实施例涉及恒流电源技术领域,尤其涉及一种同步整流恒流源电路。
背景技术
电子技术的发展,使得电路的工作电压越来越低、电流越来越大。低电压工作有利于降低电路的整体功率消耗,传统的二极管整流电路无法实现低电压、大电流以及开关电源高效率的需要,成为制约DC/DC变换器提高效率的瓶颈。
但目前针对大电流恒流源电路的设计普遍存在输出效率低,容易发热,可靠性差,产品的使用寿命短的缺陷。
实用新型内容
本实用新型提供一种同步整流恒流源电路,以提高电路的可靠性和输出效率。
本实用新型实施例提供了一种同步整流恒流源电路,包括:电流采集模块、信号放大模块、电流控制模块和信号输出模块;
所述电流采集模块的电流输入端与所述信号输出模块电连接,所述电流采集模块的电压输出端与所述信号放大模块的电压输入端电连接;所述电流采集模块用于采集所述信号输出模块的输出电流,并输出检测电压;
所述信号放大模块的电压输出端与所述电流控制模块的电压反馈端电连接;所述信号放大模块用于对所述检测电压进行信号放大后输出反馈电压;
所述电流控制模块的电流输出端与所述信号输出模块电连接;所述电流控制模块用于根据所述反馈电压控制所述信号输出模块输出恒定电流。
可选的,所述信号放大模块包括运算放大器、第一电阻、第二电阻和第三电阻;
所述运算放大器的同相输入端通过所述第一电阻与所述电流采集模块的电压输出端电连接;所述运算放大器的反相输入端通过所述第二电阻接地;所述运算放大器的反相输入端还通过所述第三电阻与所述运算放大器的输出端电连接;所述运算放大器的输出端与所述电流控制模块的电压反馈端电连接。
可选的,所述信号放大模块还包括第四电阻和第一电容;
所述第一电容的一端与所述运算放大器的输出端电连接,所述第一电容的另一端通过所述第四电阻与所述运算放大器的反相输入端电连接。
可选的,所述电流采集模块包括第五电阻、第六电阻和第二电容;
所述第五电阻的第一端浮地;所述第五电阻的第一端还与所述信号输出模块电连接,所述第五电阻的第一端还通过所述第六电阻与所述信号放大模块的电压输入端电连接;
所述第五电阻的第二端接地;所述第五电阻的第二端还通过所述第二电容与所述信号放大模块的电压输入端电连接。
可选的,所述电流控制模块包括电源芯片、第一晶体管、第二晶体管和电感;
所述电源芯片的电压反馈端与所述信号放大模块的电压输出端电连接,所述电源芯片的第一输出端与所述第一晶体管的控制端电连接,所述电源芯片的第二输出端与所述第二晶体管的控制端电连接;
所述第一晶体管的第一端与第一供电电源电连接;所述第一晶体管的第二端通过所述电感与所述信号输出模块电连接;所述第一晶体管的第二端还与所述第二晶体管的第一端电连接;所述第二晶体管的第二端接地;
所述电源芯片用于根据电压反馈端的反馈电压控制所述第一晶体管或所述第二晶体管导通。
可选的,所述电流控制模块还包括第七电阻、第八电阻、第一二极管和第二二极管;
所述第七电阻串联连接于所述电源芯片的第一输出端与所述第一晶体管的控制端之间,所述第一二极管的正极与所述第一晶体管的控制端电连接,所述第一二极管的负极与所述电源芯片的第一输出端电连接;
所述第八电阻串联连接于所述电源芯片的第二输出端与所述第二晶体管的控制端之间,所述第二二极管的正极与所述第二晶体管的控制端电连接,所述第二二极管的负极与所述电源芯片的第二输出端电连接。
可选的,所述电流控制模块包括还包括第三电容、第三二极管;
所述第三电容的第一端与所述第一晶体管的第二端、所述第二晶体管的第一端共同连接,所述第三电容的第一端还与所述电源芯片的第一输入端电连接;所述第三电容的第二端与所述第三二极管负极所述电源芯片的第二输入端共同连接,所述第三二极管的正极与第二供电电源电连接。
可选的,所述同步整流恒流源电路还包括:过压保护模块;
所述过压保护模块的输出端与所述电流控制模块的电流输出端电连接;所述过压保护模块的控制端与所述电流控制模块的电压反馈端电连接;
所述过压保护模块用于根据所述电流控制模块的电压反馈端的电压,控制所述信号输出模块的输出电压。
可选的,所述过压保护模块包括:稳压二极管、第九电阻、第十电阻、第四电容、第四二极管;
所述稳压二极管的负极与所述电流控制模块的电流输出端电连接,所述稳压二极管的正极通过所述第九电阻接地;所述稳压二极管的正极还通过所述第四电容接地;所述稳压二极管的正极还与所述第四二极管的正极电连接;所述第四二极管的负极通过所述第十电阻电流控制模块的电压反馈端电连接。
可选的,所述同步整流恒流源电路还包括滤波模块;所述滤波模块包括第五电容、第六电容、第七电容和第八电容;
所述第五电容的一端和所述第六电容的一端均与所述信号输出模块电连接,所述第五电容的另一端和所述第六电容的另一端均接地;
所述第七电容的一端和所述第八电容的一端均与所述信号输出模块电连接,所述第七电容的另一端和所述第八电容的另一端均浮地。
本实用新型实施例提供的同步整流恒流源电路,设置了信号输出模块向负载输出恒定电流,通过电流采集模块采集输出电流,并根据输出电流输出检测电压,以使得信号放大模块能够根据检测电压输出反馈电压至电流控制模块,从而使电流控制模块、信号输出模块、负载、电流采集模块以及信号放大模块形成一个闭环控制电路,使得电流控制模块能够根据信号输出模块的输出电流,实时的控制其输出电流,从而实现对输出电流的调节,实现恒流输出,具有效率高、温升低、可靠性高以及使用寿命长的特点。
附图说明
图1是本实用新型实施例提供的一种同步整流恒流源电路的结构示意图;
图2是本实用新型实施例提供的另一种同步整流恒流源电路的结构示意图;
图3是本实用新型实施例提供的又一种同步整流恒流源电路的结构示意图。
具体实施方式
下面结合附图和实施例对本实用新型作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本实用新型,而非对本实用新型的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本实用新型相关的部分而非全部结构。
图1是本实用新型实施例提供的一种同步整流恒流源电路的结构示意图,如图1所示,该同步整流恒流源电路包括:电流采集模块10、信号放大模块20、电流控制模块30和信号输出模块40;电流采集模块10的电流输入端与信号输出模块40电连接,电流采集模块10的电压输出端与信号放大模块20的电压输入端电连接;电流采集模块10用于采集信号输出模块40的输出电流,并输出检测电压;信号放大模块20的电压输出端与电流控制模块30的电压反馈端电连接;信号放大模块20用于对检测电压进行信号放大后输出反馈电压;电流控制模块30的电流输出端与信号输出模块40电连接;电流控制模块30用于根据反馈电压控制信号输出模块40输出恒定电流。
具体的,信号输出模块40可以包括第一输出端a和第二输出端b,第一输出端a和第二输出端b分别电连接于负载50的两端,从而电流控制模块30输出的电流可通过第一输出端a传输至负载50,再通过负载50传输至第二输出端b,电流采集模块10可通过第二输出端b采集输出电流。在电流控制模块30开启的初始阶段,其电流输出端输出的电流逐渐增大,信号输出模块40将该逐渐增大的电流输出至负载50;此时,与信号输出模块40电连接的电流采集模块10实时采集信号输出模块40输出至负载50的输出电流,并根据输出电流输出检测电压值信号放大模块20,检测电压随着输出电流的增大而增大;信号放大模块20将检测电压放大后输出反馈电压至电流控制模块30的电压反馈端,使得电流控制模块30接收的反馈电压逐渐增大,当反馈电压大于设定阈值时,电流控制模块30控制输出至信号输出模块的电流保持恒定,从而电流控制模块30可以根据输出电流的大小同步地控制输出电流保持恒定,实现恒流输出。
本实用新型实施例提供的同步整流恒流源电路,设置了信号输出模块向负载输出恒定电流,通过电流采集模块采集输出电流,并根据输出电流输出检测电压,以使得信号放大模块能够根据检测电压输出反馈电压至电流控制模块,从而使电流控制模块、信号输出模块、负载、电流采集模块以及信号放大模块形成一个闭环控制电路,使得电流控制模块能够根据信号输出模块的输出电流,实时的控制其输出电流,从而实现对输出电流的调节,实现恒流输出,具有效率高、温升低、可靠性高以及使用寿命长的特点。
可选的,图2是本实用新型实施例提供的另一种同步整流恒流源电路的结构示意图,如图2所示,信号放大模块20包括运算放大器21、第一电阻R1、第二电阻R2和第三电阻R3;运算放大器21的同相输入端通过第一电阻R1与电流采集模块10的电压输出端电连接;运算放大器21的反相输入端通过第二电阻R2接地;运算放大器21的反相输入端还通过第三电阻R3与运算放大器21的输出端电连接;运算放大器21的输出端与电流控制模块30的电压反馈端电连接。
具体的,第一电阻R1为隔离电阻,避免运算放大器21同相输入端的前端电路短路时对运算放大器造成冲击甚至损坏。若电流采集模块10的电压输出端输出的检测电压为U1,则通过运算放大器进行放大后的反馈电压U2应为:U2=[(R3/R2)+1]*U1。示例性的,第一电阻R1的阻值优选为1KΩ,第二电阻R2的阻值优选为2KΩ,第三电阻R3的阻值优选为18KΩ,则信号放大模块20可以对电流采集模块10的电压输出端输出的检测电压U1放大10倍。示例性的,运算放大器21的输出端和电流控制模块30的电压反馈端之间还串联连接第十四电阻R14,第十四电阻R14的阻值优选为1KΩ,用于隔离保护。
可选的,继续参考图2,信号放大模块20还包括第四电阻R4和第一电容C1;第一电容C1的一端与运算放大器21的输出端电连接,第一电容C1的另一端通过第四电阻R4与运算放大器21的反相输入端电连接。
具体的,第一电容C1第四电阻R4能够为运算放大器21反馈环路进行频率补偿,改善电路的稳定性,减小检测电压与反馈电压的相位差,使检测电压与反馈电压的频率同步。
可选的,继续参考图2,电流采集模块10包括第五电阻R5、第六电阻R6和第二电容C2;第五电阻R5的第一端浮地;第五电阻R5的第一端还与信号输出模块40电连接,第五电阻R5的第一端还通过第六电阻R6与信号放大模块40的电压输入端电连接;第五电阻R5的第二端接地;第五电阻R5的第二端还通过第二电容C2与信号放大模块40的电压输入端电连接。
具体的,假设第五电阻R5与第二电容C2的连接节点为第三节点c,第二电容C2与第六电阻R6的连接节点为第四节点d。此处第五电阻R5为电流检测电阻,信号输出模块40将输出电流输出至负载50,该输出电流通过负载50传输至第五电阻R5,在第五电阻R5上形成检测电压,从而第五电阻R5能够对输出电流进行采集。可以优选第六电阻R6的阻值远大于第五电阻R5的阻值,示例性的,第五电阻R5的阻值优选为0.033Ω,第六电阻R6的阻值优选为1KΩ;则此时由第二输出端b通过第六电阻R6传输至第四节点d的直流电流非常小,可以视为开路,则第二输出端b的电位与第四节点d的电位相等,使得第四节点d和第三节点c之间的电压Udc与第二输出端b与第三节点c之间的电压Ubc相等;由于由第二输出端b通过第六电阻R6传输至第四节点d的电流非常小,因此第一电阻R1两端的电压也非常小,可以忽略不计,则此时运算放大器21的同相输入端的输入电压为第四节点d和第三节点c之间的电压Udc,即为第五电阻R5两端的电压Ubc,则运算放大器21的输出电压U2=[(R3/R2)+1]*Ubc。其中,第六电阻R6还与第二电容C2构成RC滤波电路,用于滤除传输至运算放大器21的电信号中的交流成分。
可选的,继续参考图2,电流控制模块还包括电源芯片31、第一晶体管T1、第二晶体管T2和电感L;电源芯片31的电压反馈端ADJ与信号放大模块20的电压输出端电连接,电源芯片31的第一输出端HO与第一晶体管T1的控制端电连接,电源芯片31的第二输出端LO与第二晶体管T2的控制端电连接;第一晶体管T1的第一端与第一供电电源V1电连接;第一晶体管T1的第二端通过电感L与信号输出模块40电连接;第一晶体管T1的第二端还与第二晶体管T2的第一端电连接;第二晶体管T2的第二端接地;电源芯片31用于根据电压反馈端ADJ的反馈电压控制第一晶体管T1或第二晶体管T2导通。
具体的,电源芯片31能够根据电压反馈端ADJ的反馈电压调节第一输出端HO和第二输出端LO输出信号的脉宽,例如将电压反馈端ADJ的反馈电压与参考电压进行比较,若反馈电压小于参考电压,则控制第一输出端HO输出有效电平的时间长一点,则第一供电电源V1提供的电压可通过第一晶体管T1传输至电感L,通过电感L使输出至第一输出端a的电流逐渐增大;或者,当反馈电压大于参考电压时,则控制第二输出端LO输出有效电平的时间长一点,是第二晶体管T2导通,则此时第二晶体管T2的第一端的电位被拉低接近于地,则通过电感L使输出至第一输出端a的电流逐渐减小;如此电流控制模块30可根据反馈电压同步地控制输出至信号输出模块40的电流保持恒定。示例性的,第一晶体管T1的控制端可以为栅极,第一端为源极,第二端为漏极;第二晶体管T2的控制端可以为栅极,第一端为源极,第二端为漏极;第一供电电源V1提供的电压优选为24V,则信号输出模块40的输出电压在20V左右。示例性的,第一晶体管T1的控制端为栅极,第一端为漏极,第二端为源极;第二晶体管T2的控制端为栅极,第一端为漏极,第二端为源极。
可选的,继续参考图2,电流控制模块30还包括第七电阻R7、第八电阻R8、第一二极管D1和第二二极管D2;第七电阻R7串联连接于电源芯片31的第一输出端HO与第一晶体管T1的控制端之间,第一二极管D1的正极与第一晶体管T1的控制端电连接,第一二极管D1的负极与电源芯片31的第一输出端HO电连接;第八电阻R8串联连接于电源芯片31的第二输出端LO与第二晶体管T2的控制端之间,第二二极管D2的正极与第二晶体管T2的控制端电连接,第二二极管D2的负极与电源芯片31的第二输出端电连接。
具体的,第七电阻R7和第八电阻R8用于限流,第一二极管D1和第二二极管D2分别用于提高第一晶体管T1和第二晶体管T2的开关速率,降低第一晶体管T1和第二晶体管T2的开关功耗,减少发热。
可选的,继续参考图2,电流控制模块30包括还包括第三电容C3、第三二极管D3;第三电容C3的第一端与第一晶体管T1的第二端、第二晶体管T2的第一端共同连接,第三电容C3的第一端还与电源芯片31的第一输入端VS电连接;第三电容C3的第二端与第三二极管D3负极和电源芯片31的第二输入端VB共同连接,第三二极管D3的正极与第二供电电源V2电连接。
具体的,第三电容C3用于为第一晶体管T1提供驱动悬浮电压源,为第一晶体管T1提供导通条件。示例性的,当第二晶体管T2处于导通状态时,第三电容C3的第一端通过第二晶体管T2接地,第二供电电源V2通过第三二极管D3为第三电容C3充电;其中,第二供电电源V2提供的电压优选为12V。当第一晶体管T1导通时,第一供电电源V1提供的24V电压传输至第三电容C3的第一端,则此时第三电容C3第二端的电位为24V+12V=36V。第三电容C3第一端的电位(24V)和第一端的电位(36V)分别通过第一输入端VS和第二输入端VB反馈至电源芯片31,从而电源芯片31可根据第一输入端VS和第二输入端VB的电压信号控制第一输出端HO输出足以导通第一晶体管T1的电平信号。
示例性的,电源芯片31优选为降压同步整流恒压输出控制芯片EG1186,则芯片EG1186的各接地端GND均接地,外接电容端CT通过第九电容C9(优选为820pF)接地;PWM控制部分电源端VDD与第二供电电源V2电连接;驱动电源输入端VCC与第二供电电源V2电连接;驱动电源输入端VCC还通过第十电容C10(优选为1μF)接地,PWM低压输出端OUT通过第十一电阻R11(优选为2KΩ)接地,引脚HIN通过第十一电容C11(优选为1nF)接地;引脚LIN通过串联连接的第十二电阻R12(优选为10KΩ)和第十一电容C11接地;SD引脚与外部脉冲信号端S电连接,SD引脚还分别通过第十三电阻R13(优选为20KΩ)和第十二电容C12(优选为1nF)接地;FB引脚悬空;另外,第一供电电源V1还分别通过第十三电容C13(优选为1μF)和第十四电容C14(优选为470μF)接地;第二供电电源V2还分别通过第十五电容C15(优选为1μF)和第十六电容C16(优选为10μF)接地;电压反馈端ADJ还通过第十七电容C17(优选为10pF)接地。
示例性的,芯片EG1186的内部参考电压为1.35V,因此当电压反馈端ADJ接收的反馈电压低于1.35V时,说明输出电流较低,则芯片EG1186的脉宽调制PWM模块控制第一晶体管T1的导通时间比第二晶体管T2的导通时间长,使输出电流保持恒定;当电压反馈端ADJ接收的反馈电压U2高于1.35V时,说明输出电流较大,则芯片EG1186的脉宽调制PWM模块控制第二晶体管T2的导通时间比第一晶体管T1的导通时间长,使输出电流保持恒定;若反馈电压U2为1.35V,则控制第一晶体管T1和第二晶体管T2以正常频率导通。当反馈电压U2为1.35V时,则根据U2=[(R3/R2)+1]*Ubc可知,电流采集模块10的检测电压为0.135V,由于第五电阻R5的阻值优选为0.033Ω,因此输出的电流恒定为4.09A左右,能够在输出电压为20V左右的情况实现较大的恒流输出。如此,通过芯片EG1186电压反馈端ADJ的信号放大模块20和电流采集模块10的设计,使恒压输出控制芯片EG1186实现恒流源输出。
可选的,图3是本实用新型实施例提供的又一种同步整流恒流源电路的结构示意图,如图3所示,同步整流恒流源电路还包括过压保护模块60;过压保护模块60的输出端与电流控制模块30的电流输出端电连接;过压保护模块60的控制端与电流控制模块30的电压反馈端电连接;过压保护模块60用于根据电流控制模块30的电压反馈端的电压,控制信号输出模块40的输出电压。
具体的,当信号输出模块40所连接的负载50突然变化或信号输出模块40与负载50断开连接时,信号放大模块20输出至电流控制模块30电压反馈端的电压可能会突然大幅度增大,过压保护模块60可以在信号输出模块40所连接的负载50突然变化,或在信号输出模块40没有连接负载50时,将信号输出模块40中第一输出端a的电压稳定在设定值,保证同步整流恒流源电路的稳定性。
可选的,参考图3,过压保护模块包括:稳压二极管ZD1、第九电阻R9、第十电阻R10、第四电容C4、第四二极管D4;稳压二极管ZD1的负极与电流控制模块30的电流输出端电连接,稳压二极管ZD1的正极通过第九电阻R9接地;稳压二极管ZD1的正极还通过第四电容C4接地;稳压二极管ZD1的正极还与第四二极管的D4正极电连接;第四二极管D4的负极通过第十电阻R10与电流控制模块30的电压反馈端电连接。
具体的,第九电阻R9用于为稳压二极管ZD1提供漏电流通路,避免造成稳压二极管ZD1的误动作;第四电容C4用于滤波;第四二极管D4用于在第一输出端a处的输出电压较低反偏截止,以避免对输出至电流控制模块30的电压反馈端的反馈电压造成影响,第十电阻R10是动作时限流电阻,用于保护电路。示例性的,假如选择信号输出模块40的输出电压在15V左右,则UZD1=15-U2-UD4≈13.5V,可以选用稳压值为13.5V左右的稳压二极管ZD1;如此,当信号输出模块40所连接的负载50突然变化或信号输出模块40与负载50断开连接时,可以将输出模块40的输出电压稳定在13.5V。示例性的,第九电阻R9和第十电阻R10的阻值可以相同,优选为1KΩ。
可选的,继续参考图3,同步整流恒流源电路还包括滤波模块70;滤波模块70包括第五电容C5、第六电容C6、第七电容C7和第八电容C8;第五电容C5的一端和第六电容C6的一端均与信号输出模块40电连接,第五电容C5的另一端和第六电容C6的另一端均接地;第七电容C7的一端和第八电容C8的一端均与信号输出模块40电连接,第七电容C7的另一端和第八电容C8的另一端均浮地。
具体的,第五电容C5和第七电容C7的容值可以相同,优选为1μF,用于滤除高频信号;第六电容C6和第八电容C8的容值优选为470μF,用于滤除低频信号;另外,由于第六电容C6和第八电容C8的容值较大,因此还具有储能功能,如此可以使电感L的开关频率降低,从而降低L上产生的开关损耗。
注意,上述仅为本实用新型的较佳实施例及所运用技术原理。本领域技术人员会理解,本实用新型不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本实用新型的保护范围。因此,虽然通过以上实施例对本实用新型进行了较为详细的说明,但是本实用新型不仅仅限于以上实施例,在不脱离本实用新型构思的情况下,还可以包括更多其他等效实施例,而本实用新型的范围由所附的权利要求范围决定。
Claims (10)
1.一种同步整流恒流源电路,其特征在于,包括:电流采集模块、信号放大模块、电流控制模块和信号输出模块;
所述电流采集模块的电流输入端与所述信号输出模块电连接,所述电流采集模块的电压输出端与所述信号放大模块的电压输入端电连接;所述电流采集模块用于采集所述信号输出模块的输出电流,并输出检测电压;
所述信号放大模块的电压输出端与所述电流控制模块的电压反馈端电连接;所述信号放大模块用于对所述检测电压进行信号放大后输出反馈电压;
所述电流控制模块的电流输出端与所述信号输出模块电连接;所述电流控制模块用于根据所述反馈电压控制所述信号输出模块输出恒定电流。
2.根据权利要求1所述的同步整流恒流源电路,其特征在于,所述信号放大模块包括运算放大器、第一电阻、第二电阻和第三电阻;
所述运算放大器的同相输入端通过所述第一电阻与所述电流采集模块的电压输出端电连接;所述运算放大器的反相输入端通过所述第二电阻接地;所述运算放大器的反相输入端还通过所述第三电阻与所述运算放大器的输出端电连接;所述运算放大器的输出端与所述电流控制模块的电压反馈端电连接。
3.根据权利要求2所述的同步整流恒流源电路,其特征在于,所述信号放大模块还包括第四电阻和第一电容;
所述第一电容的一端与所述运算放大器的输出端电连接,所述第一电容的另一端通过所述第四电阻与所述运算放大器的反相输入端电连接。
4.根据权利要求1所述的同步整流恒流源电路,其特征在于,所述电流采集模块包括第五电阻、第六电阻和第二电容;
所述第五电阻的第一端浮地;所述第五电阻的第一端还与所述信号输出模块电连接,所述第五电阻的第一端还通过所述第六电阻与所述信号放大模块的电压输入端电连接;
所述第五电阻的第二端接地;所述第五电阻的第二端还通过所述第二电容与所述信号放大模块的电压输入端电连接。
5.根据权利要求1所述的同步整流恒流源电路,其特征在于,所述电流控制模块包括电源芯片、第一晶体管、第二晶体管和电感;
所述电源芯片的电压反馈端与所述信号放大模块的电压输出端电连接,所述电源芯片的第一输出端与所述第一晶体管的控制端电连接,所述电源芯片的第二输出端与所述第二晶体管的控制端电连接;
所述第一晶体管的第一端与第一供电电源电连接;所述第一晶体管的第二端通过所述电感与所述信号输出模块电连接;所述第一晶体管的第二端还与所述第二晶体管的第一端电连接;所述第二晶体管的第二端接地;
所述电源芯片用于根据电压反馈端的反馈电压控制所述第一晶体管或所述第二晶体管导通。
6.根据权利要求5所述的同步整流恒流源电路,其特征在于,所述电流控制模块还包括第七电阻、第八电阻、第一二极管和第二二极管;
所述第七电阻串联连接于所述电源芯片的第一输出端与所述第一晶体管的控制端之间,所述第一二极管的正极与所述第一晶体管的控制端电连接,所述第一二极管的负极与所述电源芯片的第一输出端电连接;
所述第八电阻串联连接于所述电源芯片的第二输出端与所述第二晶体管的控制端之间,所述第二二极管的正极与所述第二晶体管的控制端电连接,所述第二二极管的负极与所述电源芯片的第二输出端电连接。
7.根据权利要求5所述的同步整流恒流源电路,其特征在于,所述电流控制模块包括还包括第三电容、第三二极管;
所述第三电容的第一端与所述第一晶体管的第二端、所述第二晶体管的第一端共同连接,所述第三电容的第一端还与所述电源芯片的第一输入端电连接;所述第三电容的第二端与所述第三二极管负极和所述电源芯片的第二输入端共同连接,所述第三二极管的正极与第二供电电源电连接。
8.根据权利要求1所述的同步整流恒流源电路,其特征在于,还包括:过压保护模块;
所述过压保护模块的输出端与所述电流控制模块的电流输出端电连接;所述过压保护模块的控制端与所述电流控制模块的电压反馈端电连接;
所述过压保护模块用于根据所述电流控制模块的电压反馈端的电压,控制所述信号输出模块的输出电压。
9.根据权利要求8所述的同步整流恒流源电路,其特征在于,所述过压保护模块包括:稳压二极管、第九电阻、第十电阻、第四电容、第四二极管;
所述稳压二极管的负极与所述电流控制模块的电流输出端电连接,所述稳压二极管的正极通过所述第九电阻接地;所述稳压二极管的正极还通过所述第四电容接地;所述稳压二极管的正极还与所述第四二极管的正极电连接;所述第四二极管的负极通过所述第十电阻电流控制模块的电压反馈端电连接。
10.根据权利要求1所述的同步整流恒流源电路,其特征在于,还包括滤波模块;所述滤波模块包括第五电容、第六电容、第七电容和第八电容;
所述第五电容的一端和所述第六电容的一端均与所述信号输出模块电连接,所述第五电容的另一端和所述第六电容的另一端均接地;
所述第七电容的一端和所述第八电容的一端均与所述信号输出模块电连接,所述第七电容的另一端和所述第八电容的另一端均浮地。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202122405400.9U CN215895332U (zh) | 2021-09-30 | 2021-09-30 | 一种同步整流恒流源电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202122405400.9U CN215895332U (zh) | 2021-09-30 | 2021-09-30 | 一种同步整流恒流源电路 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN215895332U true CN215895332U (zh) | 2022-02-22 |
Family
ID=80348486
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202122405400.9U Active CN215895332U (zh) | 2021-09-30 | 2021-09-30 | 一种同步整流恒流源电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN215895332U (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN115333370A (zh) * | 2022-10-13 | 2022-11-11 | 钰泰半导体股份有限公司 | 电压调控电路及电子装置 |
CN116931638A (zh) * | 2023-07-26 | 2023-10-24 | 上海菲莱测试技术有限公司 | 一种恒流源电路及芯片老化测试方法 |
-
2021
- 2021-09-30 CN CN202122405400.9U patent/CN215895332U/zh active Active
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN115333370A (zh) * | 2022-10-13 | 2022-11-11 | 钰泰半导体股份有限公司 | 电压调控电路及电子装置 |
CN116931638A (zh) * | 2023-07-26 | 2023-10-24 | 上海菲莱测试技术有限公司 | 一种恒流源电路及芯片老化测试方法 |
CN116931638B (zh) * | 2023-07-26 | 2024-04-09 | 上海菲莱测试技术有限公司 | 一种恒流源电路及芯片老化测试方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN215895332U (zh) | 一种同步整流恒流源电路 | |
CN203301372U (zh) | 升压转换器 | |
TW201703411A (zh) | 升壓降壓型開關功率變換器及其控制電路 | |
CN100479310C (zh) | 开关电源装置 | |
CN103702486A (zh) | Led驱动电路系统、控制电路及控制方法 | |
CN203896193U (zh) | 一种宽电压输入电源模块 | |
CN202177974U (zh) | 一种led交通信号灯及其驱动电路 | |
CN103458557A (zh) | 一种led驱动控制电路及led灯具 | |
CN102548095B (zh) | 一种灯具及其驱动电路 | |
CN103025009A (zh) | 一种led驱动控制电路 | |
CN113849027B (zh) | 一种档位调节电流源电路 | |
CN203368003U (zh) | Boost电路双重保护装置 | |
CN206164382U (zh) | 一种同步整流开关电源 | |
TW201415773A (zh) | 關聯於直流電壓轉換且具有短路保護功能的電源供應裝置 | |
CN211508901U (zh) | 一种供电电路和电源装置 | |
CN115037024B (zh) | 一种高效率毫瓦级光伏能量收集与储能管理电路 | |
CN103501114A (zh) | 具有临界导通模式的反激变换器 | |
CN104716832B (zh) | 一种开关稳压电源 | |
CN112510997B (zh) | 一种用于能量收集系统的混合型升压电路及控制方法 | |
CN111220890B (zh) | 一种功率半导体器件的参数特性检测装置 | |
JP6206001B2 (ja) | Led駆動回路 | |
CN209805675U (zh) | 应用于t-con板的逻辑电压转换电路 | |
CN203590041U (zh) | 反激增压保护电路 | |
CN209313807U (zh) | 电荷回收电路、供电电路以及开关电源电路系统 | |
CN208939817U (zh) | 一种高压启动电路及开关电源 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |