CN215420892U - 不对称板 - Google Patents

不对称板 Download PDF

Info

Publication number
CN215420892U
CN215420892U CN202121171453.2U CN202121171453U CN215420892U CN 215420892 U CN215420892 U CN 215420892U CN 202121171453 U CN202121171453 U CN 202121171453U CN 215420892 U CN215420892 U CN 215420892U
Authority
CN
China
Prior art keywords
depth
depth control
plate
equal
control groove
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202121171453.2U
Other languages
English (en)
Inventor
王俊
陈晓青
陈前
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Kinwong Electronic Co Ltd
Original Assignee
Shenzhen Kinwong Electronic Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Kinwong Electronic Co Ltd filed Critical Shenzhen Kinwong Electronic Co Ltd
Priority to CN202121171453.2U priority Critical patent/CN215420892U/zh
Application granted granted Critical
Publication of CN215420892U publication Critical patent/CN215420892U/zh
Priority to EP22175705.7A priority patent/EP4096368A1/en
Priority to US17/826,501 priority patent/US11711890B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0271Arrangements for reducing stress or warp in rigid printed circuit boards, e.g. caused by loads, vibrations or differences in thermal expansion
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/14Structural association of two or more printed circuits
    • H05K1/144Stacked arrangements of planar printed circuit boards
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/0097Processing two or more printed circuits simultaneously, e.g. made from a common substrate, or temporarily stacked circuit boards
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/01Dielectrics
    • H05K2201/0183Dielectric layers
    • H05K2201/0191Dielectric layers wherein the thickness of the dielectric plays an important role
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/06Thermal details
    • H05K2201/068Thermal details wherein the coefficient of thermal expansion is important
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09009Substrate related
    • H05K2201/09036Recesses or grooves in insulating substrate
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/06Lamination
    • H05K2203/061Lamination of previously made multilayered subassemblies
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/0011Working of insulating substrates or insulating layers
    • H05K3/0044Mechanical working of the substrate, e.g. drilling or punching
    • H05K3/0052Depaneling, i.e. dividing a panel into circuit boards; Working of the edges of circuit boards
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4688Composite multilayer circuits, i.e. comprising insulating layers having different properties

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Structure Of Printed Boards (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)

Abstract

本申请适用于电路板技术领域,提供了一种不对称板,该不对称板包括第一母板、第二母板,以及夹置于第一母板和第二母板内的第二半固化片,不对称板上单元与单元之间的连接位内、第二母板的表面上设有向第一母板侧延伸的控深槽,控深槽能够为第二母板的膨胀让出空间,减少单元的应力,降低第二母板的翘曲;且,当不对称板第一方向/第二方向上控深槽的数量小于3个时,各连接位内控深槽深度相等;当不对称板第一方向/第二方向上控深槽的数量大于或等于3个时,各连接位内控深槽的深度由不对称板的中心至边缘依次增大,不对称板的边缘的控深槽深度更大,因而对翘曲的改善作用更加明显,从而,不对称板边缘的翘曲程度较低。

Description

不对称板
技术领域
本申请涉及电路板技术领域,特别涉及一种不对称板。
背景技术
随着PCB(Printed Circuit Board,印制电路板,又称印刷线路板)技术的不断发展,出现了由不同材料混压和/或不对称叠构形成的不对称板。例如,由高频芯板配合FR4芯板压合而成的不对称板,其通常应用于雷达板的设计中,外层的高频芯板可以保证高的信号传输效率以及低的损耗。
此类型的不对称存在的问题是,高频芯板通常包含PTFE(polytetrafluoroethylene,聚四氟乙烯)材料,PTFE的热膨胀系数较大,且产品是以拼板交货,单元与单元之间存在连接位;PCB板在装配期间需要通过回流焊的方式进行焊接,焊接过程中温度可达到260℃。该混压不对称叠构结构中高频芯板本身在热压合后容易出现翘曲,进一步在装配期间受到热应力作用而导致翘曲更加严重,通常地,拼板上从中心至边缘的翘曲逐渐严重,相应地,位于边缘的单元的翘曲相对更严重。最终,因整个不对称板的翘曲会导致PCB板装配后出现虚焊、脱焊现象,尤其是位于边缘的单元,严重影响产品装配效果及产品的性能。
实用新型内容
本申请实施例的目的在于提供一种不对称板,旨在解决现有的不对称板边缘翘曲严重的技术问题。
本申请实施例是这样实现的,一种不对称板,包括:
第一母板,所述第一母板包括至少两个第一铜层,以及夹置于相邻两个所述第一铜层之间的第一绝缘层;
第二母板,所述第二母板包括至少两个第二铜层,以及夹置于相邻两个所述第二铜层之间的第二绝缘层;其中,所述第二绝缘层的材料的热膨胀系数大于所述第一绝缘层的材料的热膨胀系数;
设置于所述第一母板和所述第二母板之间的半固化片;
其中,所述不对称板上设有多个单元,相邻所述单元之间设有连接区域,所述连接区域内设有连接位,所述连接位上设有由所述第二母板的表面向所述第一母板方向延伸的控深槽;
所述单元按照相互垂直的第一方向和第二方向排列为至少一行和至少一列;设,位于同一行的所述连接区域内的所述控深槽的数量为n,位于同一列的所述连接区域内的所述控深槽的数量为m;n和m均为大于或等于0的整数;
当n<3时,所述控深槽的深度相等;当n≥3时,所述控深槽的深度由所述不对称板的中心至边缘依次增大;当m<3时,所述控深槽的深度相等;当m≥3时,所述控深槽的深度由所述不对称板的中心至边缘依次增大。
在一个实施例中,所述控深槽的底壁的最高位为与所述半固化片的朝向所述第二母板的一侧表面平齐;所述控深槽的底壁的最低位为与所述半固化片的朝向所述第一母板的一侧表面平齐。
在一个实施例中,所述控深槽具有深度最小值Hmin和深度最大值Hmax;Hmin=H1-H4+ΔX,Hmax=H1-H4+H3-ΔX;或者,所述第二母板的表面上设有阻焊层,Hmin=H1-H4+L’+ΔX,Hmax=H1-H4+H3+L’-ΔX;其中,所述H1为所述第二母板的厚度,所述H3为所述半固化片的厚度,所述H4为所述第二铜层的厚度,所述ΔX为形成所述控深槽时所使用的机械控深锣机的精度公差;所述L’为所述阻焊层的厚度。
在一个实施例中,所述控深槽的纵截面呈矩形或V形。
在一个实施例中,所述第二母板为双层板;所述控深槽具有深度最小值Hmin和深度最大值Hmax;Hmin=H1-H4+ΔX,Hmax=H1-H4+H3;或者,所述第二母板的表面上设有阻焊层,Hmin=H1-H4+L’+ΔX,Hmax=H1-H4+H3+L’;其中,所述H1为所述第二母板的厚度,所述H3为所述半固化片的厚度,所述H4为所述第二铜层的厚度,所述ΔX为形成所述控深槽时所使用的镭射控深锣机的精度公差;所述L’为所述阻焊层的厚度。
在一个实施例中,当n<3时,所述控深槽的深度为大于或等于Hmin且小于或等于Hmax;和/或,当m<3时,所述控深槽的深度为大于或等于Hmin且小于或等于Hmax。
在一个实施例中,当n≥3时,位于最边缘的所述控深槽的深度为Hmax,位于中心的所述控深槽的深度为Hmin;和/或,当m≥3时,位于最边缘的所述控深槽的深度为Hmax,位于中心的所述控深槽的深度为Hmin。
在一个实施例中,当n≥3时,由所述不对称板的中心至任意一侧边缘,所述控深槽的深度为等差数列;和/或,当m≥3时,由所述不对称板的中心至任意一侧边缘,所述控深槽的深度为等差数列。
在一个实施例中,当n≥3时,第p个所述控深槽的深度等于第n+1-p个所述控深槽的深度,其中,p为小于或等于n的正整数;和/或,第q个所述控深槽的深度等于第n+1-q个所述控深槽的深度,其中,q为小于或等于m的正整数。
在一个实施例中,相邻两个所述单元之间通过一个或多个所述连接位相连,每一所述连接位内设有一个或多个所述控深槽。
本申请实施例提供的不对称板的有益效果在于:
本申请实施例提供的不对称板,包括第一母板、第二母板,以及夹置于第一母板和第二母板内的第二半固化片,不对称板上单元与单元之间的连接位内、第二母板的表面上设有向第一母板侧延伸的控深槽,控深槽能够为第二母板的膨胀让出空间,减少单元的应力,降低第二母板的翘曲,并且,当不对称板的第一方向/第二方向上控深槽的数量小于3个时,控深槽的深度相等;当不对称板的第一方向/第二方向上控深槽的数量大于或等于3个时,各连接位内的控深槽的深度由不对称板的中心至边缘依次增大,不对称板的边缘的控深槽深度更大,因而对翘曲的改善作用更加明显,从而,不对称板边缘的翘曲程度较低,最终使得整个不对称板的平整度在合格范围内。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是不对称板的层叠示意图;
图2是不对称板于第二母板侧的平面示意图;
图3是本申请实施例提供的不对称板中第一母板的平面示意图,其中,是在第二次热压合前;
图4是图3中T处的放大图;
图5至图7分别是控深槽的三种结构示意图;
图8是不对称板的翘曲示意图;
图9和图10分别是控深槽的两种分布示意图。
图中标记的含义为:
1-第一母板,11-第一铜层,12-第一绝缘层,13-第一半固化片,15-阻焊层;14-第二半固化片;
2-第二母板,21-第二铜层,22-第二绝缘层,211-铺铜区;
30-连接区域,31-连接位;
4-不对称板,41-单元,410-单元成型边,42-板边;
50-控深槽。
具体实施方式
为了使本申请的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本申请进行进一步详细说明。应当理解,此处所描述的具体实施例仅用以解释本申请,并不用于限定本申请。
需说明的是,当部件被称为“固定于”或“设置于”另一个部件,它可以直接或者间接在该另一个部件上。当一个部件被称为是“连接于”另一个部件,它可以是直接或者间接连接至该另一个部件上。术语“上”、“下”、“左”、“右”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本专利的限制。术语“第一”、“第二”仅用于便于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明技术特征的数量。“多个”的含义是两个或两个以上,除非另有明确具体的限定。
为了说明本申请所述的技术方案,以下结合具体附图及实施例进行详细说明。
请参阅图1,本申请实施例首先提供一种不对称板4,其包括第一母板1、第二母板2、夹置于第一母板1和第二母板2之间的至少一张第二半固化片14;第一母板1包括至少两个第一铜层11以及夹置于相邻两个第一铜层11之间的第一绝缘层12,第二母板2包括至少两个第二铜层21以及夹置于相邻两个第二铜层21之间的第二绝缘层22。
其中,第一绝缘层12和第二绝缘层22的材料不同,因而热膨胀系数不同。在本实施例中,第二绝缘层22的材料的热膨胀系数大于第一绝缘层12的材料的膨胀系数。
每一不对称板4包括多个单元41(图2和图3中PCS1~PCS4组成一个不对称板4);如图4、图5至图7所示,单元41与单元41之间设有连接区域30,连接区域30内设有连接位31,单元41与单元41之间即通过连接位31相互连接,请结合参阅图5至图7。可以理解,连接区域30为在制作过程中为便于制作而设置于单元41外周的额外区域。每一单元41为一个不对称电路板单元。
请参阅图5至图7,在连接位31内,第二母板2的表面上设有朝向第一母板1方向延伸的控深槽50;
请参阅图9和图10,每一不对称板4内的单元41按照相互垂直的第一方向(如行方向)和第二方向(如列方向)排列,呈至少一行和至少一列,连接区域30呈至少一行和/或至少一列排列,设位于同一行的连接区域30内的控深槽50的数量为n,位于同一列的连接区域30内的控深槽50的数量为m;当n<3时,控深槽50的深度相等,当n≥3时,控深槽50的深度由不对称板4的中心至边缘依次增大;当m<3时,控深槽50的深度相等,当m≥3时,控深槽50的深度由不对称板4的中心至边缘依次增大。
具体地,请结合参阅图1和图8,在不对称板中,一方面,由于第一母板1中的第一绝缘层12和第二母板2中的第二绝缘层22的材料不同,二者在热膨胀系数上具有差异,受热后容易往热膨胀系数大的一侧翘曲;另一方面,第一母板1的厚度和第二母板2的厚度还可能因层数(指铜层的层数)不同等而不同,这会使得翘曲进一步加剧。
通常地,不对称板4在第一母板1和第二母板2热压合后朝向第二母板2一侧翘曲,且边缘的翘曲程度大于中心的翘曲程度。因此,本申请中控深槽50的深度由边缘至中心递减是基于翘曲程度而定,翘曲大的位置控深槽50的深度大。可以理解的是,如若在特殊情况下不对称板4发生了边缘翘曲小于中心翘曲的情况,则控深槽50的深度按照翘曲变化趋势而变化。
本申请实施例提供的不对称板,其包括相互压合的第一母板1和第二母板2,第二母板2的表面上于单元41与单元41之间的连接位31内设有朝向第一母板1方向延伸的控深槽50,控深槽50能够为第二母板2在后续制作过程如贴装过程中的涨缩让出空间,减少单元41在第二母板2一侧的应力,降低第二母板2的翘曲,并且,当不对称板4的第一方向/第二方向上控深槽50小于3个时,各控深槽50的深度相等;当不对称板4的第一方向/第二方向上控深槽50的数量大于或等于3个时,各控深槽50的深度由不对称板4的中心至边缘依次增大,不对称板4的边缘的控深槽50深度更大,因而对翘曲的改善作用更加明显,从而,不对称板4边缘的翘曲程度较低,该不对称板4的平整度在合格范围内,并且,还能够保证不对称板4内连接位31的刚性,使各单元41在贴装前不易折断。
每一连接区域30可设有一个连接位31。当然,根据具体需要,如单元41的边长尺寸较大时,每一连接区域30内设有多个连接位31也是可以的。每一连接位31内可选设置一个控深槽50,同样地,每一连接位31内设置多个控深槽50也是可以的。请结合参阅图9和图10所示,每一连接区域30内形成3个控深槽50,其中,为清楚表示,图9和图10中省略每一连接区域30内的3个连接位31的标示。
在一个实施例中,第一母板1可为双层板、4层板、6层板等。第二母板2也可以为双层板、4层板等。如图1所示,在本实施中,该第二母板2为双层板。
在一个可选实施例中,该第二母板2为高频芯板,其第二绝缘层22为PTFE材料。第一母板1可为FR4芯板,其第一绝缘层12材料为环氧树脂。当然,不限于此,根据具体需要,第二母板2可以为其他类型板,第二绝缘层22可以为其他材料,此处仅为示例。
以下,以第二母板2为双层板、第一母板1为4层板为例进行说明,如图1所示。则,该不对称板上每一个单元41即为6层不对称电路板。
如图1所示,由第二母板2一侧开始,将各铜层标记为L1层、L2层……L6层。本实施例中,L1层为第二母板2的远离第一母板1一侧的第二铜层21,L2层为第二母板2的靠近第一母板1的第二铜层21,L3层至L6层为第一母板的第一铜层11,其中L6层为第一母板1的远离第二母板2一侧的外层的第一铜层11。L1层和L6层分别为保护层。
在此,简述制作第一母板1的步骤如下:
开料:将整张大的覆铜板按设计要求裁成需要的工作板,将裁切好的工作板过隧道炉,减少板内应力;工作板包括绝缘层和两侧的铜层;
工作板内层图形的转移:在工作板的至少一侧的铜层上涂覆一层光敏聚合物,采用曝光机(如4CCD对位镜头半自动)对其进行照射,将第一母板1所需的内层图形转移至光敏聚合物上;
显影:将覆有光敏聚合物的工作板置入显影液中,没有发生聚合反应的光敏聚合物被显影掉,而发生聚合反应的光敏聚合物则不会显影(以负型光敏聚合物为例),工作板的铜层上不需要保留的铜材料暴露出;
蚀刻:通过蚀刻液,将暴露出的铜材料蚀刻掉,有光敏聚合物保护的铜材料则保留下来,得到所需的内层图形;
退膜:通过退膜液把铜层上的光敏聚合物退掉,得到第一子板;第一子板两侧的铜层分别为第一铜层11,第一铜层11之间为第一绝缘层12;
光学检查:对做好的第一子板进行光学检查,确认品质;
冲孔,采用冲孔机在第一子板上冲出多个定位孔(如,8个定位孔,包括4个熔合定位孔和4个铆和定位孔);
棕化:通过棕化液对第一子板的相对两侧的第一铜层11进行棕化,以粗化铜导体的表面;
第一次热压合(对应地,前述所提及的第一母板1与第二母板2之间的热压合则对应为第二次热压合):按照客户叠构需求在棕化后的第一子板两侧叠合半固化片(这里定义为第一半固化片13,如图1、图5至图7所示),并在该第一半固化片13上下各放置一张铜箔,然后在高温环境进行热压合。可选地,第一母板1也可以按照客户叠构需求,直接使用多张第一子板11叠合至少一张第一半固化13片并热压合形成指定层数的第一母板1。
第一次热压合后处理工序:包括打靶、锣边、钻孔、沉铜、板电、线路制作、全自动光学检查等。
其中,在该第一母板1中,内层铜层(L3层至L5层)的连接区域30上设有铺铜区211。也即,除最远离第二母板2的一个第一铜层11(L6层)外,于其他第一铜层11(L3层至L5层)上的连接区域30中设有铺铜区211,如图3和图4所示。
对应地,在上述的工作板内层图形的转移的步骤中,所得到的内层图形为,在第一子板的第一铜层11上,对应单元41与单元41之间的连接区域30内形成铺铜区211。在上述线路制作的步骤中,在其中一个铜箔上,对应单元41与单元41之间的连接区域30的区域内形成铺铜区211,该铜箔作为L3层,另一个外层的第二铜层21上制作工具孔等对应的板边图形,该铜箔作为L6层。
可选地,如图3和图4所示,对应单元41与单元41之间的铺铜区211为间隔设置,铺铜区211的设置能够提高第一母板1的强度,进而减少第一子板和第一母板1的翘曲。
如图3和图4所示,第二母板2的内层铜层上的连接区域30内,铺铜区211与单元成型边410之间的距离为B,B≥0.2mm。这样设置的目的在于,因后续第二次热压合步骤中存在对位误差且对后续需要对不对称板4的多个单元41进行分板锣板,锣机存在精度公差,铺铜区211与单元成型边410之间的距离大于或等于0.2mm能够避免分板后单元41的边缘露出内层的铜;由于单元41与单元41之间的连接区域30为部分去除,剩余的则为连接位31,如图4所示,后续单元41与单元41之间进行分板时,锣板位可以与部分铺铜区211相对应。因此,为了避免不对称板4内单元41与单元41之间在分板后露出内层铜层,相邻两个铺铜区211之间的距离为C,C≥0.2mm。
简述第二母板2的步骤如下:
开料:将整张大的覆铜板按设计要求裁成需要的工作板,将裁切好的工作板过隧道炉,减少板内应力;
工作板内层图形的转移:在工作板的两侧的铜层上分别涂覆一层光敏聚合物,采用曝光机(如4CCD对位镜头半自动)对其进行照射,将第二母板2所需的内层图形转移至光敏聚合物上;
显影:将覆有光敏聚合物的工作板置入显影液中,没有发生聚合反应的光敏聚合物被显影掉,而发生聚合反应的光敏聚合物则不会显影(以负型光敏聚合物为例),工作板的两侧铜层上不需要保留的铜材料暴露出;
蚀刻:通过蚀刻液,将暴露出的铜材料蚀刻掉,有光敏聚合物保护的铜材料则保留下来,得到至少一侧铜层上所需的图形;
退膜:通过退膜液把铜层上的光敏聚合物退掉,得到第二子板;第二子板两侧的铜层为第二铜层21,第二铜层21之间为第二绝缘层22;
针对该双层板的第二母板2,在该内层图形的制作步骤中,其中一个第二铜层21(L1层)上仅制作后续所需要的工具孔等对应的板边图形,而另一个第二铜层21(L2层)作为内层铜层并按照上述步骤正常制作内层线路图形。至此,所得到的内层线路图形是,作为内层铜层的第二铜层21(L2层)上的单元41的内层线路图形,以及作为外层铜层的第二铜层21(L1层)上的工具孔等板边图形。
光学检查:对做好的第二子板进行光学检查,确认品质;
冲孔,采用冲孔机在第二子板上冲出多个定位孔。
棕化:通过棕化液对第二子板的表面进行棕化,以粗化铜导体的表面。
然后,第一母板1和第二母板2通过至少一张第二半固化片14层叠在一起,并进行第二次热压合。
第二次热压合后还需要包括钻孔、沉铜、板电加厚、外层线路制作、全自动光学检查等。特别地,经该外层线路制作后,L1层上仅保留对应单元41的线路图形,第二母板2的L1层和L2层的连接位31上均无铜。
在一个实施例中,不对称板4的两侧还具有阻焊层15,阻焊层15能够将L1层和L6层上需要焊接电子元器件的位置暴露,而将其它区域进行保护。
控深槽50设置为在厚度方向上贯穿第二母板2但不到达第一母板1上的最靠近第二母板2一侧的铜层(L3层)。也即,控深槽50为由第二母板2在厚度上完全被去除,且第一母板1完全保留而得到,从而,第二母板2的由热膨胀带来的翘曲变形能够得到最大程度的改善,而第一母板1的翘曲变形得到最小程度的改善(仅就此控深槽50的作用而言),最终使得二者的翘曲变形能够大体接近,所得到的不对称板4整体上不发生明显的翘曲甚至不发生翘曲。对应地,控深槽50的深度具有最大值Hmax,此时,控深槽50的底壁与L3层的朝向L2层的表面平齐,也即与第二半固化片14的朝向L3层的表面平齐,以及具有最小值Hmin,此时,控深槽50的底壁与L2层的朝向L3层的表面平齐,也即与第二半固化片14的朝向L2层的表面平齐。
在此基础上,第一母板1与第二母板2之间的第二半固化片14被控深槽50在厚度方向完全贯穿时其翘曲变形被最大程度地改善,从而,能够进一步避免引起第一母板1的第二母板2之间翘曲变形的不平衡性。因此,控深槽50的深度越大,对第一母板1与第二母板2之间翘曲变形的平衡作用更大,如此,行方向上和列方向上位于边缘的控深槽50的深度更大则能够明显地改善不对称板4的边缘翘曲严重的问题。
根据形成于该控深槽50的方式的不同,Hmax和Hmin不同。
在一个实施例中,控深槽50可采用一种机械控深的方式实现,具体工作方式为刀具旋转铣削方式,具体是呈柱状的多刃刀具围绕垂直于不对称大板的表面的直线高速旋转后,沿着控深槽50的深度方向行进而将不需要的材料铣除,进一步沿着不对称大板的表面行进可以得到所需要的控深槽50的图形。如图5所示,在该实施例中,控深槽50的纵截面呈矩形,控深槽50的内侧壁与底壁垂直。
在该方式中,控深槽50的深度最小值Hmin=H1-H4+L’+ΔX,控深槽50的深度最大值Hmax=H1-H4+H3+L’-ΔX;其中,H1为第二母板2的厚度,可以理解,指各第二铜层21和第二绝缘层22的厚度之和,H3为第二半固化片14(第二次热压合后)的厚度,H4为第二母板2的外层的第二铜层21(L1层)的厚度,ΔX为该铣削控深锣机的精度公差;L’为第二母板2表面的阻焊层15的厚度。
以上述的六层板为例,H1为0.186mm,L1的厚度H4为0.018mm,L’为0.03mm,H3为0.08mm,ΔX为0.05mm,则,Hmin为0.223mm,Hmax为0.278mm。
可以理解的是,若不对称板4上没有阻焊层15,或者说在形成该控深槽50时尚未形成阻焊层15,则控深槽50的深度不需要考虑阻焊层15的厚度,控深槽50的深度最小值Hmin=H1-H4+ΔX,控深槽50的深度最大值Hmax=H1-H4+H3-ΔX。
在一个实施例中,控深槽50可采用另一种机械控深的方式实现,即采用V-cut控深锣机进行V-cut控深锣来实现,其具体工作方式为V型刀切割方式,具体是多个呈V型的刀具沿着不对称板4的表面行进并将不需要的材料割除。V型刀可以沿平行于不对称大板表面的直线前进,也可以围绕平行于不对称大板表面的直线旋转后划过不对称大板的表面。如图6所示,该方式所得到的控深槽50的纵截面倒锥形(V形),控深槽50的底部尺寸较上部尺寸小。
在该方式中,控深槽50的深度最小值Hmin=H1-H4+L’+ΔX’,控深槽50的深度最大值Hmax=H1-H4+H3+L’-ΔX’;其中,H1为第二母板2的厚度,H3为第二半固化片14(第二次热压合后)的厚度,H4为第二母板2的外层的第二铜层21(L1层)的厚度,ΔX’为该机械控深锣机的精度公差;L’为第二母板2表面的阻焊层15的厚度。
以上述的六层板为例,H1为0.186mm,L1的厚度H4为0.018mm,L’为0.03mm,H3为0.08mm,ΔX’为0.025mm,则,Hmin为0.223mm,Hmax为0.253mm。
可以理解的是,若不对称板4上没有阻焊层15,或者说在形成该控深槽50时尚未形成阻焊层15,则控深槽50的深度不需要考虑阻焊层15的厚度,控深槽50的深度最小值Hmin=H1-H4+ΔX’,控深槽50的深度最大值Hmax=H1-H4+H3-ΔX’。
在一个实施例中,控深槽50还可以采用镭射方式实现。与上述两种机械制作方式的不同之处在于,镭射机在一定的参数条件下,所发射的激光只能烧蚀去除非金属介质层而不会损伤铜层。因此,Hmax无需考虑镭射机的精度公差,并且,只有当第二母板2为双层板时,可用该镭射方式完全去除连接位31内第二母板2的部分,因为在形成该控深槽50之前,L1层和L2层上连接位31均无铜。如图7所示,该种方式下所形成的控深槽50的上端尺寸大于下端尺寸,大体呈倒梯形。
在该方式中,控深槽50的深度最小值Hmin=H1-H4+L’+ΔX”,控深槽50的深度最大值Hmax=H1-H4+H3+L’;其中,H1为第二母板2的厚度,H3为第二半固化片14(压合后)的厚度,H4为第二铜层21的厚度,ΔX”为镭射机的精度公差;L’为第二子板表面的阻焊层15的厚度。
以上述的六层板为例,H1为0.186mm,H4为0.018mm,L’为0.03mm,H3为0.08mm,ΔX”为0.025mm,则,Hmin为0.223mm,Hmax为0.278mm。
可以理解的是,若不对称板4上没有阻焊层15,或者说在形成该控深槽50时尚未形成阻焊层15,则控深槽50的深度不需要考虑阻焊层15的厚度,控深槽50的深度最小值Hmin=H1-H4+ΔX”,控深槽50的深度最大值Hmax=H1-H4+H3。
在一个实施例中,如图5至图7所示,控深槽50的槽边单边超出第一母板1上内层铜层的连接位31内铺铜区211的距离为D,0.075mm≤D。这样设置的目的在于,在不对称板4上多个单元41之间进行分板锣板时可以避免露出第二母板2上的内层铜。
在一个实施例中,如图5至图7所示,控深槽50的边缘(V形和倒梯形的控深槽50则指其上端的边缘)与单元41的单元成型边410之间的距离为E,0.075mm≤E。由于形成该控深槽50时控深锣机与不对称板4存在对位偏差,这样设置可以避免控深槽50的内壁影响到单元41,尤其是对于呈矩形的控深槽50。
当n小于3、m小于3时,控深槽50的深度可以选择Hmin至Hmax的闭区间的任意值,如为最大值,或为最小值,或者是其他值。为了保证控深槽50释放应力的效果,应尽可能加大控深槽50的深度。因此,虽然在行方向或列方向上控深槽50的数量只有1个或2个,但也可以取控深槽50的深度最大值。
在一个实施例中,当n≥3时,由不对称板4的中心至任意一侧边缘,相邻两个控深槽50的深度之差可为等值,也可以为不等值。当m≥3时,由不对称板4的中心至任意一侧边缘,相邻两个控深槽50的深度之差可为等值,也可以为不等值。
在一个实施例中,当n≥3且n为偶数时,在第一方向上,第1个控深槽50至第n/2个控深槽50的深度呈递减的等差数列;第n/2+1个控深槽50至第n个控深槽50的深度呈递增的等差数列。当m≥3且m为偶数时,在第一方向上,第1个控深槽50至第m/2个控深槽50的深度呈递减的等差数列;第m/2+1个控深槽50至第m个控深槽50的深度呈递增的等差数列。
在一个实施例中,当n≥3且n为奇数时,在第一方向上,第1个控深槽50至第(n+1)/2个控深槽50的深度呈递减的等差数列;第(n+1)/2个控深槽50至第n个控深槽50的深度呈递增的等差数列。当m≥3且m为奇数时,在第一方向上,第1个控深槽50至第(m+1)/2个控深槽50的深度呈递减的等差数列;第(m+1)/2个控深槽50至第m个控深槽50的深度呈递增的等差数列。
在一个实施例中,第p个控深槽50的深度等于第n+1-p个控深槽50的深度,其中,p≤n。第q个控深槽50的深度等于第n+1-q个控深槽50的深度,其中,q≤n。这样设置的目的是,从不对称板4的中心至相对的两侧边缘,控深槽50和控深槽50的深度都是对称的,这有利于保证不对称板4上关于中心对称的各处的翘曲一致。
在本申请的一个实施例中,拼版4内设有2×1个单元41,行方向上没有连接区域30,连接区域30为一列。若该列连接区域30内设有5个控深槽50,则位于中心的(第3个)控深槽50的深度最小,可为Hmin,位于两侧边缘的(第1个和第5个)控深槽50的深度最大,可为Hmax,第2个和第4个控深槽50的深度介于Hmin和Hmax之间。
以下,以每一连接区域30内设有一个连接位31,以及每一连接位31内设置一个控深槽50为例进行举例说明。
在本申请的一个实施例中,拼板4内设有2×2个单元41,连接区域30呈一行和一列排列,且该行连接区域30内控深槽50的数量为2个,该列连接区域30内控深槽50的数量为2个。则,在行方向上,两个控深槽50的深度相等,且可以选择Hmin至Hmax的闭区间的任意值,如为最大值,或为最小值,或者是其他值;在列方向上,两个控深槽50的深度相等,且可以选择Hmin至Hmax的闭区间的任意值,如为最大值,或为最小值,或者是其他值。
在本申请的一个实施例中,拼板4内设有3×3个单元41,连接区域30呈两行和两列排列,且每一行连接区域30内控深槽50的数量为3个,该每一列连接区域30内控深槽50的数量为3个。则,任一行上,位于中间的控深槽50的深度小于其两侧的两个控深槽50的深度,其中,位于中间的控深槽50的深度可为Hmin,位于两侧的两个控深槽50的深度可为Hmax。任一列上同理。
在本申请一个实施例中,拼板4内设有6×2个单元41,连接区域30呈一行和五列排列,且该一行连接区域30内控深槽50的数量为6个,每一列连接区域30内控深槽50的数量为2个。
则,在行方向上,位于中间的两个(第3个和第4个)控深槽50至两侧的控深槽50的深度依次增加,其中,位于中间的两个(第3个和第4个)控深槽50的深度为Hmin,位于最外侧的两个(第1个和第6个)控深槽50的深度可为Hmax,第2个和第5个控深槽50的深度介于Hmin和Hmax之间。
每一列内两个控深槽50的深度相同,可为Hmin,或为Hmax,也可以为介于Hmin和Hmax之间的任意值。进一步地,不同列内控深槽50的深度可以相同,也可以不同,如,不同列内控深槽50也按照从中心至边缘依次增加的方式设置,第3列中两个控深槽50的深度最小,为Hmin,第1列和第5列中两个控深槽50的深度最大,为Hmax,而第2列和第4列中的两个控深槽50的深度则介于Hmin和Hmax之间。
在本申请一个实施例中,拼板4内设有9×3个单元41,连接区域30呈两行和八列排列,且每一行连接区域30内控深槽50的数量为9个,每一列连接区域30内控深槽50的数量为3个。
则,每一行内,第1个控深槽50至第5个控深槽50的深度依次减小,第5个控深槽50的深度至第9个控深槽50的深度依次增加。其中,第5个的控深槽50的深度可为Hmin,第1个和第9个控深槽50的深度可为Hmax,其他控深槽50的深度介于Hmin和Hmax之间。
进一步地,不同行内位于同一列的两个控深槽50的深度可以相等。例如,分别位于两行内的第1个控深槽50的深度可以相等,分别位于两行内第2个控深槽50的深度可以相等,……,第9个控深槽50的深度可以相等。
每一列内,位于中心的(第2个)控深槽50最小,例如可为Hmin,位于两侧的两个(第1个和第3个)控深槽50的深度最大,例如可为Hmax。
以下,以每一连接区域30内设有3个连接位31,以及每一连接位31内设置一个控深槽50为例进行举例说明。
如图9所示,在本申请一个实施例中,拼板4内设有6×2个单元41,连接区域30呈一行和五列排列,且该一行连接区域30内控深槽50的数量为18个,每一列连接区域30内控深槽50的数量为6个。
则,在行方向上,位于中间的两个(第9个和第10个)控深槽50至两侧的控深槽50的深度依次增加,其中,位于中间的两个(第9个和第10个)控深槽50的深度为Hmin,位于最外侧的两个(第1个和第18个)控深槽50的深度可为Hmax,其他控深槽50的深度介于Hmin和Hmax之间。
在每一列内,位于中间的两个(第3个和第4个)控深槽50至两侧的控深槽50的深度依次增加,其中,位于中间的两个(第3个和第4个)控深槽50的深度为Hmin,位于最外侧的两个(第1个和第6个)控深槽50的深度可为Hmax,其他控深槽50的深度介于Hmin和Hmax之间。
如图10所示,在本申请一个实施例中,拼板4内设有9×3个单元41,连接区域30呈两行和八列排列,且每一行连接区域30内控深槽50的数量为27个,每一列连接区域30内控深槽50的数量为9个。
则,每一行内,第1个控深槽50至第14个控深槽50的深度依次减小,第14个控深槽50的深度至第27个控深槽50的深度依次增加。其中,第14个的控深槽50的深度可为Hmin,第1个和第27个控深槽50的深度可为Hmax,其他控深槽50的深度介于Hmin和Hmax之间。
进一步地,不同行内位于同一列的两个控深槽50的深度可以相等。例如,分别位于两行内的第1个控深槽50的深度可以相等,分别位于两行内第2个控深槽50的深度可以相等,……,第27个控深槽50的深度可以相等。
每一列内,第1个控深槽50至第5个控深槽50的深度依次减小,第5个控深槽50的深度至第9个控深槽50的深度依次增加。其中,第5个的控深槽50的深度可为Hmin,第1个和第9个控深槽50的深度可为Hmax,其他控深槽50的深度介于Hmin和Hmax之间。
以上所述仅为本申请的较佳实施例而已,并不用以限制本申请,凡在本申请的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本申请的保护范围之内。

Claims (10)

1.不对称板,其特征在于,包括:
第一母板,所述第一母板包括至少两个第一铜层,以及夹置于相邻两个所述第一铜层之间的第一绝缘层;
第二母板,所述第二母板包括至少两个第二铜层,以及夹置于相邻两个所述第二铜层之间的第二绝缘层;其中,所述第二绝缘层的材料的热膨胀系数大于所述第一绝缘层的材料的热膨胀系数;
设置于所述第一母板和所述第二母板之间的半固化片;
其中,所述不对称板上设有多个单元,相邻所述单元之间设有连接区域,所述连接区域内设有连接位,所述连接位上设有由所述第二母板的表面向所述第一母板方向延伸的控深槽;
所述单元按照相互垂直的第一方向和第二方向排列为至少一行和至少一列;位于同一行的所述连接区域内的所述控深槽的数量为n,位于同一列的所述连接区域内的所述控深槽的数量为m;n和m均为大于或等于0的整数;
当n<3时,所述控深槽的深度相等;当n≥3时,所述控深槽的深度由所述不对称板的中心至边缘依次增大;当m<3时,所述控深槽的深度相等;当m≥3时,所述控深槽的深度由所述不对称板的中心至边缘依次增大。
2.如权利要求1所述的不对称板,其特征在于,所述控深槽的底壁的最高位为与所述半固化片的朝向所述第二母板的一侧表面平齐;所述控深槽的底壁的最低位为与所述半固化片的朝向所述第一母板的一侧表面平齐。
3.如权利要求2所述的不对称板,其特征在于,所述控深槽具有深度最小值Hmin和深度最大值Hmax;Hmin=H1-H4+ΔX,Hmax=H1-H4+H3-ΔX;或者,所述第二母板的表面上设有阻焊层,Hmin=H1-H4+L’+ΔX,Hmax=H1-H4+H3+L’-ΔX;其中,所述H1为所述第二母板的厚度,所述H3为所述半固化片的厚度,所述H4为所述第二铜层的厚度,所述ΔX为形成所述控深槽时所使用的机械控深锣机的精度公差;所述L’为所述阻焊层的厚度。
4.如权利要求3所述的不对称板,其特征在于,所述控深槽的纵截面呈矩形或V形。
5.如权利要求2所述的不对称板,其特征在于,所述第二母板为双层板;所述控深槽具有深度最小值Hmin和深度最大值Hmax;Hmin=H1-H4+ΔX,Hmax=H1-H4+H3;或者,所述第二母板的表面上设有阻焊层,Hmin=H1-H4+L’+ΔX,Hmax=H1-H4+H3+L’;其中,所述H1为所述第二母板的厚度,所述H3为所述半固化片的厚度,所述H4为所述第二铜层的厚度,所述ΔX为形成所述控深槽时所使用的镭射控深锣机的精度公差;所述L’为所述阻焊层的厚度。
6.如权利要求3至5中任一项所述的不对称板,其特征在于,当n<3时,所述控深槽的深度为大于或等于Hmin且小于或等于Hmax;和/或,当m<3时,所述控深槽的深度为大于或等于Hmin且小于或等于Hmax。
7.如权利要求3至5中任一项所述的不对称板,其特征在于,当n≥3时,位于最边缘的所述控深槽的深度为Hmax,位于中心的所述控深槽的深度为Hmin;和/或,当m≥3时,位于最边缘的所述控深槽的深度为Hmax,位于中心的所述控深槽的深度为Hmin。
8.如权利要求1至5中任一项所述的不对称板,其特征在于,当n≥3时,由所述不对称板的中心至任意一侧边缘,所述控深槽的深度为等差数列;和/或,当m≥3时,由所述不对称板的中心至任意一侧边缘,所述控深槽的深度为等差数列。
9.如权利要求1至5中任一项所述的不对称板,其特征在于,当n≥3时,第p个所述控深槽的深度等于第n+1-p个所述控深槽的深度,其中,p为小于或等于n的正整数;和/或,第q个所述控深槽的深度等于第n+1-q个所述控深槽的深度,其中,q为小于或等于m的正整数。
10.如权利要求1至5中任一项所述的不对称板,其特征在于,相邻两个所述单元之间通过一个或多个所述连接位相连,每一所述连接位内设有一个或多个所述控深槽。
CN202121171453.2U 2021-05-27 2021-05-27 不对称板 Active CN215420892U (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202121171453.2U CN215420892U (zh) 2021-05-27 2021-05-27 不对称板
EP22175705.7A EP4096368A1 (en) 2021-05-27 2022-05-27 Asymmetric board
US17/826,501 US11711890B2 (en) 2021-05-27 2022-05-27 Asymmetric board

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202121171453.2U CN215420892U (zh) 2021-05-27 2021-05-27 不对称板

Publications (1)

Publication Number Publication Date
CN215420892U true CN215420892U (zh) 2022-01-04

Family

ID=79677596

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202121171453.2U Active CN215420892U (zh) 2021-05-27 2021-05-27 不对称板

Country Status (3)

Country Link
US (1) US11711890B2 (zh)
EP (1) EP4096368A1 (zh)
CN (1) CN215420892U (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN117320322B (zh) * 2023-11-30 2024-04-05 圆周率半导体(南通)有限公司 一种分步成型提升多层有机基板平整度的加工方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010034174A (ja) * 2008-07-28 2010-02-12 Dainippon Printing Co Ltd 配線板の製造方法、多面付け配線板素材
KR20120096345A (ko) * 2011-02-22 2012-08-30 삼성테크윈 주식회사 인쇄회로기판의 휨 제어방법
US9184041B2 (en) 2013-06-25 2015-11-10 Taiwan Semiconductor Manufacturing Co., Ltd. Integrated circuit with backside structures to reduce substrate warp
KR20170006944A (ko) * 2015-07-10 2017-01-18 삼성전자주식회사 다중 피치의 복수개의 단위 기판 영역들을 포함하는 기판 구조체
CN111511129B (zh) * 2020-04-15 2021-06-04 深圳市景旺电子股份有限公司 一种不对称板的制作方法

Also Published As

Publication number Publication date
US20220386455A1 (en) 2022-12-01
US11711890B2 (en) 2023-07-25
EP4096368A1 (en) 2022-11-30

Similar Documents

Publication Publication Date Title
CN111511129B (zh) 一种不对称板的制作方法
US20080179079A1 (en) Printed-Wiring Board, Bending Processing Method for Printed-Wiring Board, and Electronic Equipment
CN111148378B (zh) 一种局部厚铜板的制作方法
CN215420892U (zh) 不对称板
KR20140108164A (ko) 배선 기판 및 그 제조 방법
CN111683473A (zh) 一种含盲槽的刚挠结合板的制备方法
CN105430944B (zh) 多层印刷电路板的制作方法及多层印刷电路板
CN112384009A (zh) 一种内埋空腔的制作方法及pcb
US20140182899A1 (en) Rigid-flexible printed circuit board and method for manufacturing same
CN113365427B (zh) 不对称板的制作方法
CN112218428B (zh) 一种内埋空腔的制作方法及pcb
CN217825487U (zh) 不对称板
CN108990257B (zh) Pcb板的阻流结构及pcb板的制作方法
CN112105150B (zh) 一种内埋空腔的制作方法及pcb
CN112261802B (zh) 一种内埋空腔的制作方法及pcb
JP7311985B2 (ja) リジッド・フレックス多層プリント配線板
CN112954905A (zh) 一种pcb板的制作工艺
CN113873761B (zh) 印制电路板的制作方法及印制电路板
CN216134640U (zh) 一种高密度互联高层印制板产品结构
CN217088243U (zh) 一种镍磷方阻材料混压的多层盲孔微波板
KR101395904B1 (ko) 다층연성회로기판 제조방법
JP4633457B2 (ja) リジットフレキシブルプリント配線板の製造方法
CN111654978B (zh) 一种电路板制作方法
JP2018182215A (ja) リジッド・フレックス多層プリント配線板の製造方法
CN114466532A (zh) 一种奇数层盲孔板的制备方法及奇数层盲孔板

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant