CN215299256U - 一种显示基板、显示面板及显示装置 - Google Patents
一种显示基板、显示面板及显示装置 Download PDFInfo
- Publication number
- CN215299256U CN215299256U CN202121092951.8U CN202121092951U CN215299256U CN 215299256 U CN215299256 U CN 215299256U CN 202121092951 U CN202121092951 U CN 202121092951U CN 215299256 U CN215299256 U CN 215299256U
- Authority
- CN
- China
- Prior art keywords
- sub
- pixels
- coupled
- type control
- control switch
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
本实用新型提供了一种显示基板、显示面板及显示装置,所述显示基板,包括:衬底基板,阵列排布在所述衬底基板上的多个子像素,沿第一方向延伸的多条数据线,沿与所述第一方向相交的第二方向延伸的多条栅线,多个第一类控制开关以及多个第二类控制开关,由所述数据线和所述栅线围成的最小区域内设置一个所述子像素,一个与所述子像素耦接的所述第一类控制开关以及一个与所述子像素耦接的所述第二类控制开关;其中,相邻两列子像素之间设置一条所述数据线;在同一列子像素中,与每个子像素耦接的所述第一类控制开关与相邻两条所述数据线依次交替耦接,与每个子像素耦接的所述第二类控制开关与相邻两条所述数据线中的同一条所述数据线耦接。
Description
技术领域
本实用新型涉及显示技术领域,特别涉及一种显示基板、显示面板及显示装置。
背景技术
现有显示产品中的像素架构要么采用列(Column)架构,要么采用Z反转(Inversion)架构。其中,在Z反转架构下,显示屏中相邻两个子像素的极性相反,而且Z反转架构在显示时效果较好,但是在将其应用于高刷新率、高解析度、大尺寸的显示屏时,会发生充电不足的情况,导致某些画面(一般为混色画面)中相邻数据线(Data)对像素充电存在差异性,表现为同一灰阶电压下像素亮度不均匀,画面出现可视的横细纹或竖细纹,即FinePitch,而列架构下可以解决由于充电不足引起的Fine Pitch问题。此外,在将列架构应用于低刷新率的显示屏时,会发生摇头纹不良的问题,而Z反转架构下可以避免摇头纹不良。也就是说,列架构和Z反转架构各有优势和不足。目前显示装置一旦制备完成,只能是一种像素架构,比如为列架构,或者为Z反转架构,无法再进行更改。如需使用另一架构的功能,只能变更掩膜板重新制备,费用非常大。
实用新型内容
本实用新型提供了一种显示基板、显示面板及显示装置,用于兼容两种像素架构。
第一方面,本实用新型实施例提供了一种显示基板,包括:
衬底基板,阵列排布在所述衬底基板上的多个子像素,沿第一方向延伸的多条数据线,沿与所述第一方向相交的第二方向延伸的多条栅线,多个第一类控制开关以及多个第二类控制开关,由所述数据线和所述栅线围成的最小区域内设置一个所述子像素,一个与所述子像素耦接的所述第一类控制开关以及一个与所述子像素耦接的所述第二类控制开关;
其中,相邻两列子像素之间设置一条所述数据线;在同一列子像素中,与每个子像素耦接的所述第一类控制开关与相邻两条所述数据线依次交替耦接,与每个子像素耦接的所述第二类控制开关与相邻两条所述数据线中的同一条所述数据线耦接。
在一种可能的实现方式中,所述多个子像素中相邻两行子像素之间设置两条所述栅线,所述多个子像素中每行子像素耦接的所述第一类控制开关的栅极,依次与所述多条栅线中的沿所述第一方向排列的第奇数条栅线耦接;所述多个子像素中每行子像素耦接的所述第二类控制开关的栅极,依次与所述多条栅线中的沿所述第一方向排列的第偶数条栅线耦接。
在一种可能的实现方式中,所述显示基板还包括显示区以及包围所述显示区的非显示区,所述非显示区包括多个级联的偶数级移位寄存器和多个级联的奇数级移位寄存器,每个所述偶数级移位寄存器与所述第偶数条栅线耦接,每个所述奇数级移位寄存器与所述第奇数条栅线耦接。
在一种可能的实现方式中,每个所述奇数级移位寄存器用于控制与所述第奇数条栅线耦接的所述第一类控制开关单元导通,且每个所述偶数级移位寄存器用于控制与所述第偶数条栅线耦接的所述第二类控制开关截止,所述多个子像素中相邻两个子像素的极性相反。
在一种可能的实现方式中,每个所述偶数级移位寄存器用于控制与所述第偶数条栅线耦接的所述第二类控制开关导通,且每个所述奇数级移位寄存器用于控制与所述第奇数条栅线耦接的所述第一类控制开关截止,所述多个子像素中同一列子像素中每个子像素的极性相同,相邻两列子像素的极性相反。
在一种可能的实现方式中,所述显示基板包括位于所述衬底基板上的像素电极,以及位于所述衬底基板和所述像素电极之间的公共电极,同一行子像素中相邻两个子像素所对应的两公共电极之间断开设置,且所述相邻两个子像素之间的数据线在所述衬底基板上的正投影,与所述两公共电极在所述衬底基板上的正投影互不交叠。
在一种可能的实现方式中,同一行子像素对应的公共电极整层无间断设置,且所述同一行子像素中相邻两个子像素之间的数据线在所述衬底基板上的正投影,完全落入所述同一行子像素对应的公共电极在所述衬底基板上的正投影的区域范围内。
在一种可能的实现方式中,所述同一行子像素中相邻两个子像素之间的数据线和所述公共电极之间设置有透明有机膜。
第二方面,本实用新型实施例提供了一种显示面板,包括:
如上面任一项所述的显示基板。
第三方面,本实用新型实施例提供了一种显示装置,包括:
如上面所述的显示面板。
本实用新型的有益效果如下:
本实用新型实施例提供了一种显示基板、显示面板及显示装置,其中,在显示基板中,由数据线和栅线围成的最小区域内设置一个子像素,一个与子像素耦接的第一类控制开关以及一个与子像素耦接的第二类控制开关,相邻两列子像素之间设置一条数据线,在同一列子像素中,与每个子像素耦接的第一类控制开关与相邻两条数据线依次交替耦接,与每个子像素耦接的第二类控制开关与相邻两条数据线中的同一条数据线耦接,如此一来,可以通过控制第一类控制开关导通,第二类控制开关截止,使得多个子像素中相邻两个子像素的极性相反,即显示基板实现了Z反转架构,还可以通过控制第一类控制开关截止,第二类控制开关导通,使得多个子像素中同一列子像素中每个子像素的极性相同,相邻两列子像素的极性相反,即显示基板实现了列架构,也就是说,显示基板可以兼容Z反转架构和列架构在内的两种像素架构,保证了显示基板的使用性能。
附图说明
图1为现有列架构显示面板的结构示意图;
图2为现有Z反转架构显示面板的结构示意图;
图3为本实用新型实施例提供的一种显示基板的其中一种结构示意图;
图4为本实用新型实施例提供的一种显示基板的其中一种结构示意图;
图5为本实用新型实施例提供的一种显示基板的其中一种结构示意图;
图6为本实用新型实施例提供的一种显示基板的其中一种结构示意图;
图7为本实用新型实施例提供的一种显示基板的其中一种结构示意图;
图8为图4所示的显示基板实现Z反转架构的其中一种结构示意图;
图9为图4所示的显示基板实现列架构的其中一种结构示意图;
图10为沿着图3中MM方向的其中一种剖面结构示意图;
图11为沿着图3中MM方向的其中一种剖面结构示意图;
图12为沿着图3中MM方向的其中一种剖面结构示意图;
图13为本实用新型实施例提供的一种显示面板的其中一种结构示意图;
图14为本实用新型实施例提供的一种显示装置的其中一种结构示意图。
附图标记说明:
Spx-子像素;Gate-栅线;Data-数据线;1-衬底基板;2-第一类控制开关;3-第二类控制开关;R-红色子像素;G-绿色子像素;B-蓝色子像素;A-显示区;B-非显示区;4-偶数级移位寄存器;5-奇数级移位寄存器;6-像素电极;7-公共电极;8-栅极绝缘层;9-钝化层;10-透明有机膜;100-显示基板;200-显示面板。
具体实施方式
为使本实用新型实施例的目的、技术方案和优点更加清楚,下面将结合本实用新型实施例的附图,对本实用新型实施例的技术方案进行清楚、完整地描述。显然,所描述的实施例是本实用新型的一部分实施例,而不是全部的实施例。并且在不冲突的情况下,本实用新型中的实施例及实施例中的特征可以相互组合。基于所描述的本实用新型的实施例,本领域普通技术人员在无需创造性劳动的前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
除非另外定义,本实用新型使用的技术术语或者科学术语应当为本实用新型所属领域内具有一般技能的人士所理解的通常意义。本实用新型中使用的“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。
需要注意的是,附图中各图形的尺寸和形状不反映真实比例,目的只是示意说明本实用新型内容。并且自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。
在现有技术中,现有显示面板要么采用如图1所示的列架构,其中,相邻两行子像素Spx之间设置有一条栅线Gate,相邻两列子像素Spx之间设置一条数据线Data,同一列子像素Spx中每个子像素Spx的极性均相同,相邻两列子像素Spx的极性相反。要么采用如图2所示的Z反转架构,其中,相邻两行子像素Spx之间设置有一条栅线Gate,相邻两列子像素Spx之间设置一条数据线Data,相邻两个子像素Spx的极性相反。然而,在高刷新率、高解析度、大尺寸显示屏中,Z反转架构会引起Fine Pitch问题,在低刷新率的显示屏中,列架构会引起摇头纹问题。也就是说,列架构和Z反转架构各有不足。目前显示装置一旦制备完成,要么是列架构,要么是Z反转架构,如需使用另一架构的功能,只能变更掩膜板重新制备。
鉴于此,本实用新型实施例提供了一种显示基板、显示面板及显示装置,用于兼容两种像素架构。
如图3所示为本实用新型实施例提供的一种显示基板的结构示意图,具体来讲,所述显示基板包括:
衬底基板1,阵列排布在所述衬底基板1上的多个子像素Spx,沿第一方向延伸的多条数据线Data,沿与所述第一方向相交的第二方向延伸的多条栅线Gate,多个第一类控制开关2以及多个第二类控制开关3,由所述数据线Data和所述栅线Gate围成的最小区域内设置一个所述子像素Spx,一个与所述子像素Spx耦接的所述第一类控制开关2以及一个与所述子像素Spx耦接的所述第二类控制开关3;
其中,相邻两列子像素Spx之间设置一条所述数据线Data,在同一列子像素Spx中,与每个子像素Spx耦接的所述第一类控制开关2与相邻两条所述数据线Data依次交替耦接,与每个子像素Spx耦接的所述第二类控制开关3与相邻两条所述数据线Data中的同一条所述数据线Data耦接。
在具体实施过程中,所述衬底基板1可以是诸如玻璃或者硅的刚性基板,还可以是柔性基板,在此不做限定。所述衬底基板1上阵列排布有多个子像素Spx,所述多个子像素Spx的数目可以根据实际应用中显示基板的尺寸大小、像素分辨率大小、以及单个子像素Spx的尺寸大小来设置,在此不做限定。
仍结合图3所示,所述第一方向可以是沿箭头X所示的方向,所述第二方向可以是沿箭头Y所示的方向,所述第一方向和所述第二方向相交,如此一来,沿所述第一方向延伸的多条数据线Data和沿所述第二方向延伸的多条栅线Gate彼此相交将围成多个像素区域,在实际应用中,由所述数据线Data和所述栅线Gate围成的最小区域可以是多个,每个最小区域内设置一个子像素Spx,即所述最小区域对应一个像素区域,所述最小区域如图3中虚线框a所示。
仍结合图3所示,所述显示基板还包括多个第一类控制开关2以及多个第二类控制开关3,所述第一类控制开关2的数目以及所述第二类控制开关3的数目均与所述子像素Spx的数目相等。每相邻两列子像素Spx之间设置一条所述数据线Data,在同一列子像素Spx中,与每个子像素Spx耦接的所述第一类控制开关2与相邻两条数据线Data依次交替耦接,与每个子像素Spx耦接的所述第二类控制开关3与相邻两条所述数据线Data中的同一条所述数据线Data耦接,如此一来,在向所述多条数据线Data交替加载极性相反的数据信号时,可以通过控制所述第一类控制开关2导通,所述第二类控制开关3截止,使得所述多个子像素Spx中相邻两个子像素Spx的极性相反,从而所述显示基板实现了Z反转架构,还可以通过控制所述第一类控制开关2截止,所述第二类控制开关3导通,使得所述多个子像素Spx中同一列子像素Spx中每个子像素Spx的极性相同,相邻两列子像素Spx的极性相反,从而所述显示基板实现了列架构。
在本实用新型实施例中,所述阵列基板中同一列子像素Spx的颜色相同,相邻两列子像素Spx的颜色不同,如图3所示,所述多个子像素Spx包括红色子像素、绿色子像素和蓝色子像素这三种不同颜色的子像素Spx。
在本实用新型实施例中,如图4所示为显示基板的其中一种结构示意图,具体来讲,所述多个子像素Spx中相邻两行子像素Spx之间设置两条所述栅线Gate,所述多个子像素Spx中每行子像素Spx耦接的所述第一类控制开关2的栅极,依次与所述多条栅线Gate中的沿所述第一方向排列的第奇数条栅线Gate耦接;所述多个子像素Spx中每行子像素Spx耦接的所述第二类控制开关3的栅极,依次与所述多条栅线Gate中的沿所述第一方向排列的第偶数条栅线Gate耦接。
在具体实施过程中,所述多个子像素Spx中相邻两行子像素Spx之间设置两条所述栅线Gate,所述多个子像素Spx中每行子像素Spx耦接的所述第一类控制开关2的栅极,依次与所述多条栅线Gate中的沿所述第一方向排列的第奇数条栅线Gate耦接,仍结合图4所示,与第一行子像素Spx中各个子像素Spx耦接的每个所述第一类控制开关2的栅极均与第一条栅线Gate耦接,与第二行子像素Spx中各个子像素Spx耦接的每个所述第一类控制开关2的栅极均与第三条栅线Gate耦接,与第三行子像素Spx中各个子像素Spx耦接的每个所述第一类控制开关2的栅极均与第五条栅线Gate耦接,对于其它行像素中各个子像素Spx耦接的每个所述第一类控制开关2的栅极与第奇数条栅线Gate的耦接方式,不再详述。相应地,所述多个子像素Spx中每行子像素Spx耦接的所述第二类控制开关3的栅极,依次与所述多条栅线Gate中沿所述第一方向排列的第偶数条栅线Gate耦接,仍结合图4所示,与第一行子像素Spx中各个子像素Spx耦接的每个所述第二类控制开关3的栅极均与第二条栅线Gate耦接,与第二行子像素Spx中各个子像素Spx耦接的每个所述第二类控制开关3的栅极均与第四条栅线Gate耦接,与第三行子像素Spx中各个子像素Spx耦接的每个所述第二类控制开关3的栅极均与第六条栅线Gate耦接,对于其它行像素中各个子像素Spx耦接的每个所述第二类控制开关3的栅极与第偶数条栅线Gate的耦接方式,不再详述。
在具体实施过程中,所述第一类控制开关2和所述第二类控制开关3与所述多条栅线Gate间的耦接方式还可以如图5所示,具体可以根据实际应用需要来采用图4或图5所示的方式来设置两类控制开关与所述多条栅线Gate间的耦接关系,在此不再限定。
在本实用新型实施例中,如图6所示为显示基板的其中一种结构示意图,具体来讲,所述显示基板还包括显示区A以及包围所述显示区A的非显示区B,所述非显示区B包括多个级联的偶数级移位寄存器4和多个级联的奇数级移位寄存器5,每个所述偶数级移位寄存器4与所述第偶数条栅线Gate耦接,每个所述奇数级移位寄存器5与所述第奇数条栅线Gate耦接。
在具体实施过程中,所述显示基板中所述显示区A以及包围所述显示区A的非显示区B的具体分布可以是如图6中所示的其中一种情况,还可以根据实际应用需要来设置所述显示区A和所述非显示区B之间的分布情况,在此不做限定。所述非显示区B包括多个级联的偶数级移位寄存器4和多个级联的奇数级移位寄存器5,所述多条栅线Gate中每个所述第偶数条栅线Gate耦接一个所述偶数级移位寄存器4,相应地,所述偶数级移位寄存器4的个数和所述多条栅线Gate中第偶数条栅线Gate的条数相等。此外,所述多条栅线Gate中每个所述第奇数条栅线Gate耦接一个所述奇数级移位寄存器5,相应地,所述奇数级移位寄存器5的个数和所述多条栅线Gate中第奇数条栅线Gate的条数相等。在实际应用中,关于所述偶数级移位寄存器4和所述奇数级移位寄存器5与所述多条栅线Gate的耦接关系,可以根据具体需要来设置,在此不做限定。
在具体实施过程中,所述偶数级移位寄存器4和所述奇数级移位寄存器5可以分别设置在所述多条栅线Gate的相对两侧,如图6所示,所述奇数级移位寄存器5设置在所述显示区A的左侧,所述偶数级移位寄存器4设置在所述显示区A的右侧。此外,还可以采用图7所示的方式来设置所述奇数级移位寄存器5和所述偶数级移位寄存器4,所述奇数级移位寄存器5设置在所述显示区A的右侧,所述偶数级移位寄存器4设置在所述显示区A的左侧。在实际应用中,可以根据具体需要来设置,在此不做限定。
在本实用新型实施例中,如图8所示为图4所示的所述显示基板实现Z反转架构的其中一种结构示意图,具体来讲,每个所述奇数级移位寄存器5用于控制与所述第奇数条栅线Gate耦接的所述第一类控制开关2单元导通,且每个所述偶数级移位寄存器4用于控制与所述第偶数条栅线Gate耦接的所述第二类控制开关3截止,所述多个子像素Spx中相邻两个子像素Spx的极性相反。
在具体实施过程中,由于每个所述偶数级移位寄存器4与所述第偶数条栅线Gate耦接,每个所述奇数级移位寄存器5与所述第奇数条栅线Gate耦接,所述偶数级移位寄存器4和所述奇数级移位寄存器5各自独自驱动,可以在多个级联的所述第奇数级移位寄存器5的驱动下,控制与相应的所述第奇数条栅线Gate耦接的所述第一类控制开关2导通,在多个级联的所述偶数级移位寄存器4的驱动下,控制与相应的所述第偶数条栅线Gate耦接的所述第二类控制开关3截止,使得相邻两个子像素Spx的极性相反,从而实现了所述显示基板的Z反转架构。
在本实用新型实施例中,如图9所示为图4所示的所述显示基板实现列架构的其中一种结构示意图,具体来讲,每个所述偶数级移位寄存器4用于控制与所述第偶数条栅线Gate耦接的所述第二类控制开关3导通,且每个所述奇数级移位寄存器5用于控制与所述第奇数条栅线Gate耦接的所述第一类控制开关2截止,所述多个子像素Spx中同一列子像素Spx中每个子像素Spx的极性相同,相邻两列子像素Spx的极性相反。
在具体实施过程中,可以在多个级联的所述偶数级移位寄存器4的驱动下,控制与相应的所述第偶数条栅线Gate耦接的所述第二类控制开关3导通,在多个级联的所述奇数级移位寄存器5的驱动下,控制与相应的所述第奇数条栅线Gate耦接的所述第一类控制开关2截止,使得同一列子像素Spx中各个子像素Spx的极性相同,以及相邻两列子像素Spx的极性相反,从而实现了显示基板的列架构。
在具体实施过程中,结合图8和图9所示,可以通过对多个级联的所述偶数级移位寄存器4和多个级联的奇数级移位寄存器5的分别驱动,实现对所述显示基板的列架构和Z反转架构间的灵活切换,保证了所述显示基板的使用性能。
在本实用新型实施例中,如图10所示为沿着图3中MM方向的其中一种剖面结构示意图,具体来讲,所述显示基板包括位于所述衬底基板1上的像素电极6,以及位于所述衬底基板1和所述像素电极6之间的公共电极7,同一行子像素Spx中相邻两个子像素Spx所对应的两公共电极7之间断开设置,且所述相邻两个子像素Spx之间的数据线Data在所述衬底基板1上的正投影,与所述两公共电极7在所述衬底基板1上的正投影互不交叠。
在具体实施过程中,仍结合图10所示,所述显示基板包括位于所述衬底基板1上的像素电极6,以及位于所述衬底基板1和所述像素电极6之间的公共电极7,所述公共电极7、所述数据线Data和所述像素电极6依次背离所述衬底基板1设置,其中,所述数据线Data由源漏极层制成,所述数据线Data和所述公共电极7之间设置有栅极绝缘层8,通过所述栅极绝缘层8避免了所述数据线Data和所述公共电极7之间短路的出现,所述数据线Data和所述像素电极6之间设置有钝化层9,通过所述钝化层9避免了所述数据线Data和所述像素电极6之间短路的出现,从而保证了所述显示基板的使用性能。此外,同一行子像素Spx中相邻两个子像素Spx所对应的两公共电极7之间断开设置,且所述相邻两个子像素Spx之间的数据线Data在所述衬底基板1上的正投影,与所述两公共电极7在所述衬底基板1上的正投影互不交叠,从而避免了所述数据线Data与所述公共电极7之间因交叠所致电容的产生,进而提高了所述显示基板的使用性能。
在本实用新型实施例中,如图11所示为沿着图3中MM方向的其中一种剖面结构示意图,具体来讲,同一行子像素Spx对应的公共电极7整层无间断设置,且所述同一行子像素Spx中相邻两个子像素Spx之间的数据线Data在所述衬底基板1上的正投影,完全落入所述同一行子像素Spx对应的公共电极7在所述衬底基板1上的正投影的区域范围内。
在具体实施过程中,仍结合图11所示,所述数据线Data、所述公共电极7和所述像素电极6依次背离所述衬底基板1设置,所述公共电极7和所述数据线Data之间设置有栅极绝缘层8,通过所述栅极绝缘层8避免了所述公共电极7和所述数据线Data之间短路的出现,所述公共电极7和所述像素电极6之间设置有钝化层9,通过所述钝化层9避免了所述公共电极7和所述像素电极6之间短路的出现。同一行子像素Spx对应的公共电极7整层无间断设置,即同一行子像素Spx对应的公共电极7整面设计,从而提高了所述显示基板的开口率,提高了所述显示基板的显示品质。此外,所述同一行子像素Spx中相邻两个子像素Spx之间的数据线Data在所述衬底基板1上的正投影,完全落入所述同一行子像素Spx对应的公共电极7在所述衬底基板1上的正投影的区域范围内。
在本实用新型实施例中,如图12所示为沿着图3中MM方向的其中一种剖面结构示意图,具体来讲,所述同一行子像素Spx中相邻两个子像素Spx之间的数据线Data和所述公共电极7之间设置有透明有机膜10,通过所述透明有机膜10减小了所述数据线Data和所述公共电极7之间的交叠电容,在实际应用中,可以根据具体需要来选择合适厚度的透明有机膜10,在此不做限定。
需要说明的是,所述第一类控制开关2和所述第二类控制开关3可以是薄膜晶体管(Thin Film Transistor,TFT),也可以是金属氧化物半导体场效应管(Metal OxideSemiconductor,MOS),在此不做限定。此外,对于图10~12所示,所述显示基板还可以包括除所述衬底基板1、所述公共电极7、所述栅极绝缘层8、所述透明有机层、所述数据线Data、所述钝化层9、所述像素电极6之外的其它膜层,比如,黑矩阵(Block Matrix)、盖板等,具体可以参照现有技术中的设置,在此不再详述。所述偶数级移位寄存器4和所述奇数级移位寄存器5中各个移位寄存器的具体结构可以参照现有技术中的相关设置,在此不做限定。
基于同一实用新型构思,如图13所示,本实用新型实施例还提供了一种显示面板,所述显示面板包括本实用新型实施例提供的上述任一种显示基板100。所述显示面板可以是液晶显示面板(Liquid Crystal Display,LCD),还可以是有机发光二极管显示面板(Organic Light Emitting Diode,OLED),在此不做限定。所述显示面板解决问题的原理与前述显示基板100相似,因此该显示面板的实施可以参见前述显示基板100的实施,重复之处不再赘述。
基于同一实用新型构思,如图14所示,本实用新型实施例还提供了一种显示装置,所述显示装置包括如上面所述的显示面板200,所述显示装置解决问题的原理与前述显示面板200相似,因此该显示装置的实施可以参见前述显示面板200的实施,重复之处不再赘述。
尽管已描述了本实用新型的优选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例作出另外的变更和修改。所以,所附权利要求意欲解释为包括优选实施例以及落入本实用新型范围的所有变更和修改。
显然,本领域的技术人员可以对本申请进行各种改动和变型而不脱离本申请的精神和范围。这样,倘若本申请的这些修改和变型属于本申请权利要求及其等同技术的范围之内,则本申请也意图包含这些改动和变型在内。
Claims (10)
1.一种显示基板,其特征在于,包括:
衬底基板,阵列排布在所述衬底基板上的多个子像素,沿第一方向延伸的多条数据线,沿与所述第一方向相交的第二方向延伸的多条栅线,多个第一类控制开关以及多个第二类控制开关,由所述数据线和所述栅线围成的最小区域内设置一个所述子像素,一个与所述子像素耦接的所述第一类控制开关以及一个与所述子像素耦接的所述第二类控制开关;
其中,相邻两列子像素之间设置一条所述数据线,在同一列子像素中,与每个子像素耦接的所述第一类控制开关与相邻两条所述数据线依次交替耦接,与每个子像素耦接的所述第二类控制开关与相邻两条所述数据线中的同一条所述数据线耦接。
2.如权利要求1所述的显示基板,其特征在于,所述多个子像素中相邻两行子像素之间设置两条所述栅线,所述多个子像素中每行子像素耦接的所述第一类控制开关的栅极,依次与所述多条栅线中的沿所述第一方向排列的第奇数条栅线耦接;所述多个子像素中每行子像素耦接的所述第二类控制开关的栅极,依次与所述多条栅线中的沿所述第一方向排列的第偶数条栅线耦接。
3.如权利要求2所述的显示基板,其特征在于,所述显示基板还包括显示区以及包围所述显示区的非显示区,所述非显示区包括多个级联的偶数级移位寄存器和多个级联的奇数级移位寄存器,每个所述偶数级移位寄存器与所述第偶数条栅线耦接,每个所述奇数级移位寄存器与所述第奇数条栅线耦接。
4.如权利要求3所述的显示基板,其特征在于,每个所述奇数级移位寄存器用于控制与所述第奇数条栅线耦接的所述第一类控制开关单元导通,且每个所述偶数级移位寄存器用于控制与所述第偶数条栅线耦接的所述第二类控制开关截止,所述多个子像素中相邻两个子像素的极性相反。
5.如权利要求3所述的显示基板,其特征在于,每个所述偶数级移位寄存器用于控制与所述第偶数条栅线耦接的所述第二类控制开关导通,且每个所述奇数级移位寄存器用于控制与所述第奇数条栅线耦接的所述第一类控制开关截止,所述多个子像素中同一列子像素中每个子像素的极性相同,相邻两列子像素的极性相反。
6.如权利要求1所述的显示基板,其特征在于,所述显示基板包括位于所述衬底基板上的像素电极,以及位于所述衬底基板和所述像素电极之间的公共电极,同一行子像素中相邻两个子像素所对应的两公共电极之间断开设置,且所述相邻两个子像素之间的数据线在所述衬底基板上的正投影,与所述两公共电极在所述衬底基板上的正投影互不交叠。
7.如权利要求1所述的显示基板,其特征在于,同一行子像素对应的公共电极整层无间断设置,且所述同一行子像素中相邻两个子像素之间的数据线在所述衬底基板上的正投影,完全落入所述同一行子像素对应的公共电极在所述衬底基板上的正投影的区域范围内。
8.如权利要求7所述的显示基板,其特征在于,所述同一行子像素中相邻两个子像素之间的数据线和所述公共电极之间设置有透明有机膜。
9.一种显示面板,其特征在于,包括:
如权利要求1~8任一项所述的显示基板。
10.一种显示装置,其特征在于,包括:
如权利要求9所述的显示面板。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202121092951.8U CN215299256U (zh) | 2021-05-20 | 2021-05-20 | 一种显示基板、显示面板及显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202121092951.8U CN215299256U (zh) | 2021-05-20 | 2021-05-20 | 一种显示基板、显示面板及显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN215299256U true CN215299256U (zh) | 2021-12-24 |
Family
ID=79541288
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202121092951.8U Active CN215299256U (zh) | 2021-05-20 | 2021-05-20 | 一种显示基板、显示面板及显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN215299256U (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113296324A (zh) * | 2021-05-20 | 2021-08-24 | 福州京东方光电科技有限公司 | 一种显示基板、其驱动方法、显示面板及显示装置 |
-
2021
- 2021-05-20 CN CN202121092951.8U patent/CN215299256U/zh active Active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113296324A (zh) * | 2021-05-20 | 2021-08-24 | 福州京东方光电科技有限公司 | 一种显示基板、其驱动方法、显示面板及显示装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109634012B (zh) | 显示面板 | |
RU2681670C1 (ru) | Подложка матрицы и жидкокристаллическое дисплейное устройство | |
US10802351B2 (en) | Array substrate, driving method thereof, and display panel | |
CN109671405B (zh) | 一种阵列基板、显示面板及其驱动方法 | |
US10338445B2 (en) | Pixel driving structure and liquid crystal display panel | |
TWI460518B (zh) | 顯示面板之陣列基板及畫素單元 | |
US20050275610A1 (en) | Liquid crystal display device and driving method for the same | |
CN108628044B (zh) | 显示面板 | |
JP2017530411A (ja) | Tftアレイ基板 | |
CN210073853U (zh) | 像素排布结构、显示面板及显示装置 | |
CN108828860B (zh) | 显示面板及显示装置 | |
CN110187576B (zh) | 一种显示面板及显示装置 | |
CN110286537B (zh) | 阵列基板、其驱动方法、液晶显示面板及显示装置 | |
US20190027496A1 (en) | Array substrates and display panels | |
US20180364534A1 (en) | Display panel and display device | |
WO2019192082A1 (zh) | 一种液晶显示器 | |
CN110174804B (zh) | 一种阵列基板、显示面板、其驱动方法及显示装置 | |
CN109416489B (zh) | 液晶阵列基板、液晶显示面板和液晶显示装置 | |
JP2001264818A (ja) | 液晶装置 | |
CN215299256U (zh) | 一种显示基板、显示面板及显示装置 | |
CN114283759A (zh) | 像素结构、像素结构的驱动方法和显示面板 | |
CN108319086B (zh) | 显示面板及显示装置 | |
US10338442B2 (en) | Liquid crystal display panel structure | |
CN110531558B (zh) | 阵列基板、液晶显示面板及显示装置 | |
WO2013166815A1 (zh) | 阵列基板、液晶面板以及显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |