CN215268060U - 一种集成芯片、电路及照明装置 - Google Patents
一种集成芯片、电路及照明装置 Download PDFInfo
- Publication number
- CN215268060U CN215268060U CN202121489320.XU CN202121489320U CN215268060U CN 215268060 U CN215268060 U CN 215268060U CN 202121489320 U CN202121489320 U CN 202121489320U CN 215268060 U CN215268060 U CN 215268060U
- Authority
- CN
- China
- Prior art keywords
- pin
- integrated chip
- input
- logic control
- control circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Emergency Protection Circuit Devices (AREA)
Abstract
本实用新型提供的集成芯片、电路及照明装置,属于照明技术领域。本实用新型提供的集成芯片,在该集成芯片内置有抗浪涌元器件和逻辑控制电路,所述抗浪涌元器件连接于所述逻辑控制电路的输入端,为所述逻辑控制电路提供电压波动保护,进而使得该集成芯片具有防浪涌功能,使用该集成芯片的电路或电子产品能够承受电压波动。而且,由于抗浪涌元器件直接设置在集成芯片内部,与集成芯片内部的元器件一起封装,相比抗浪涌元器件设置于集成芯片外导致电路或电子产品体积大,本申请提供的集成芯片能够使得电路或电子产品具有较小的体积又具有防浪涌保护。
Description
技术领域
本实用新型涉及照明技术领域,尤其涉及一种集成芯片、电路及照明装置。
背景技术
电子产品的应用中,常常面临电压波动的问题,因此需要对电子产品进行防浪涌保护,以解决电子产品应用时电压波动的问题。例如,对驱动电源模块而言,在设计驱动电源芯片的外围电路时,通常采用如压敏电阻(MOV)、瞬态电压抑制二极管(TVS)、气体放电管(GDT)等抗浪涌元器件设置在驱动电源芯片外围的直流侧或交流侧,实现驱动电源模块的防浪涌保护。
然而,随着电子产品对体积小型化的追求,电子布板的空间也越来越小,抗浪涌元器件的设置显然导致驱动电源模块难以达到体积小型化的目的。
发明内容
为解决抗浪涌元器件设置在驱动电源芯片外围导致驱动电源模块体积较大的问题,本申请提供一种集成芯片、电路以及具有该电路的照明装置。
第一方面,本实用新型提供一种集成芯片,所述集成芯片内置有:抗浪涌元器件和逻辑控制电路,所述集成芯片具有第一输入脚、第二输入脚、电流采样脚和漏极引脚,所述逻辑控制电路的输入端连接所述第一输入脚和所述第二输入脚,用于接收外部电力,所述逻辑控制电路的输出端连接所述电流采样脚和漏极引脚,用于控制驱动电流,所述抗浪涌元器件连接于所述逻辑控制电路的输入端,为所述逻辑控制电路提供电压波动保护。
上述的集成芯片,所述抗浪涌元器件包括以下至少一种:瞬态电压抑制二极管、压敏电阻。
上述的集成芯片,所述集成芯片还内置有:整流单元,所述整流单元连接于所述第一输入脚、所述第二输入脚与所述逻辑控制电路的输入端之间,用于对所述外部电力在进入所述逻辑控制单元之前进行整流。
上述的集成芯片,所述整流单元包括整流第一输入端、整流第二输入端、整流第一输出端和整流第二输出端;所述整流第一输入端连接所述第一输入脚,所述整流第二输入端连接所述第二输入脚;所述整流第一输出端和所述整流第二输出端连接所述逻辑控制电路的输入端;
所述整流第一输出端和所述整流第二输出端分别连接所述抗浪涌元器件的两端;或
所述整流第一输入端和所述整流第二输入端分别连接所述抗浪涌元器件的两端。
上述的集成芯片,所述集成芯片还包括总线引脚和接地脚;所述逻辑控制电路的输入端包括电源端和内部接地端,所述总线引脚连接所述电源端,所述接地脚连接所述内部接地端。
上述的集成芯片,所述集成芯片还内置有续流二极管,所述续流二极管的正极连接所述漏极引脚,所述续流二极管的负极连接所述电源端。
上述的集成芯片,所述抗浪涌元器件的两端分别连接于所述电流采样脚和所述漏极引脚。
第二方面,本实用新型提供一种电路,包括如上任一项所述的集成芯片,所述电路还包括储能电感、采样电阻、第一滤波电容和第二滤波电容。
上述的电路,所述采样电阻的两端分别连接所述电流采样脚和所述接地脚,所述第一滤波电容的正极连接所述总线引脚,所述第一滤波电容的负极连接所述接地脚,所述储能电感的一端连接所述漏极引脚,所述第二滤波电容的正极连接所述总线引脚,所述第二滤波电容的负极连接所述储能电感的另一端。
第三方面,本实用新型提供一种照明装置,包括如上任一项所述的电路。
本实用新型提供的集成芯片,在该集成芯片内置有抗浪涌元器件和逻辑控制电路,所述抗浪涌元器件连接于所述逻辑控制电路的输入端,为所述逻辑控制电路提供电压波动保护,进而使得该集成芯片具有防浪涌功能,使用该集成芯片的电路或电子产品能够承受电压波动。而且,由于抗浪涌元器件直接设置在集成芯片内部,与集成芯片内部的元器件一起封装,相比抗浪涌元器件设置于集成芯片外导致电路或电子产品体积大,本申请提供的高度集成的集成芯片能够使得电路或电子产品具有较小的体积又具有防浪涌保护。
附图说明
此处所说明的附图用来提供对本实用新型的进一步理解,构成本实用新型的一部件,本实用新型的示意性实施例及其说明用于解释本实用新型,并不构成对本实用新型的不当限定。在附图中:
图1为本实用新型实施例1中集成芯片的一种原理图;
图2为本实用新型实施例1中集成芯片的另一种原理图;
图3为本实用新型实施例2中的电路的原理图。
附图标记:
100-集成芯片;
10-整流单元;
20-逻辑控制电路;VCC-电源端;G-接地端;
AC1-第一输入脚;AC2-第二输入脚;BUS-总线引脚;GND-接地脚;DRAIN-漏极引脚;CS-电流采样脚;
D1-续流二极管;
MOV-压敏电阻;TVS-瞬态电压抑制二极管;GDT-气体放电管;
200-电路;
FUSE-熔断器;R-采样电阻;L-储能电感;C1-第一滤波电容;C2-第二滤波电容。
具体实施方式
为使本实用新型的目的、技术方案和优点更加清楚,下面将结合本实用新型具体实施例及相应的附图对本实用新型技术方案进行清楚、完整地描述。显然,所描述的实施例仅是本实用新型一部件实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
实施例1
本实用新型实施例提供一种集成芯片100,如图1和图2所示,该集成芯片100内置有:抗浪涌元器件和逻辑控制电路20,集成芯片100具有第一输入脚AC1、第二输入脚AC2、电流采样脚CS和漏极引脚DRAIN,逻辑控制电路20的输入端连接第一输入脚AC1和第二输入脚AC2,用于接收外部电力,逻辑控制电路20的输出端连接电流采样脚CS和漏极引脚DRAIN,用于控制驱动电流,抗浪涌元器件连接于逻辑控制电路20的输入端,为逻辑控制电路20提供电压波动保护。
本实用新型实施例中,该集成芯片100内置有抗浪涌元器件和逻辑控制电路20,所述抗浪涌元器件连接于所述逻辑控制电路20的输入端,为所述逻辑控制电路20提供电压波动保护,进而使得该集成芯片100具有防浪涌功能,使用该集成芯片100的电路或电子产品能够承受电压波动。而且,由于抗浪涌元器件直接内置在集成芯片100内部,与集成芯片100内部的元器件一起封装,相比抗浪涌元器件设置于集成芯片100外导致电路或电子产品体积大且材料成本与生产成本较高,本申请提供的集成芯片100能够使得电路或电子产品具有较小的体积又具有防浪涌保护,而且材料成本与生产成本较低。
通常,抗浪涌元器件可以包括以下至少一种:瞬态电压抑制二极管TVS或压敏电阻MOV。当然,抗浪涌元器件也可以包括气体放电管GDT。
本实用新型实施例的集成芯片100还内置有整流单元10,该整流单元10连接于第一输入脚AC1、第二输入脚AC2与逻辑控制电路20的输入端之间,用于对外部电力进行整流,整流后的电力再进入逻辑控制单元中。
整流单元10包括整流第一输入端、整流第二输入端、整流第一输出端和整流第二输出端,整流第一输入端连接第一输入脚AC1,整流第二输入端连接第二输入脚AC2,整流第一输出端和整流第二输出端连接逻辑控制电路20的输入端。其中,逻辑控制电路20的输入端包括电源端VCC和内部接地端G,整流第一输出端连接该电源端VCC,整流第二输出端连接该地端G。如图1和图2所示,整流第二输出端和地端G均连接集成芯片100的接地脚GND。其中,抗浪涌元器件的两端之一可以连接整流第一输出端,另一可以连接整流第二输出端。如图1所示,抗浪涌元器件为瞬态电压抑制二极管TVS,其正极连接整流第二输出端,其负极连接整流第一输出端。
作为一种变形,抗浪涌元器件的两端之一可以连接整流第一输入端,另一可以连接整流第二输入端。如图2所述,抗浪涌元器件为压敏电阻MOV,其两端分别连接整流第一输入端和整流第二输入端,也就是分别连接第一输入脚AC1和第二输入脚AC2。
本实用新型实施例中,集成芯片100还可以包括总线引脚BUS和接地脚GND。逻辑控制电路20的输入端包括电源端VCC和内部接地端G,该总线引脚BUS连接电源端VCC,接地脚GND连接内部接地端G。
其中,集成芯片100还可以内置续流二极管D1,该续流二极管D1的正极连接漏极引脚DRAIN,续流二极管D1的负极连接电源端VCC。
本实用新型实施例中,抗浪涌元器件的两端还可以分别连接于电流采样脚CS和漏极引脚DRAIN。如图2所示,瞬态电压抑制二极管TVS的正极连接电流采样脚CS,负极连接漏极引脚DRAIN。
本实用新型实施例中,逻辑控制电路20中可以包括MOS管,MOS管的漏极连接漏极引脚DRAIN,MOS管的源极连接电流采样脚CS。逻辑控制电路20中还可以包括过零检测、恒流及逻辑控制、前沿消隐和电流检测比较器。
本实用新型实施例中,逻辑控制电路20的MOS管可以与逻辑控制电路20中的其他器件设置在同一个晶圆上,也可以是MOS管单独设置在一个晶圆上。
另外,本实用新型实施例中,抗浪涌元器件可以与逻辑控制电路20设置在同一个晶圆上,此时,若MOS管也不是单独设置在一个晶圆上的,则集成芯片100上具有一个晶圆。当然,具体在集成芯片100中,晶圆的数量可以是多于一个的,例如两个、三个或三个及以上等,可以根据实际需求设定。
实施例2
本实用新型实施例又提供一种照明装置,该照明装置中包括如图3所示的电路200,该电路200包括如实施例1的集成芯片100。
其中,该电路200中可以包括储能电感L、采样电阻R、第一滤波电容C1和第二滤波电容C2。采样电阻R的两端分别连接电流采样脚CS和接地脚GND,采样电阻R的阻值可调。第一滤波电容C1的正极连接总线引脚BUS,第一滤波电容C1的负极连接接地脚GND,储能电感L的一端连接漏极引脚DRAIN,第二滤波电容C2的正极连接总线引脚BUS,第二滤波电容C2的负极连接储能电感L的另一端。
另外,该电路上还可以设置熔断器FUSE,熔断器FUSE连接外部电源和第一输入脚AC1(或第二输入脚AC2)之间。而且,集成芯片100的接地脚GND连接该电路的地端。
以上所述仅为本实用新型的实施例而已,并不用于限制本实用新型。对于本领域技术人员来说,本实用新型可以有各种更改和变化。凡在本实用新型的精神和原理之内所作的任何修改、等同替换、改进等,均应包含在本实用新型的权利要求范围之内。
Claims (10)
1.一种集成芯片,其特征在于,所述集成芯片内置有:抗浪涌元器件和逻辑控制电路,所述集成芯片具有第一输入脚、第二输入脚、电流采样脚和漏极引脚,所述逻辑控制电路的输入端连接所述第一输入脚和所述第二输入脚,用于接收外部电力,所述逻辑控制电路的输出端连接所述电流采样脚和漏极引脚,用于控制驱动电流,所述抗浪涌元器件连接于所述逻辑控制电路的输入端,为所述逻辑控制电路提供电压波动保护。
2.根据权利要求1所述的集成芯片,其特征在于,所述抗浪涌元器件包括以下至少一种:瞬态电压抑制二极管、压敏电阻。
3.根据权利要求1所述的集成芯片,其特征在于,所述集成芯片还内置有:整流单元,所述整流单元连接于所述第一输入脚、所述第二输入脚与所述逻辑控制电路的输入端之间,用于对所述外部电力在进入所述逻辑控制电路之前进行整流。
4.根据权利要求3所述的集成芯片,其特征在于,所述整流单元包括整流第一输入端、整流第二输入端、整流第一输出端和整流第二输出端;所述整流第一输入端连接所述第一输入脚,所述整流第二输入端连接所述第二输入脚;所述整流第一输出端和所述整流第二输出端连接所述逻辑控制电路的输入端;
所述整流第一输出端和所述整流第二输出端分别连接所述抗浪涌元器件的两端;或
所述整流第一输入端和所述整流第二输入端分别连接所述抗浪涌元器件的两端。
5.根据权利要求1所述的集成芯片,其特征在于,所述集成芯片还包括总线引脚和接地脚;所述逻辑控制电路的输入端包括电源端和内部接地端,所述总线引脚连接所述电源端,所述接地脚连接所述内部接地端。
6.根据权利要求5所述的集成芯片,其特征在于,所述集成芯片还内置有续流二极管,所述续流二极管的正极连接所述漏极引脚,所述续流二极管的负极连接所述电源端。
7.根据权利要求1所述的集成芯片,其特征在于,所述抗浪涌元器件的两端分别连接于所述电流采样脚和所述漏极引脚。
8.一种电路,其特征在于,包括如权利要求1-7任一项所述的集成芯片;所述电路还包括储能电感、采样电阻、第一滤波电容和第二滤波电容。
9.根据权利要求8所述的电路,其特征在于,
所述集成芯片还包括总线引脚和接地脚;所述逻辑控制电路的输入端包括电源端和内部接地端,所述总线引脚连接所述电源端,所述接地脚连接所述内部接地端;
所述采样电阻的两端分别连接所述电流采样脚和所述接地脚,所述第一滤波电容的正极连接所述总线引脚,所述第一滤波电容的负极连接所述接地脚,所述储能电感的一端连接所述漏极引脚,所述第二滤波电容的正极连接所述总线引脚,所述第二滤波电容的负极连接所述储能电感的另一端。
10.一种照明装置,其特征在于,包括如权利要求8-9任一项所述的电路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202121489320.XU CN215268060U (zh) | 2021-06-30 | 2021-06-30 | 一种集成芯片、电路及照明装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202121489320.XU CN215268060U (zh) | 2021-06-30 | 2021-06-30 | 一种集成芯片、电路及照明装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN215268060U true CN215268060U (zh) | 2021-12-21 |
Family
ID=79486155
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202121489320.XU Active CN215268060U (zh) | 2021-06-30 | 2021-06-30 | 一种集成芯片、电路及照明装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN215268060U (zh) |
-
2021
- 2021-06-30 CN CN202121489320.XU patent/CN215268060U/zh active Active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106374733B (zh) | 一种用于开关电源快速启动的系统 | |
CN205901586U (zh) | 一种具有防反接功能的预稳压电路 | |
CN215268060U (zh) | 一种集成芯片、电路及照明装置 | |
CN110445216B (zh) | 一种充电芯片 | |
CN113315363A (zh) | 一种集成芯片、电路及照明装置 | |
CN212086061U (zh) | 一种功率因数校正电路及开关电路 | |
CN110474408B (zh) | 一种电源电路 | |
CN209805673U (zh) | 防掉电用电设备重启电路 | |
CN209860818U (zh) | 一种交直流转换电路 | |
CN114400907A (zh) | 一种耐辐照三相二极管串联双重保护整流电路 | |
CN102368813A (zh) | 一种稳压电路 | |
CN208479473U (zh) | 一种抑制开机浪涌的dc-dc电源模块 | |
CN216721177U (zh) | 降压电路 | |
CN217427663U (zh) | 一种防电流冲击电路 | |
CN221008940U (zh) | 一种半导体分立器件及电路结构 | |
CN218829601U (zh) | 一种低纹波的电源供电电路 | |
CN108233353A (zh) | 两级抗过压浪涌级联模块 | |
US11489440B2 (en) | Power factor correction circuit | |
CN113098255B (zh) | 一种高工作电压、小功率的开关电源电路 | |
CN216599410U (zh) | 一种具备识别输入电压误动作能力的供电模块 | |
CN217388209U (zh) | 一种功率电源板线性直流稳压输出端的短路保护电路 | |
CN218633688U (zh) | 一种滤波电路及开关电源 | |
CN211791303U (zh) | 驱动电源电路板 | |
CN220429925U (zh) | 一种新能源充电控制引导电路 | |
EP3618250B1 (en) | Inrush current limiting device and power factor correction circuit |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |