CN214751754U - 一种千兆四电口自主芯片网卡 - Google Patents

一种千兆四电口自主芯片网卡 Download PDF

Info

Publication number
CN214751754U
CN214751754U CN202121476623.8U CN202121476623U CN214751754U CN 214751754 U CN214751754 U CN 214751754U CN 202121476623 U CN202121476623 U CN 202121476623U CN 214751754 U CN214751754 U CN 214751754U
Authority
CN
China
Prior art keywords
pin
chip
magnetic bead
resistor
patch magnetic
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202121476623.8U
Other languages
English (en)
Inventor
不公告发明人
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing Guang Runtong Technology Development Co ltd
Original Assignee
Beijing Guang Runtong Technology Development Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing Guang Runtong Technology Development Co ltd filed Critical Beijing Guang Runtong Technology Development Co ltd
Priority to CN202121476623.8U priority Critical patent/CN214751754U/zh
Application granted granted Critical
Publication of CN214751754U publication Critical patent/CN214751754U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Power Sources (AREA)

Abstract

本实用新型公开了一种千兆四电口自主芯片网卡,包括基础板,基础板上板载有功能芯片,功能芯片包括处理器芯片U1,处理器芯片U1连接有插槽P1,处理器芯片通过插槽P1与主板连接;功能芯片U1还包括与处理器芯片U1连接的电源模块、滤波器模块、时钟模块、闪存模块以及若干接口。本实用新型相较于传统网卡,极大地提高了各方面性能,能满足不同CPU平台及系统的适配与应用。

Description

一种千兆四电口自主芯片网卡
技术领域
本实用新型涉及电子通信设备领域,具体涉及一种千兆四电口自主芯片网卡。
背景技术
网卡(也被称为网络适配器)是一块被设计用来允许计算机在计算机网络上进行通讯的计算机硬件。由于其拥有MAC地址,因此属于OSI模型的第2层。它使得用户可以通过电缆或无线相互连接。每一个网卡都有一个被称为MAC地址的独一无二的48位串行号,它被写在卡上的一块ROM中。但是传统的网络适配器,功能性和兼容性已经不能很好地满足不同CPU平台及系统的适配与应用。
实用新型内容
为了解决上述问题,本实用新型提供了一种千兆四电口自主芯片网卡,具体方案如下:
包括基础板,所述基础板上板载有功能芯片,所述功能芯片包括处理器芯片U1,所述处理器芯片U1连接有插槽P1,所述处理器芯片U1通过所述插槽P1与主板连接;所述功能芯片U1还包括与所述处理器芯片U1连接的电源模块、滤波器模块、时钟模块、闪存模块以及若干接口。
进一步地,所述电源模块包括与所述处理器芯片U1连接的电源管理芯片U2,所述电源管理芯片U2的第一引脚接地,所述电源管理芯片U2的第二引脚串联第一电感L1后作为电输出接口,所述电源管理芯片U2的第三引脚通过所述插槽P1与主板上的电源连接;所述电源管理芯片U2的第四引脚串联第一电阻R1和第二电阻R2后与第二引脚并联,所述第一电阻R1并联第三电阻R3和第一电容C1后与第二引脚连接,所述第二电阻R2并联第四电阻R4后接地;所述电源管理芯片U2的第五引脚连接第五电阻R5后与第三引脚并联,所述电源管理芯片U2的第六引脚连接第六电阻R6和第二电容C2后与第二引脚并联;所述电源管理芯片U2的第二引脚和第三引脚均连接有滤波电路。
进一步地,所述电源模块还包括第一贴片磁珠L2、第二贴片磁珠L3、第三贴片磁珠L4、第四贴片磁珠L5、第五贴片磁珠L6、第六贴片磁珠L7和第七贴片磁珠L8,
所述第一贴片磁珠L2、第二贴片磁珠L3、第三贴片磁珠L4、第四贴片磁珠L5的一端分别与所述处理器芯片U1连接,所述第一贴片磁珠L2、第二贴片磁珠L3、第三贴片磁珠L4、第四贴片磁珠L5的另一端并联后与所述处理器芯片U1连接,所述第一贴片磁珠L2、第二贴片磁珠L3、第三贴片磁珠L4、第四贴片磁珠L5分别连接有滤波电路;
所述第五贴片磁珠L6、第六贴片磁珠L7和第七贴片磁珠L8的一端分别与所述处理器芯片U1连接,所述第五贴片磁珠L6、第六贴片磁珠L7和第七贴片磁珠L8的另一端并联后与所述处理器芯片U1连接,所述第五贴片磁珠L6、第六贴片磁珠L7和第七贴片磁珠L8分别连接有滤波电路;
所述基础板对应所述滤波器模块的背面设有散热片。
进一步地,所述时钟模块包括晶振CY,所述晶振CY的两个引脚均与所述处理器芯片U1连接,所述晶振CY的两个引脚还连接有滤波电路。
进一步地,所述闪存模块包括通过SPI接口与所述处理器芯片U1连接的闪存芯片U4,所述闪存芯片U4的第一引脚、第二引脚、第五引脚、第六引脚与所述处理器芯片U1连接,所述闪存芯片U4的第四引脚接地,所述闪存芯片U4的第八引脚串联第三电容C3后与第四引脚连接,所述闪存芯片U4的第三引脚和第七引脚分别串联第七电阻R7和第八电阻R8后与第八引脚并联。
进一步地,所述接口包括网络接口U6和测试接口J2,所述测试接口J2的第一引脚和第三引脚分别串联第九电阻R9和第十电阻R10然后并联与所述处理器芯片U1连接,所述测试接口J2的第五引脚串联第十一电阻R11后接地,所述测试接口J2的第二引脚、第四引脚、第六引脚并联后接地,所述测试接口J2的第十引脚串联第十二电阻R12后与所述处理器芯片U1连接,所述测试接口J2的第十三引脚串联第二电感L9后与所述处理器芯片U1连接,所述测试接口J2的第十四引脚串联第十三电阻R13后接地。
进一步地,所述处理器芯片U1与所述网络接口U6通过滤波器模块连接,所述滤波器模块包括变压器U5,
所述变压器U5的第一引脚、第四引脚、第七引脚和第十引脚并联后接第四电容C4然后接地,所述第一变压器U5的第二引脚、第三引脚、第五引脚、第六引脚、第八引脚、第九引脚、第十一引脚、第十二引脚与所述处理器芯片U1连接,所述变压器U5的第十三引脚、第十四引脚、第十六引脚、第十七引脚、第十九引脚、第二十引脚、第二十二引脚、第二十三引脚与所述网络接口连接U6连接,所述变压器U5的第十五引脚、第十八引脚、第二十一引脚、第二十四引脚分别串联第十四电阻R14、第十五电阻R15、第十六电阻R16、第十七电阻R17后并联连接第五电容C5后接地。
进一步地,所述处理器芯片U1与主板通过SMbus协议连接。
本实用新型的有益效果在于,本实用新型提供的网卡,相较于传统网卡,极大地提高了各方面性能,能满足不同CPU平台及系统的适配与应用:
1、提供四端口RJ45接口连接;
2、创新的电源管理功能和节能以太网(EEE),集成的直接存储器提高效率并降低功耗;
3、灵活的I/O虚拟化技术为端口区分和服务质量(QoS)提供了多达32条虚拟通道;
4、可拓展的iscsi提供具有成本效益的SAN连接性能;
5、高性能主机接口设计PCI Express 2.1。
附图说明
图1.本实用新型的连接示意图,
图2.本实用新型电源模块的电路图,
图3.本实用新型时钟模块的电路图,
图4.本实用新型闪存模块的电路图,
图5.本实用新型接口的连接示意图,
图6.本实用新型测试接口的电路图,
图7.本实用新型滤波器模块的电路图。
具体实施方式
下面结合附图和实施例对本实用新型作进一步的描述,下列实施例仅用于解释本实用新型的实用新型内容,不用于限定本实用新型的保护范围。
一种千兆四电口自主芯片网卡,包括基础板,基础板上板载有功能芯片,如图1,功能芯片包括处理器芯片U1(emerald),处理器芯片U1连接有插槽P1(PCIE-X4),处理器芯片U1通过插槽P1与主板连接;功能芯片U1还包括与处理器芯片U1连接的电源模块、滤波器模块、时钟模块、闪存模块以及若干接口,处理器芯片U1与主板通过SMbus协议连接。
参照图2,电源模块包括与处理器芯片U1连接的电源管理芯片U2(BL8033CB6TR/MP1471AGJ-Z/tps565201),电源管理芯片U2的第一引脚接地,电源管理芯片U2的第二引脚串联第一电感L1后作为电输出接口,电源管理芯片U2的第三引脚通过插槽P1与主板上的电源连接;电源管理芯片U2的第四引脚串联第一电阻R1和第二电阻R2后与第二引脚并联,第一电阻R1并联第三电阻R3和第一电容C1后与第二引脚连接,第二电阻R2并联第四电阻R4后接地;电源管理芯片U2的第五引脚连接第五电阻R5后与第三引脚并联,电源管理芯片U2的第六引脚连接第六电阻R6和第二电容C2后与第二引脚并联;电源管理芯片U2的第二引脚和第三引脚均连接有滤波电路。
电源模块还包括第一贴片磁珠L2、第二贴片磁珠L3、第三贴片磁珠L4、第四贴片磁珠L5、第五贴片磁珠L6、第六贴片磁珠L7和第七贴片磁珠L8(CBW160808U300T),
第一贴片磁珠L2、第二贴片磁珠L3、第三贴片磁珠L4、第四贴片磁珠L5的一端分别与处理器芯片U1连接,第一贴片磁珠L2、第二贴片磁珠L3、第三贴片磁珠L4、第四贴片磁珠L5的另一端并联后与处理器芯片U1连接,第一贴片磁珠L2、第二贴片磁珠L3、第三贴片磁珠L4、第四贴片磁珠L5分别连接有滤波电路;
第五贴片磁珠L6、第六贴片磁珠L7和第七贴片磁珠L8的一端分别与处理器芯片U1连接,第五贴片磁珠L6、第六贴片磁珠L7和第七贴片磁珠L8的另一端并联后与处理器芯片U1连接,第五贴片磁珠L6、第六贴片磁珠L7和第七贴片磁珠L8分别连接有滤波电路;基础板对应滤波器模块的背面设有散热片。橘色常亮为1G,绿色常亮为100M,绿色闪烁为link状态,指示灯未亮为无网络状态。
如图3,时钟模块包括晶振CY,晶振CY的两个引脚均与处理器芯片U1连接,晶振CY的两个引脚还连接有滤波电路。
如图4,闪存模块包括通过SPI接口与处理器芯片U1连接的闪存芯片U4(GD25Q80CSIG),闪存芯片U4的第一引脚、第二引脚、第五引脚、第六引脚与处理器芯片U1连接,闪存芯片U4的第四引脚接地,闪存芯片U4的第八引脚串联第三电容C3后与第四引脚连接,闪存芯片U4的第三引脚和第七引脚分别串联第七电阻R7和第八电阻R8后与第八引脚并联。
如图5和6所示,接口包括网络接口U6(RJ451x48P8C_2)和测试接口J2(JTAG_DNI),测试接口J2的第一引脚和第三引脚分别串联第九电阻R9和第十电阻R10然后并联与处理器芯片U1连接,测试接口J2的第五引脚串联第十一电阻R11后接地,测试接口J2的第二引脚、第四引脚、第六引脚并联后接地,测试接口J2的第十引脚串联第十二电阻R12后与处理器芯片U1连接,测试接口J2的第十三引脚串联第二电感L9后与处理器芯片U1连接,测试接口J2的第十四引脚串联第十三电阻R13后接地。
结合图5和图7,处理器芯片U1与网络接口U6通过滤波器模块连接,滤波器模块包括变压器U5(EG24A034S),变压器U5的第一引脚、第四引脚、第七引脚和第十引脚并联后接第四电容C4然后接地,第一变压器U5的第二引脚、第三引脚、第五引脚、第六引脚、第八引脚、第九引脚、第十一引脚、第十二引脚与处理器芯片U1连接,变压器U5的第十三引脚、第十四引脚、第十六引脚、第十七引脚、第十九引脚、第二十引脚、第二十二引脚、第二十三引脚与网络接口连接U6连接,变压器U5的第十五引脚、第十八引脚、第二十一引脚、第二十四引脚分别串联第十四电阻R14、第十五电阻R15、第十六电阻R16、第十七电阻R17后并联连接第五电容C5后接地。
本申请提出的网卡,能够通过捆绑组实现容错,来自故障端口的通信将被路由至同组中其他成员。该适配卡具有集成的硬件加速功能,能够执行TCP/UDP/IP校验和分载及TCP分段任务。主机处理技术可分载加速器,释放CPU资源,以处理其他应用程序。
综上,仅为本实用新型之较佳实施例,不以此限定本实用新型的保护范围,凡依本实用新型专利范围及说明书内容所作的等效变化与修饰,皆为本实用新型专利涵盖的范围之内。

Claims (8)

1.一种千兆四电口自主芯片网卡,包括基础板,所述基础板上板载有功能芯片,其特征在于:所述功能芯片包括处理器芯片U1,所述处理器芯片U1连接有插槽P1,所述处理器芯片U1通过所述插槽P1与主板连接;所述功能芯片U1还包括与所述处理器芯片U1连接的电源模块、滤波器模块、时钟模块、闪存模块以及若干接口。
2.根据权利要求1所述的一种千兆四电口自主芯片网卡,其特征在于:所述电源模块包括与所述处理器芯片U1连接的电源管理芯片U2,所述电源管理芯片U2的第一引脚接地,所述电源管理芯片U2的第二引脚串联第一电感L1后作为电输出接口,所述电源管理芯片U2的第三引脚通过所述插槽P1与主板上的电源连接;所述电源管理芯片U2的第四引脚串联第一电阻R1和第二电阻R2后与第二引脚并联,所述第一电阻R1并联第三电阻R3和第一电容C1后与第二引脚连接,所述第二电阻R2并联第四电阻R4后接地;所述电源管理芯片U2的第五引脚连接第五电阻R5后与第三引脚并联,所述电源管理芯片U2的第六引脚连接第六电阻R6和第二电容C2后与第二引脚并联;所述电源管理芯片U2的第二引脚和第三引脚均连接有滤波电路。
3.根据权利要求2所述的一种千兆四电口自主芯片网卡,其特征在于:所述电源模块还包括第一贴片磁珠L2、第二贴片磁珠L3、第三贴片磁珠L4、第四贴片磁珠L5、第五贴片磁珠L6、第六贴片磁珠L7和第七贴片磁珠L8,
所述第一贴片磁珠L2、第二贴片磁珠L3、第三贴片磁珠L4、第四贴片磁珠L5的一端分别与所述处理器芯片U1连接,所述第一贴片磁珠L2、第二贴片磁珠L3、第三贴片磁珠L4、第四贴片磁珠L5的另一端并联后与所述处理器芯片U1连接,所述第一贴片磁珠L2、第二贴片磁珠L3、第三贴片磁珠L4、第四贴片磁珠L5分别连接有滤波电路;
所述第五贴片磁珠L6、第六贴片磁珠L7和第七贴片磁珠L8的一端分别与所述处理器芯片U1连接,所述第五贴片磁珠L6、第六贴片磁珠L7和第七贴片磁珠L8的另一端并联后与所述处理器芯片U1连接,所述第五贴片磁珠L6、第六贴片磁珠L7和第七贴片磁珠L8分别连接有滤波电路;
所述基础板对应所述滤波器模块的背面设有散热片。
4.根据权利要求3所述的一种千兆四电口自主芯片网卡,其特征在于:所述时钟模块包括晶振CY,所述晶振CY的两个引脚均与所述处理器芯片U1连接,所述晶振CY的两个引脚还连接有滤波电路。
5.根据权利要求4所述的一种千兆四电口自主芯片网卡,其特征在于:所述闪存模块包括通过SPI接口与所述处理器芯片U1连接的闪存芯片U4,所述闪存芯片U4的第一引脚、第二引脚、第五引脚、第六引脚与所述处理器芯片U1连接,所述闪存芯片U4的第四引脚接地,所述闪存芯片U4的第八引脚串联第三电容C3后与第四引脚连接,所述闪存芯片U4的第三引脚和第七引脚分别串联第七电阻R7和第八电阻R8后与第八引脚并联。
6.根据权利要求5所述的一种千兆四电口自主芯片网卡,其特征在于:所述接口包括网络接口U6和测试接口J2,所述测试接口J2的第一引脚和第三引脚分别串联第九电阻R9和第十电阻R10然后并联与所述处理器芯片U1连接,所述测试接口J2的第五引脚串联第十一电阻R11后接地,所述测试接口J2的第二引脚、第四引脚、第六引脚并联后接地,所述测试接口J2的第十引脚串联第十二电阻R12后与所述处理器芯片U1连接,所述测试接口J2的第十三引脚串联第二电感L9后与所述处理器芯片U1连接,所述测试接口J2的第十四引脚串联第十三电阻R13后接地。
7.根据权利要求6所述的一种千兆四电口自主芯片网卡,其特征在于:所述处理器芯片U1与所述网络接口U6通过滤波器模块连接,所述滤波器模块包括变压器U5,
所述变压器U5的第一引脚、第四引脚、第七引脚和第十引脚并联后接第四电容C4然后接地,所述第一变压器U5的第二引脚、第三引脚、第五引脚、第六引脚、第八引脚、第九引脚、第十一引脚、第十二引脚与所述处理器芯片U1连接,所述变压器U5的第十三引脚、第十四引脚、第十六引脚、第十七引脚、第十九引脚、第二十引脚、第二十二引脚、第二十三引脚与所述网络接口连接U6连接,所述变压器U5的第十五引脚、第十八引脚、第二十一引脚、第二十四引脚分别串联第十四电阻R14、第十五电阻R15、第十六电阻R16、第十七电阻R17后并联连接第五电容C5后接地。
8.根据权利要求1所述的一种千兆四电口自主芯片网卡,其特征在于:所述处理器芯片U1与主板通过SMbus协议连接。
CN202121476623.8U 2021-06-29 2021-06-29 一种千兆四电口自主芯片网卡 Active CN214751754U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202121476623.8U CN214751754U (zh) 2021-06-29 2021-06-29 一种千兆四电口自主芯片网卡

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202121476623.8U CN214751754U (zh) 2021-06-29 2021-06-29 一种千兆四电口自主芯片网卡

Publications (1)

Publication Number Publication Date
CN214751754U true CN214751754U (zh) 2021-11-16

Family

ID=78630285

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202121476623.8U Active CN214751754U (zh) 2021-06-29 2021-06-29 一种千兆四电口自主芯片网卡

Country Status (1)

Country Link
CN (1) CN214751754U (zh)

Similar Documents

Publication Publication Date Title
CN104348673B (zh) 一种调测的方法、主控板和业务板
CN211018825U (zh) 载波通信单元测试夹具及测试系统
CN103856411B (zh) 路由器的uart接口连接的切换系统
CN214751754U (zh) 一种千兆四电口自主芯片网卡
CN206294172U (zh) 基于电力线通信的宽带载波调试装置
CN203643903U (zh) 一种cpci-e加固计算机主板
CN214704611U (zh) 一种用于高速总线测试验证的装置
CN104641593B (zh) 网板和通信设备
CN109241641A (zh) 一种双核ARM型SoC应用验证实现方法及应用验证板
CN201699737U (zh) 高性能通信处理及控制的平台装置
CN206948301U (zh) 一种eSIM卡的切换装置
CN214707723U (zh) 一种万兆双光口网卡
CN103200038B (zh) 一种开放式多业务平台
CN215835409U (zh) 一种万兆单光口以太网适配器
CN217085747U (zh) 基于vpx总线的多接口通信装置
CN206363306U (zh) 一种终端及其串口通信电路
CN109189624A (zh) 一种海量信息处理器单粒子试验实现方法及单粒子试验板
CN110913374B (zh) 一种物联网跨网通信模块的通信方式
CN208188820U (zh) 一种串行和并行通讯接口扩展器
CN215818179U (zh) 高性能高带宽服务器适配器
CN107102961A (zh) 加速arm处理器并行工作的方法及系统
CN207652460U (zh) 一种基于pcie结构的双网口数据聚合接收装置
CN108509364A (zh) 一种串行和并行通讯接口扩展器
CN206378159U (zh) 一种温湿度采集器及温湿度采集系统
CN205179083U (zh) 一种路由器后台管理板

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant