CN214412703U - 一种用于信号分频的锁相环装置 - Google Patents
一种用于信号分频的锁相环装置 Download PDFInfo
- Publication number
- CN214412703U CN214412703U CN202120715798.3U CN202120715798U CN214412703U CN 214412703 U CN214412703 U CN 214412703U CN 202120715798 U CN202120715798 U CN 202120715798U CN 214412703 U CN214412703 U CN 214412703U
- Authority
- CN
- China
- Prior art keywords
- phase
- frequency division
- signal
- locked loop
- vco
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 230000002093 peripheral effect Effects 0.000 claims description 6
- 238000000034 method Methods 0.000 abstract description 2
- 230000015572 biosynthetic process Effects 0.000 description 2
- 230000007547 defect Effects 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 238000003786 synthesis reaction Methods 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 239000008358 core component Substances 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
Images
Abstract
本实用新型涉及频率合成器技术领域,具体是涉及一种用于信号分频的锁相环装置,包括依次连接的鉴相器、环路滤波器和VCO,所述VCO产生的信号反馈至鉴相器,所述鉴相器对输入信号进行N分频,对VCO反馈的信号进行R分频,采用该技术方案,实现了将锁相环作为分频器的方法,可对信号进行任意分频,并具有相位噪声好、杂散低等优点。
Description
技术领域
本实用新型涉及频率合成器技术领域, 具体是涉及一种用于信号分频的锁相环装置。
背景技术
频率合成器是电子系统的核心部件,在通用仪表、雷达系统、卫星通信、遥测遥控等领域均有着广泛应用,频率合成的本质是通过混频器、倍频器、分频器等电路实现频率的“加减乘除”四则运算,分频器是实现“除法”的基本电路,目前分频的方案有两种:一种是采用集成分频器对信号进行分频,另一种是采用DDS(直接数字频率合成)进行分频。
集成分频器有整数分频器和小数分频器。整数分频器只能对信号进行整数分频,具有分频比调节范围有限、分频步进较大、分频谐波高等缺点;小数分频器通常基于“Σ-Δ”技术,相位噪声恶化严重,DDS方案则具有功耗大、成本高、杂散和相位噪声等指标不易控制的缺点。
实用新型内容
本实用新型的目的是克服了上述现有技术的缺点,提供了一种用于频率分频的锁相环装置,可对信号进行任意分频。
本实用新型提供的一种用于信号分频的锁相环装置,包括依次连接的鉴相器、环路滤波器和VCO,所述VCO产生的信号反馈至鉴相器,所述鉴相器对输入信号进行N分频,对VCO反馈的信号进行R分频。
进一步改进的是:所述鉴相器为芯片HMC703及其外围电路。
进一步改进的是:所述环路滤波器为RC积分滤波器。
进一步改进的是:所述VCO为芯片DCRO2024-5及其外围电路。
通过采用上述的技术方案,本实用新型的有益效果是:本实用新型提出的一种用于信号分频的锁相环装置,打破传统倍频锁相环观念,提出了将锁相环的参考输入和VCO反馈输入反接,实现了将锁相环作为分频器的方法,可对信号进行任意分频,并具有相位噪声好、杂散低等优点。
附图说明
图1为本实用新型的电路原理框图;
图2为本实用新型的电路原理图。
具体实施方式
下面结合附图和具体实施方式对本实用新型作进一步详细的说明:
如图1、图2所示,本实用新型提供的一种用于信号分频的锁相环装置,包括依次连接的鉴相器、环路滤波器和VCO,所述VCO产生的信号反馈至鉴相器,所述鉴相器对输入信号进行N分频,对VCO反馈的信号进行R分频,所述鉴相器为芯片HMC703及其外围电路,所述环路滤波器为RC积分滤波器,所述VCO为芯片DCRO2024-5及其外围电路。
本实用新型工作原理是:当外部信号输入鉴相器,进行N分频;通过环路滤波器后,再进入VCO震荡产生的信号分成两路,一路输出;另一路再进入鉴相器,进行R分频;鉴相器对分别经N、R分频后的信号进行鉴相,产生产生误差信号,经环路滤波器后对VCO频率进行调谐,使整个锁相环路锁定;
环路锁定后,根据锁相环原理,有如下关系式:
以上通过具体实施例对本实用新型进行了详细的说明,但这些并非构成对本实用新型的限制。在不脱离本实用新型原理的情况下,本领域的技术人员还可做出许多变形和改进,这些也应视为本实用新型的保护范围。
Claims (4)
1.一种用于信号分频的锁相环装置,其特征在于:包括依次连接的鉴相器、环路滤波器和VCO,所述VCO产生的信号反馈至鉴相器,所述鉴相器对输入信号进行N分频,对VCO反馈的信号进行R分频。
2.根据权利要求1所述的一种用于信号分频的锁相环装置,其特征在于:所述鉴相器为芯片HMC703及其外围电路。
3.根据权利要求1所述的一种用于信号分频的锁相环装置,其特征在于:所述环路滤波器为RC积分滤波器。
4.根据权利要求1所述的一种用于信号分频的锁相环装置,其特征在于:所述VCO为芯片DCRO2024-5及其外围电路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202120715798.3U CN214412703U (zh) | 2021-04-08 | 2021-04-08 | 一种用于信号分频的锁相环装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202120715798.3U CN214412703U (zh) | 2021-04-08 | 2021-04-08 | 一种用于信号分频的锁相环装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN214412703U true CN214412703U (zh) | 2021-10-15 |
Family
ID=78032199
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202120715798.3U Expired - Fee Related CN214412703U (zh) | 2021-04-08 | 2021-04-08 | 一种用于信号分频的锁相环装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN214412703U (zh) |
-
2021
- 2021-04-08 CN CN202120715798.3U patent/CN214412703U/zh not_active Expired - Fee Related
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7656236B2 (en) | Noise canceling technique for frequency synthesizer | |
US6249189B1 (en) | Frequency synthesizer accomplished by using multiphase reference signal source | |
US7274231B1 (en) | Low jitter frequency synthesizer | |
CN104135280B (zh) | 一种谐波发生加混频的频率源电路 | |
JPH07297642A (ja) | 周波数倍数回路 | |
US8432061B2 (en) | Digital frequency divider | |
CN106067815B (zh) | 一种基于dds和小数分频锁相环的频率合成器 | |
US7026878B2 (en) | Flexible synthesizer for multiplying a clock by a rational number | |
US20090268091A1 (en) | Receiver capable of generating audio reference clock | |
US5187722A (en) | Frequency synthesis using fractional frequency multiplication | |
JP4903969B2 (ja) | 回転周波数合成器 | |
CN113541678A (zh) | 一种双环混频锁相电路、装置及锁相方法 | |
KR960036338A (ko) | 가변 분주비를 설정하는 장치 및 방법과 이를 활용한 장치 | |
CN214412703U (zh) | 一种用于信号分频的锁相环装置 | |
CN110729996B (zh) | 一种小型化两次锁相的锁相环电路及方法 | |
CN105634483A (zh) | 一种用于汞离子微波频标的毫米波频率源 | |
CN113193869B (zh) | 一种基于声表面滤波器的超低相噪频率综合器 | |
CN215818135U (zh) | 跳频频率源及通信装置 | |
US20050104634A1 (en) | Frequency divider, PLL circuit and semiconductor integrated circuit | |
CN115347868A (zh) | 用于产生低相位噪声信号的信号发生装置和信号发生方法 | |
US7239208B1 (en) | Device and method for frequency synthesis for wireline transceivers and similar devices | |
RU2517424C1 (ru) | Синтезатор частот с коммутируемыми трактами приведения частоты | |
CN105978563A (zh) | 一种用于铷原子频标的数字锁相调制倍频器 | |
CN113162617A (zh) | 一种低相噪x波段频率源及其调制方法 | |
Nakagawa et al. | A phase noise reduction technique for MMIC frequency synthesizers that uses a new pulse generator LSI |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20211015 |