CN214311390U - 一种基于fpga实现的总线控制器 - Google Patents

一种基于fpga实现的总线控制器 Download PDF

Info

Publication number
CN214311390U
CN214311390U CN202120629894.6U CN202120629894U CN214311390U CN 214311390 U CN214311390 U CN 214311390U CN 202120629894 U CN202120629894 U CN 202120629894U CN 214311390 U CN214311390 U CN 214311390U
Authority
CN
China
Prior art keywords
fpga
bus
circuit board
control circuit
bus control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN202120629894.6U
Other languages
English (en)
Inventor
李华忠
杨迎春
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Anhui Worldlong Electronic Technology Co ltd
Original Assignee
Anhui Worldlong Electronic Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Anhui Worldlong Electronic Technology Co ltd filed Critical Anhui Worldlong Electronic Technology Co ltd
Priority to CN202120629894.6U priority Critical patent/CN214311390U/zh
Application granted granted Critical
Publication of CN214311390U publication Critical patent/CN214311390U/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Shielding Devices Or Components To Electric Or Magnetic Fields (AREA)

Abstract

本实用新型公开了一种基于FPGA实现的总线控制器,具体涉及控制器技术领域,包括总线控制电路板,所述总线控制电路板上安装有可编程逻辑门阵列FPGA,且可编程逻辑门阵列FPGA内置有SDRAM,在可编程逻辑门阵列的连接电路上设置有用于优化控制器抗电磁干扰的抗干扰组件,在总线控制电路板上的高频电路之间设置有用于防静电的多个金属屏蔽条,所述总线控制电路板上还安装有总线接口和DC/DC电源接口,所述可编程逻辑门阵列FPGA连接有TFT‑LCD模块和触摸板。本实用新型采用了可编程逻辑门阵列FPGA,且内置SDRAM,替换复杂可编程逻辑器件CPLD+静态随机存取存储器SRAM方案,增加了电源处理和更改铺铜面积,优化了控制器的抗电磁干扰和抗静电打击能力。

Description

一种基于FPGA实现的总线控制器
技术领域
本实用新型涉及控制器技术领域,更具体地说,本实用涉及一种基于FPGA实现的总线控制器。
背景技术
随着现代科学技术的不断发展和技术需要,要求电子设备更加智能化,同时具有更好的稳定性、更强的兼容性和可扩展性。因此串型总线控制及管理技术,以其出色的可扩展性、兼容性和稳定性,使得电子设备的智能控制和管理变得简单化、高效化。
现有技术中的智能总线控制器采用可编程逻辑器件CPLD+静态随机存取存储器SRAM方案,较为复杂,抗干扰能力低,容易被外部电磁干扰,防静电等级低,增加抗静电等级,没有触摸板接口,增加触摸板接口。
实用新型内容
为解决上述技术问题,本实用新型提供一种基于FPGA实现的总线控制器,包括总线控制电路板,所述总线控制电路板上安装有可编程逻辑门阵列FPGA,且可编程逻辑门阵列FPGA内置有SDRAM,在可编程逻辑门阵列的连接电路上设置有用于优化控制器抗电磁干扰的抗干扰组件,在总线控制电路板上的高频电路之间设置有用于防静电的多个金属屏蔽条,所述总线控制电路板上还安装有总线接口和DC/DC电源接口,所述可编程逻辑门阵列FPGA连接有TFT-LCD模块和触摸板。
在一个优选地实施方式中,所述抗干扰组件包括去耦电容、滤波电容和瞬态电压抑制器,去耦电容安装在可编程逻辑门阵列FPGA与DC/DC电源接口之间的电路上,滤波电容安装在DC/DC电源接口和地线的接口处。
在一个优选地实施方式中,所述金属屏蔽条将所述总线控制电路板分割为多个区域,高频电路与所述可编程逻辑门阵列FPGA位于不同的区域内。
在一个优选地实施方式中,所述可编程逻辑门阵列FPGA的外部设置有一圈由铜箔制成的屏蔽边框,屏蔽边框安装在总线控制电路板上。
在一个优选地实施方式中,所述DC/DC电源接口用于提供供电,所述触摸板为总线控制器增加触摸功能,以实现部分控制操作,所述总线接口用于与外部设备通讯使用。
本实用新型的技术效果和优点:
1、整个总线控制器采用了可编程逻辑门阵列FPGA,且内置SDRAM,替换复杂可编程逻辑器件CPLD+静态随机存取存储器SRAM方案,增加了电源处理和更改铺铜面积,优化了控制器的抗电磁干扰和抗静电打击能力;
2、在总线控制电路板上的高频电路之间设置有用于防静电的多个金属屏蔽条,增强防静电打击的能力,利用金属屏蔽,使总线电路板上的高频电路得以屏蔽,增强免疫能力,提升抗静电能力。
附图说明
图1为本实用新型的系统框架结构示意图;
图2为本实用新型的整体结构示意图。
附图标记说明:1总线控制电路板、2可编程逻辑门阵列FPGA、3抗干扰组件、4金属屏蔽条、5总线接口、6DC/DC电源接口、7TFT-LCD、8触摸板、9去耦电容、10滤波电容、11瞬态电压抑制器、12屏蔽边框。
具体实施方式
下面结合附图和具体实施方式对本实用新型作进一步详细的说明。本实用新型的实施例是为了示例和描述起见而给出的,而并不是无遗漏的或者将本实用新型限于所公开的形式。很多修改和变化对于本领域的普通技术人员而言是显而易见的。选择和描述实施例是为了更好说明本实用新型的原理和实际应用,并且使本领域的普通技术人员能够理解本实用新型从而设计适于特定用途的带有各种修改的各种实施例。
如图1-2所示的一种基于FPGA实现的总线控制器,包括总线控制电路板1,所述总线控制电路板1上安装有可编程逻辑门阵列FPGA2,且可编程逻辑门阵列FPGA2内置有SDRAM,在可编程逻辑门阵列的连接电路上设置有用于优化控制器抗电磁干扰的抗干扰组件3,优化控制器的抗电磁干扰;
在总线控制电路板1上的高频电路之间设置有用于防静电的多个金属屏蔽条4,增强防静电打击的能力;
所述总线控制电路板1上还安装有总线接口5和DC/DC电源接口6,所述可编程逻辑门阵列FPGA2连接有TFT-LCD7模块和触摸板8,触摸板8为总线控制器增加触摸功能,以实现部分控制操作,所述DC/DC电源接口6用于提供供电,所述总线接口5用于与外部设备通讯使用,提升整个总线控制器的实用性;
所述抗干扰组件3包括去耦电容9、滤波电容10和瞬态电压抑制器11,去耦电容9安装在可编程逻辑门阵列FPGA2与DC/DC电源接口6之间的电路上,滤波电容10安装在DC/DC电源接口6和地线的接口处,能够大幅度提升总线控制电路板1上电器元件的抗干扰能力;
所述金属屏蔽条4将所述总线控制电路板1分割为多个区域,高频电路与所述可编程逻辑门阵列FPGA2位于不同的区域内,所述可编程逻辑门阵列FPGA2的外部设置有一圈由铜箔制成的屏蔽边框12,屏蔽边框12安装在总线控制电路板1上,利用金属屏蔽,使总线电路板上的高频电路得以屏蔽,增强免疫能力,提升抗静电能力;
整个总线控制器采用了可编程逻辑门阵列FPGA2,且内置SDRAM,替换复杂可编程逻辑器件CPLD+静态随机存取存储器SRAM方案,增加了电源处理和更改铺铜面积,优化了控制器的抗电磁干扰和抗静电打击能力。
显然,所描述的实施例仅仅是本实用新型的一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域及相关领域的普通技术人员在没有作出创造性劳动的前提下所获得的所有其他实施例,都应属于本实用新型保护的范围。本实用新型中未具体描述和解释说明的结构、装置以及操作方法,如无特别说明和限定,均按照本领域的常规手段进行实施。

Claims (5)

1.一种基于FPGA实现的总线控制器,其特征在于,包括总线控制电路板,所述总线控制电路板上安装有可编程逻辑门阵列FPGA,且可编程逻辑门阵列FPGA内置有SDRAM,在可编程逻辑门阵列的连接电路上设置有用于优化控制器抗电磁干扰的抗干扰组件,在总线控制电路板上的高频电路之间设置有用于防静电的多个金属屏蔽条,所述总线控制电路板上还安装有总线接口和DC/DC电源接口,所述可编程逻辑门阵列FPGA连接有TFT-LCD模块和触摸板。
2.根据权利要求1所述的一种基于FPGA实现的总线控制器,其特征在于:所述抗干扰组件包括去耦电容、滤波电容和瞬态电压抑制器,去耦电容安装在可编程逻辑门阵列FPGA与DC/DC电源接口之间的电路上,滤波电容安装在DC/DC电源接口和地线的接口处。
3.根据权利要求1所述的一种基于FPGA实现的总线控制器,其特征在于:所述金属屏蔽条将所述总线控制电路板分割为多个区域,高频电路与所述可编程逻辑门阵列FPGA位于不同的区域内。
4.根据权利要求1所述的一种基于FPGA实现的总线控制器,其特征在于:所述可编程逻辑门阵列FPGA的外部设置有一圈由铜箔制成的屏蔽边框,屏蔽边框安装在总线控制电路板上。
5.根据权利要求1所述的一种基于FPGA实现的总线控制器,其特征在于:所述DC/DC电源接口用于提供供电,所述触摸板为总线控制器增加触摸功能,以实现部分控制操作,所述总线接口用于与外部设备通讯使用。
CN202120629894.6U 2021-03-29 2021-03-29 一种基于fpga实现的总线控制器 Expired - Fee Related CN214311390U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202120629894.6U CN214311390U (zh) 2021-03-29 2021-03-29 一种基于fpga实现的总线控制器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202120629894.6U CN214311390U (zh) 2021-03-29 2021-03-29 一种基于fpga实现的总线控制器

Publications (1)

Publication Number Publication Date
CN214311390U true CN214311390U (zh) 2021-09-28

Family

ID=77837399

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202120629894.6U Expired - Fee Related CN214311390U (zh) 2021-03-29 2021-03-29 一种基于fpga实现的总线控制器

Country Status (1)

Country Link
CN (1) CN214311390U (zh)

Similar Documents

Publication Publication Date Title
CN210183629U (zh) 静电消除装置
CN214311390U (zh) 一种基于fpga实现的总线控制器
CN202550228U (zh) 通用串行总线usb头及具有该usb头的usb设备
CN101498960A (zh) 一种制造具有良好电磁兼容性能的计算机的方法
CN202374172U (zh) 基于高级电信计算架构的通信设备和滤波电路
CN112351579A (zh) 一种pcb电路和地面的连接方法
WO2016202240A1 (zh) 电磁兼容滤波器
CN103701426A (zh) Usb防干扰系统
CN103841754A (zh) 一种改善电磁干扰的电子装置
WO2020216001A1 (zh) Usb模组及终端
CN208904881U (zh) 一种用于电磁兼容测试的直流电源
CN202004323U (zh) 二次电路屏蔽接地电路
CN208112595U (zh) 一种led屏hub转接板电磁兼容emc干扰抑制装置
CN202929099U (zh) 一种母线屏蔽层电位监测装置
CN109818684A (zh) 信号处理系统及终端设备
CN214069807U (zh) 一种抑制电磁干扰的展频电路
CN215379093U (zh) 一种屏信号控制电路和电子设备
CN210053758U (zh) 一种模组用电磁屏蔽装置
CN211087113U (zh) 一种降低电磁干扰的服务器
CN220935019U (zh) 直流电源滤波集成模块和电子设备
CN211292018U (zh) 一种应用于汽车3d车轮定位仪的防静电相机
CN206364700U (zh) 一种emi板安装结构
EP2911489B1 (en) Electronic device and electromagnetic noise control method
CN211670777U (zh) 一种通讯隔离电路及ir46电能表工况仿真装置
CN210042372U (zh) 一种防静电结构的fpc

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20210928

CF01 Termination of patent right due to non-payment of annual fee