CN214098215U - 一种cpu深度休眠功能测试电路 - Google Patents
一种cpu深度休眠功能测试电路 Download PDFInfo
- Publication number
- CN214098215U CN214098215U CN202023305331.6U CN202023305331U CN214098215U CN 214098215 U CN214098215 U CN 214098215U CN 202023305331 U CN202023305331 U CN 202023305331U CN 214098215 U CN214098215 U CN 214098215U
- Authority
- CN
- China
- Prior art keywords
- deep sleep
- treater
- unit
- test circuit
- processor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Power Sources (AREA)
Abstract
本实用新型揭示了一种CPU深度休眠功能测试电路,包括由处理器、唤醒逻辑单元、深度休眠驱动单元、RTC构成的基础电路,其中深度休眠驱动单元信号接入电源管理单元并面向处理器供能,且处理器的状态信号反馈接入深度休眠驱动单元,RTC通过唤醒逻辑单元传递唤醒信号至处理器及其电源管理单元。特别地,该测试电路设有与处理器信号互联的备份寄存器,备份寄存器内预设有唤醒次数,并对应处理器唤醒状态计数,处理器通过GPIO输出测试结果。应用本实用新型测试电路,能够按需精确设定进入深度休眠模式下唤醒的次数,并为测试结果的信号反馈提供了直观而准确的交互方式。
Description
技术领域
本实用新型涉及芯片测试设备领域,尤其涉及一种用于进入深度休眠状态的CPU进行唤醒几率评定的测试电路。
背景技术
为了降低功耗,在没有任务时芯片会进入休眠模式,深度休眠模式standby会最大限度降低功耗。在进入standby后绝大部分单元模组关闭,CPU和数字功能模块会停止工作。在测试standby功能的时候,会先通知CPU进入standby,然后再唤醒CPU。假设通过实时时钟芯片的Alarm定期唤醒CPU。
为了增加芯片standby功能的可靠性,减小无法唤醒的几率,一般会多次循环让芯片进入standby再唤醒。目前测试不能很放方便地设定循环的次数,对CPU被从standby唤醒的实际次数无法准确把握。
发明内容
为了克服现有技术的不足,本实用新型的目的旨在提出一种CPU深度休眠功能测试电路,并以此改善测试过程面向工作人员的掌控性。
本实用新型的上述目的,将通过以下技术方案得以实现:一种CPU深度休眠功能测试电路,包括由处理器、唤醒逻辑单元、深度休眠驱动单元、实时时钟单元构成的基础电路,其中深度休眠驱动单元信号接入电源管理单元并面向处理器供能,且处理器的状态信号反馈接入深度休眠驱动单元,实时时钟单元通过唤醒逻辑单元传递唤醒信号至处理器及其电源管理单元,其特征在于:所述测试电路设有与处理器信号互联的备份寄存器,所述备份寄存器内预设有唤醒次数,并对应处理器唤醒状态计数,所述处理器通过GPIO输出测试结果。
本实用新型技术方案应用实施后的显著效果为:该测试电路通过引入备份寄存器,能够按需精确设定进入深度休眠模式下唤醒的次数,并对测试过程自动量化记录,为最终测试结果的信号反馈提供了直观而准确的交互方式。
附图说明
图1是本实用新型CPU深度休眠功能测试电路的系统架构示意图。
具体实施方式
为了清楚掌握CPU在进入深度休眠模式后被唤醒的几率,是否达到预期的次数,是否存在未被唤醒的情况,本实用新型创新提出了针对该CPU深度休眠功能测试的改良电路。
作为该类测试电路传统且必不可少的基础结构,如图1所示,整个测试电路由输入电压VDD_3.3V供能,且包括由处理器(Core)、唤醒逻辑单元(Wake up logic)、深度休眠驱动单元(Standby circuitry)、实时时钟单元(RTC)构成的基础电路,其中深度休眠驱动单元信号接入电源管理单元(PMU)并面向处理器供能,且处理器的状态信号反馈接入深度休眠驱动单元,实时时钟单元通过唤醒逻辑单元传递唤醒信号至处理器及其电源管理单元。通过以上基础电路,能够实现对处理器(Core)随芯片整体在和深度休眠模式和被唤醒之间状态切换。
当然为匹配该基础电路正常运行的额定电压稳定性,该测试电路在处理器的供能端与输入电压VDD之间接设有电源管理单元和将输入电压转换并输出1.5V的变压稳压器,且变压稳压器的另一输出端以同样大小的电压输出为GPIO供能;而RTC供能端与输入电压VDD之间接设有输出1.8V~3.6V的电源负载开关。同样地,唤醒逻辑单元(Wake up logic)、深度休眠驱动单元(Standby circuitry)也分别接入输入电压VDD取电运行。由图示箭头可见,该基础电路中,处理器用于面向深度休眠驱动单元(Standby circuitry)反馈当前状态,且处理器异步对该GPIO传输测试结果并向外输出。而唤醒逻辑单元(Wake up logic)的作用对象是处理器,深度休眠驱动单元(Standby circuitry)的作用对象是电源管理单元。
从本实用新型的创新特点来看,如图1所示的优选实施例,该测试电路设有与处理器信号互联的备份寄存器(BKP registers),且该备份寄存器内预设有唤醒次数,并对应处理器唤醒状态计数,当计数达到预设的唤醒次数后与处理器交互,使得处理器能通过GPIO输出测试结果。当测试过程中出现唤醒失败的情况,将无法得到理想的测试结果。
为更直观地获知测试结果,该GPIO的输出端与输入电压VDD之间接设有LED与电阻R1串联的支路。通过GPIO所输出对应测试结果的电压信号与输入电压VDD之间的压差点亮LED,从而可以直观反应是否为正常的测试结果。当然如果所得为非理想的测试结果,亦可点亮LED显示不同的灯色示意。其中通过电阻R1分压并赋予LED两端压差,故该电阻R1在满足驱动点亮LED的前提下无阻值限定要求。
从图示可见测试流程概述为:处理器向深度休眠驱动单元反馈状态;深度休眠驱动单元通知电源管理单元关闭电源,使芯片进入深度休眠模式;再由RTC面向唤醒逻辑单元发出唤醒驱动信号;而后由唤醒逻辑单元一边通知电源管理单元恢复供电、一边面向处理器触发唤醒;而每当处理器唤醒并同步信号传入备份寄存器提醒计数,随着备份寄存器计数达到设定值时便停止再次进入深度休眠模式,同时将计数结果回传处理器。处理器再根据测试结果通过GPIO输出灯控信号,点亮LED。
综上实施例及图示到详述可见,该测试电路通过引入备份寄存器,能够按需精确设定进入深度休眠模式下唤醒的次数,并对测试过程自动量化记录,为最终测试结果的信号反馈提供了直观而准确的交互方式。
除上述实施例外,本实用新型还可以有其它实施方式。凡采用等同替换或等效变换形成的技术方案,均落在本实用新型所要求保护的范围之内。
Claims (4)
1.一种CPU深度休眠功能测试电路,包括由处理器、唤醒逻辑单元、深度休眠驱动单元、实时时钟单元构成的基础电路,其中深度休眠驱动单元信号接入电源管理单元并面向处理器供能,且处理器的状态信号反馈接入深度休眠驱动单元,实时时钟单元通过唤醒逻辑单元传递唤醒信号至处理器及其电源管理单元,其特征在于:所述测试电路设有与处理器信号互联的备份寄存器,所述备份寄存器内预设有唤醒次数,并对应处理器唤醒状态计数,所述处理器通过GPIO输出测试结果。
2.根据权利要求1所述CPU深度休眠功能测试电路,其特征在于:所述GPIO的输出端与输入电压VDD之间接设有LED与电阻R1串联的支路。
3.根据权利要求1所述CPU深度休眠功能测试电路,其特征在于:所述处理器的供能端与输入电压VDD之间依次接设电源管理单元和变压稳压器,且变压稳压器的另一输出端接入GPIO。
4.根据权利要求1所述CPU深度休眠功能测试电路,其特征在于:所述实时时钟单元的供能端与输入电压VDD之间接设有输出1.8V~3.6V的电源负载开关。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202023305331.6U CN214098215U (zh) | 2020-12-31 | 2020-12-31 | 一种cpu深度休眠功能测试电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202023305331.6U CN214098215U (zh) | 2020-12-31 | 2020-12-31 | 一种cpu深度休眠功能测试电路 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN214098215U true CN214098215U (zh) | 2021-08-31 |
Family
ID=77436470
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202023305331.6U Active CN214098215U (zh) | 2020-12-31 | 2020-12-31 | 一种cpu深度休眠功能测试电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN214098215U (zh) |
-
2020
- 2020-12-31 CN CN202023305331.6U patent/CN214098215U/zh active Active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH0222734Y2 (zh) | ||
CN102214846A (zh) | 降低电池管理系统功耗的方法与低功耗电池管理系统 | |
CN104484029A (zh) | 电子装置及其省电管理方法 | |
CN205930591U (zh) | 一种常带电车载控制器电源 | |
CN109861521B (zh) | 车载低压辅助电源电路 | |
CN214098215U (zh) | 一种cpu深度休眠功能测试电路 | |
CN206323170U (zh) | 一种用于车载终端的智能供电电路 | |
CN110793655B (zh) | 一种低功耗无线测温装置 | |
CN105403248A (zh) | 一种低功耗环境监测系统 | |
CN209297244U (zh) | 一种工控机定时开关机电路 | |
CN110119187A (zh) | 节能集线器 | |
CN111555947B (zh) | 一种mcu低功耗休眠唤醒系统 | |
CN215646234U (zh) | 一种基于光耦开关休眠唤醒电路 | |
CN204741115U (zh) | 一种基于时间可控的智能型模块化插排 | |
CN209336500U (zh) | 一种应用于电动汽车的电池管理系统和电动汽车 | |
CN109062397B (zh) | 一种单片机休眠管理系统 | |
CN205038481U (zh) | Lkj的人机界面单元 | |
CN217426068U (zh) | 一种信号转换电路及电子设备 | |
WO2014183241A1 (zh) | 认知电源 | |
CN104934759B (zh) | 一种基于时间可控的智能型模块化插排及其控制方法 | |
CN110368207A (zh) | 轮椅及其控制方法 | |
CN111722559B (zh) | 一种基于dsp和fpga架构的低功耗处理方法 | |
CN205281298U (zh) | 一种低功耗环境监测系统 | |
CN214850617U (zh) | 一种基于超级电容的燃气表掉电上告电路 | |
CN218122511U (zh) | 一种用于mcu的多路唤醒电路及电子设备 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |