CN213482757U - 主板及服务器 - Google Patents
主板及服务器 Download PDFInfo
- Publication number
- CN213482757U CN213482757U CN202022765501.2U CN202022765501U CN213482757U CN 213482757 U CN213482757 U CN 213482757U CN 202022765501 U CN202022765501 U CN 202022765501U CN 213482757 U CN213482757 U CN 213482757U
- Authority
- CN
- China
- Prior art keywords
- interface
- processor
- management controller
- motherboard
- mainboard
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Information Transfer Systems (AREA)
Abstract
本实用新型提供一种主板及服务器,所述主板固定设置有插座、PCIE插槽、光盘驱动器、收发器接口、至少一个主机接口、至少一个内存插槽、至少一个连接器接口和至少一个USB接口;其中,所述收发器接口为所述主板的串口输出接口,所述插座用于安装处理器。本实用新型提供的主板接口种类丰富,能够适用安装多种多功能的处理器。
Description
技术领域
本实用新型涉及电子设备技术领域,尤其涉及一种主板及服务器。
背景技术
随着电子设备产业的快速发展,电子设备中处理器的功能也来越多样化,但是现有的由于连接处理器的主板接口比较单一,无法适用于多功能的处理器。
实用新型内容
为解决上述问题,本实用新型提供的主板及服务器,通过设置插座、PCIE 插槽、光盘驱动器、收发器接口、至少一个主机接口、至少一个内存插槽、至少一个连接器接口和至少一个USB接口,能够丰富主板接口种类,使主板适于安装多种多功能的处理器。
第一方面,本实用新型提供一种主板及服务器,所述主板固定设置有插座、 PCIE插槽、光盘驱动器、收发器接口、至少一个主机接口、至少一个内存插槽、至少一个连接器接口和至少一个USB接口;
其中,所述收发器接口为所述主板的串口输出接口,所述插座用于安装处理器。
可选地,所述插座固定连接有处理器,所述处理器与所述至少一个USB接口通信连接。
可选地,所述PCIE插槽用于支持2个PCIE x16 4.0插槽,所述PCIE插槽与处理器的PCIE物理接口通信连接。
可选地,所述处理器包括:第一serdes物理接口和第二serdes物理接口;
所述第一serdes物理接口和所述第二serdes物理接口均支持COMBO物理接口。
可选地,所述第一serdes物理接口与一个PCIE x16插槽、三个所述主机接口、一个连接器接口、一个光盘驱动器和一个基板管理控制器通信连接。
可选地,所述第二serdes物理接口与两个连接器接口和一个PCIE x16插槽通信连接。
可选地,所述主板通过所述至少一个USB接口与基板管理控制器通信连接,以实现主板的KVM功能。
可选地,所述处理器的SPI总线与所述基板管理控制器的SPI总线均与数据选择模块通信连接,所述数据选择模块与基本输入输出系统通信连接;
在默认状态下,所述基本输入输出系统通过所述数据选择模块与所述处理器通信连接;
所述基板管理控制器通过所述基本输入输出系统控制所述数据选择模块切换SPI通道与所述基板管理控制器连通;
所述基板管理控制器通过所述吉比特介质独立接口总线与RTL8211F PHY 芯片通信连接,所述RTL8211F PHY芯片与RJ45接口通信连接;
所述处理器的SPI总线还与安全芯片通信连接,所述安全芯片用于保证主板的安全性。
可选地,所述处理器通过LPC总线与基板管理控制器通信连接,用于使所述处理器向所述基板管理控制器传递IPMI指令、端口80POST代码、传递主板串口信息,以及用于使处理器配置基板管理控制器中的寄存器;
所述处理器通过PCIE总线与基板管理控制器通信连接,用于实现主板显示的功能;
所述处理器通过USB总线与所述基板管理控制器通信连接,用于实现 KVM的功能;
所述处理器通过I2C总线与所述基板管理控制器通信连接,用于使BMC 读取CPU内部的温度传感器所获取的温度数据;
所述处理器的GPIO接口与所述基板管理控制器通信连接,用于使BMC 控制CPU的开关机信号和重启信号,以实现对主板的开关机操作和重启操作;
所述处理器通过UART串口与所述基板管理控制器通信连接,用于传递主板的串口信息并实现Serial Over Lan的功能。
第二方面,本实用新型提供一种服务器,所述服务器包括:机箱和如上所述的主板,所述主板固定设置于所述机箱内。
本实用新型实施例提供的主板及服务器,其中,主板通过设置插座、PCIE 插槽、光盘驱动器、收发器接口、至少一个主机接口、至少一个内存插槽、至少一个连接器接口和至少一个USB接口,能够丰富主板接口种类,使主板适于安装多种多功能的处理器。
附图说明
图1为本申请一实施例的示意性主板的结构框图;
图2为本申请一实施例的示意性的CPU与16个DIMM连接关系图;
图3为本申请一实施例的示意性的CPU电路连接图;
图4为本申请一实施例的示意性的CPU与M.2连接关系图;
图5为本申请一实施例的示意性的主板的SPI接口连接关系图;
图6为本申请一实施例的示意性的BMC的原理框图。
具体实施方式
为使本实用新型实施例的目的、技术方案和优点更加清楚,下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
第一方面,结合图1,本实用新型提供一种主板及服务器,主板固定设置有插座、PCIE插槽、光盘驱动器(ODD,Optical Disk Driver)、收发器接口、至少一个主机接口、至少一个内存插槽、至少一个连接器接口、至少一个USB 接口和处理器。
其中,处理器为海光5300CPU,该海光5300芯片是一款高性能国产X86 CPU,支持DDR4、SATA3.0、PCIE4.0、USB3.0,以及XGBE等IO接口;收发器接口为收发器接口为UART(Universal Asynchronous Receiver/Transmitter,通用异步收发传输器)作为主板的串口输出接口;插座为一颗SP3 4094封装 Socket,插座用于安装处理器;处理器与至少一个USB接口通信连接;PCIE 插槽用于支持2个PCIE x16 4.0插槽,PCIE插槽与处理器的PCIE物理接口通信连接。
在本实施例中,结合图2,主板支持16个DDR4 DIMM Slot,支持 UDIMM/RDIMM/LRDIMM,最高速率达3200MHz;且该主板提供高带宽的 PCIE插槽,支持2个x16的PCIE 4.0插槽,一个SATA3.0的ODD、一个SATA3.0 的M.2接口和3个MINISAS HD接口,既可以支持SATA3.0 X4,又可以支持 PCIE4.0 X4。主板连接有USB3.0和USB2.0接口与CPU互连,并有USB2.0信号连接到BMC用于Virtual Media支持;主板支持远程BMC(Baseboard ManagementController,基板管理控制器)用于对主板进行远程控制和监测,提高系统的可管理性,具体的,该主板最多可支持4个USB 3.0接口,或者通过选焊实现3个USB 3.0接口和1个USB2.0,在本实施例中,该主板选焊实现 3个USB 3.0接口和1个USB2.0,其中,USB2.0与BMC通信连接,以实现 KVM(Keyboard Video Mouse,键盘、视频和鼠标)功能。
主板通过设置插座、PCIE插槽、光盘驱动器、收发器接口、至少一个主机接口、至少一个内存插槽、至少一个连接器接口和至少一个USB接口,能够丰富主板接口种类,使主板适于安装多种多功能的处理器。
处理器包括:第一serdes物理接口(P0和P2)和第二serdes物理接口(G0 和G2)。其中,第一serdes物理接口和第二serdes物理接口均支持COMBO 物理接口;第一serdes物理接口与一个PCIE x16插槽、三个主机接口、一个连接器接口、一个光盘驱动器和一个基板管理控制器通信连接;第二serdes物理接口与两个连接器接口和一个PCIE x16插槽通信连接。
在本实施例中,结合图3,CPU的P0[0:3]均配置成SATA3.0 X1,P0[0] 与一个M.2CONN(主机接口)通信连接,P0[0]与一个ODD通信连接,P0[2: 3]与一个M.2CONN通信连接;P0[4:7]与一个MiniSAS HD(连接器接口)通信连接;P0[8:11]与一个M.2CONN通信连接;P0[12]与BMC通信连接;P2[0: 15]与一个PCIE x16插槽通信连接;G0[0:15]与一个PCIEx16插槽通信连接; G2[0:3]与一个MiniSAS HD通信连接;G2[4:7]与一个MiniSAS HD通信连接。
其中,结合图4,P0[8:11]配置成PCIE4.0 X4,P0[0]和P0[8]信号通过switch 芯片连接到M.2的conn(连接器)上,当switch的SEL信号为high时PCIE 信号选通,与P0[9:11]组成一个X4的PCIE总线,当switch的SEL信号为low 时SATA信号选通,可支持X1的SATA盘(Serial ATA硬盘)。
结合图5,处理器的SPI总线与基板管理控制器的SPI总线均与数据选择模块(sw,switch)通信连接,数据选择模块与基本输入输出系统通信连接。在默认状态下,基本输入输出系统通过数据选择模块与处理器通信连接。基板管理控制器通过基本输入输出系统控制数据选择模块切换SPI通道与基板管理控制器连通。基板管理控制器通过吉比特介质独立接口总线与RTL8211F PHY 芯片通信连接,RTL8211F PHY芯片与RJ45接口通信连接。处理器的SPI总线还与安全芯片通信连接,安全芯片用于保证主板的安全性。
具体的,主板上电启动后,CPU从BIOS ROM中抓取固件初始化主板,当 CPU不需要启动BIOS的时候,BMC可通过GPIOGeneral-purpose input/output,通用输入/输出口)控制MUX切换SPI通路到BMC连接,实现远程对BIOS ROM 进行烧录,当BMC烧录完成后控制GPIO切换BIOS ROM连接到CPU,主板重启后CPU从BIOS ROM启动主板,从而实现了BMC远程烧录BIOS的功能。同时CPU的SPI(DI/DO/HOLD_L/WP_L/CS1)接口连接TCM/TPM模块(安全芯片)从而使主板支持安全模块功能。
结合图6,处理器通过LPC总线与基板管理控制器通信连接,用于使处理器向基板管理控制器传递IPMI指令、端口80POST代码、传递主板串口信息,以及用于使处理器配置基板管理控制器中的寄存器。处理器通过PCIE总线与基板管理控制器通信连接,用于实现主板显示的功能;处理器通过USB总线与基板管理控制器通信连接,用于实现KVM的功能;处理器通过I2C总线与基板管理控制器通信连接,用于使BMC读取CPU内部的温度传感器所获取的温度数据;处理器的GPIO接口与基板管理控制器通信连接,用于使BMC控制 CPU的开关机信号和重启信号,以实现对主板的开关机操作和重启操作;处理器通过UART串口与基板管理控制器通信连接,用于传递主板的串口信息并实现Serial Over Lan的功能。
板载的BMC使用ASPEED AST2500管理芯片,CPU和BMC之间连接多种I/O接口实现信息的交互。PCIE用于实现系统显示的功能,使用PCIE3.0 X1 的接口;LPC用于CPU向BMC传递IPMI指令、80port post code、配置BMC 寄存器、传递系统串口信息等;UART用于传递系统串口信息并实现Serial Over Lan的功能;CPU的串口信息可以送给BMC后,通过BMC固件实现SOL (Serial Over LAN,LAN上串行)功能,在登陆到BMC web打开SOL界面的时候就可以看到CPU的串口信息,从而实现了远程调试;BMC通过AMPL(A Mathematical ProgrammingLanguage)来monitor CPU的温度;USB用于实现 KVM的功能;BMC的SPI和CPU0的SPI都连接到一个二选一MUX上,MUX 在BMC GPIO的控制下可以选择BIOS flash连接CPU0还是BMC,当系统正常运行时BIOS连接CPU0,当要通过BMC烧录BIOS时连接BMC;支持网络接口,通过RGMII(Reduced Gigabit Media Independent Interface、吉比特介质独立接口)连接RTL8211F PHY芯片,可以远程对系统进行管理。
第二方面,本实用新型提供一种服务器,服务器包括:机箱和如上的主板,主板固定设置于机箱内。
以上所述,仅为本实用新型的具体实施方式,但本实用新型的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本实用新型揭露的技术范围内,可轻易想到的变化或替换,都应涵盖在本实用新型的保护范围之内。因此,本实用新型的保护范围应该以权利要求的保护范围为准。
Claims (10)
1.一种主板,其特征在于,所述主板固定设置有插座、PCIE插槽、光盘驱动器、收发器接口、至少一个主机接口、至少一个内存插槽、至少一个连接器接口和至少一个USB接口;
其中,所述收发器接口为所述主板的串口输出接口,所述插座用于安装处理器。
2.根据权利要求1所述的主板,其特征在于,所述插座固定连接有处理器,所述处理器与所述至少一个USB接口通信连接。
3.根据权利要求1所述的主板,其特征在于,所述PCIE插槽用于支持2个PCIE x16 4.0插槽,所述PCIE插槽与处理器的PCIE物理接口通信连接。
4.根据权利要求1所述的主板,其特征在于,所述处理器包括:第一serdes物理接口和第二serdes物理接口;
所述第一serdes物理接口和所述第二serdes物理接口均支持COMBO物理接口。
5.根据权利要求4所述的主板,其特征在于,所述第一serdes物理接口与一个PCIE x16插槽、三个所述主机接口、一个连接器接口、一个光盘驱动器和一个基板管理控制器通信连接。
6.根据权利要求4所述的主板,其特征在于,所述第二serdes物理接口与两个连接器接口和一个PCIE x16插槽通信连接。
7.根据权利要求1所述的主板,其特征在于,所述主板通过所述至少一个USB接口与基板管理控制器通信连接,以实现主板的KVM功能。
8.根据权利要求7所述的主板,其特征在于,所述处理器的SPI总线与所述基板管理控制器的SPI总线均与数据选择模块通信连接,所述数据选择模块与基本输入输出系统通信连接;
在默认状态下,所述基本输入输出系统通过所述数据选择模块与所述处理器通信连接;
所述基板管理控制器通过所述基本输入输出系统控制所述数据选择模块切换SPI通道与所述基板管理控制器连通;
所述基板管理控制器通过吉比特介质独立接口总线与RTL8211F PHY芯片通信连接,所述RTL8211F PHY芯片与RJ45接口通信连接;
所述处理器的SPI总线还与安全芯片通信连接,所述安全芯片用于保证主板的安全性。
9.根据权利要求7所述的主板,其特征在于,所述处理器通过LPC总线与基板管理控制器通信连接,用于使所述处理器向所述基板管理控制器传递IPMI指令、端口80POST代码、传递主板串口信息,以及用于使处理器配置基板管理控制器中的寄存器;
所述处理器通过PCIE总线与基板管理控制器通信连接,用于实现主板显示的功能;
所述处理器通过USB总线与所述基板管理控制器通信连接,用于实现KVM的功能;
所述处理器通过I2C总线与所述基板管理控制器通信连接,用于使BMC读取CPU内部的温度传感器所获取的温度数据;
所述处理器的GPIO接口与所述基板管理控制器通信连接,用于使BMC控制CPU的开关机信号和重启信号,以实现对主板的开关机操作和重启操作;
所述处理器通过UART串口与所述基板管理控制器通信连接,用于传递主板的串口信息并实现Serial Over Lan的功能。
10.一种服务器,其特征在于,所述服务器包括:机箱和如权利要求1至9任一项所述的主板,所述主板固定设置于所述机箱内。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202022765501.2U CN213482757U (zh) | 2020-11-25 | 2020-11-25 | 主板及服务器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202022765501.2U CN213482757U (zh) | 2020-11-25 | 2020-11-25 | 主板及服务器 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN213482757U true CN213482757U (zh) | 2021-06-18 |
Family
ID=76357470
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202022765501.2U Active CN213482757U (zh) | 2020-11-25 | 2020-11-25 | 主板及服务器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN213482757U (zh) |
-
2020
- 2020-11-25 CN CN202022765501.2U patent/CN213482757U/zh active Active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9183168B2 (en) | Dual mode USB and serial console port | |
US7921244B2 (en) | Data sharing and transfer systems and methods | |
US20090210608A1 (en) | KVM switch and operation method thereof | |
US10515040B2 (en) | Data bus host and controller switch | |
US20140344431A1 (en) | Baseboard management system architecture | |
US20080228986A1 (en) | Architecture for controlling peripheral devices | |
KR20080074221A (ko) | 기존의 아키텍처에 독립 컨트롤러를 추가하는 방법 및 장치 | |
CN109947682B (zh) | 一种服务器主板及服务器 | |
CN112951315A (zh) | 一种兼容nvme\ahci双协议硬盘测试装置及方法 | |
CN110362511B (zh) | 一种pcie设备 | |
CN110769051B (zh) | 基于国产处理器的嵌入式服务器远程管理系统及方法 | |
EP2370897A2 (en) | Composite device emulation | |
CN213276459U (zh) | 一种服务器主板及服务器 | |
CN206684646U (zh) | 一种基于双sd卡的raid存储板 | |
CN213482757U (zh) | 主板及服务器 | |
WO2023016379A1 (zh) | 计算机系统、基于PCIe设备的控制方法及相关设备 | |
CN213365381U (zh) | 主板 | |
US20230418703A1 (en) | Autonomic troubleshooting of a system of devices | |
CN217506431U (zh) | 基于龙芯平台的bmc板卡 | |
CN213365379U (zh) | 服务器主板及单路服务器 | |
CN213276462U (zh) | 双路服务器主板及双路服务器 | |
CN213276461U (zh) | 一种双路服务器主板及服务器 | |
CN211375594U (zh) | 一种基于sw421处理器的接口扩展机构 | |
CN211506475U (zh) | 一种OCP网卡mutil-host的连接装置 | |
US20090185559A1 (en) | Integration module for universal serial bus |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |