CN213122961U - 工控系统及电子设备 - Google Patents

工控系统及电子设备 Download PDF

Info

Publication number
CN213122961U
CN213122961U CN202022032999.1U CN202022032999U CN213122961U CN 213122961 U CN213122961 U CN 213122961U CN 202022032999 U CN202022032999 U CN 202022032999U CN 213122961 U CN213122961 U CN 213122961U
Authority
CN
China
Prior art keywords
reset
processor
signal
control system
timer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202022032999.1U
Other languages
English (en)
Inventor
王玮
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing Kuangshi Robot Technology Co Ltd
Original Assignee
Beijing Kuangshi Robot Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing Kuangshi Robot Technology Co Ltd filed Critical Beijing Kuangshi Robot Technology Co Ltd
Priority to CN202022032999.1U priority Critical patent/CN213122961U/zh
Application granted granted Critical
Publication of CN213122961U publication Critical patent/CN213122961U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Abstract

本实用新型实施例提供的一种工控系统及电子设备,该工控系统包括相互连接的RTC芯片和处理器;RTC芯片能够在接收到处理器发送的第一重置信号时,将第一定时器的计时重置为0,其中,RTC芯片包括第一定时器;该第一定时器能够在计时达到预设的第一定时值时向处理器发送第一中断信号,以使处理器在接收到第一中断信号后,将缓存中的数据保存至存储器,并执行复位操作,使得在复位操作前及时保存数据,避免了处理器中数据的丢失,以便于用户日后利用存储器中存储的数据进行复位问题的查找分析。

Description

工控系统及电子设备
技术领域
本实用新型涉及通信技术领域,尤其是涉及一种工控系统及电子设备。
背景技术
为提高网络设备的可靠性,在现有的工控系统上一般都设计有看门狗定时器(WDT,Watch Dog Timer,简称看门狗),用于在系统挂死的情况下实现系统自动复位及恢复。看门狗定时器是单片机的一个组成部分,它实际上是一个计数器,一般给看门狗一个数字(即设定值),程序开始运行后看门狗开始计数。如果程序运行正常,过一段时间处理器发出指令让看门狗置零,重新开始计数。如果看门狗增加到设定值就认为程序没有正常工作,强制整个系统复位。
目前,看门狗主要分为处理器内部集成的看门狗和外部的独立看门狗芯片,这两种形式的看门狗在进行系统复位时,经常存在系统数据丢失的现象,影响设备的正常使用。
实用新型内容
有鉴于此,本实用新型的目的在于提供一种工控系统及电子设备,以便于在系统复位前进行数据保存。
第一方面,本实用新型实施例提供了一种工控系统,其中,该工控系统包括相互连接的RTC芯片和处理器;其中,RTC芯片包括第一定时器;第一定时器用于在计时达到预设的第一定时值时,向处理器发送第一中断信号;RTC芯片用于接收处理器发送的第一重置信号,将第一定时器的计时重置为0;处理器,用于按照预设第一周期向RTC芯片发送第一重置信号;以及接收第一中断信号,将缓存中的数据保存至存储器,并执行复位操作。
结合第一方面,本实用新型实施例提供了第一方面的第一种可能的实施方式,其中,RTC芯片还包括第二定时器,用于在计时达到预设的第二定时值时,发送第二中断信号;其中,第一定时值小于第二定时值;工控系统还包括:与第二定时器和处理器均连接的监控复位装置,用于接收第二中断信号,向处理器输出复位信号;处理器,还用于按照预设第二周期向RTC芯片发送第二重置信号,以及接收复位信号,执行复位操作;RTC芯片,还用于接收处理器发送的第二重置信号,将第二定时器的计时重置为0。
结合第一方面的第一种可能的实施方式,本实用新型实施例提供了第一方面的第二种可能的实施方式,其中,处理器包括:用于对第一定时器计时的第一计数器和用于对第二定时器计时的第二计数器;其中,第一计数器的最大计数值为第一周期对应的第一值,第二计数器的最大计数值为第二周期对应的第二值;处理器还用于在第一计数器达到第一值时,向RTC芯片发送第一重置信号,关闭全局中断;以及在第二计数器达到第二值时,向RTC芯片发送第二重置信号,打开全局中断。
结合第一方面的第一种可能的实施方式,本实用新型实施例提供了第一方面的第三种可能的实施方式,其中,监控复位装置输出的复位信号为第一低电平信号,第一低电平信号的持续时间大于处理器预设的复位时长;第一中断信号和第二中断信号均为第二低电平信号;第二低电平信号的持续时间大于预设时长。
结合第一方面的第一种可能的实施方式,本实用新型实施例提供了第一方面的第四种可能的实施方式,其中,监控复位装置与处理器的复位引脚连接。
结合第一方面的第一种可能的实施方式,本实用新型实施例提供了第一方面的第五种可能的实施方式,其中,监控复位装置为监控复位芯片或阻容复位电路。
结合第一方面的第一种可能的实施方式,本实用新型实施例提供了第一方面的第六种可能的实施方式,其中,监控复位装置配置有MR引脚,MR引脚与监控复位装置外侧的按键连接,按键按下时,监控复位装置向处理器发送复位信号。
结合第一方面,本实用新型实施例提供了第一方面的第七种可能的实施方式,其中,RTC芯片与处理器通过I2C总线通信、SPI通信或串口通信。
结合第一方面,本实用新型实施例提供了第一方面的第七种可能的实施方式,其中,处理器还包括:第一接收单元,用于接收第一中断信号,输出第一触发信号;与第一接收单元连接的数据传输单元,用于接收第一触发信号,将缓存中的数据保存至存储器,保存完毕输出第二触发信号;与数据传输单元连接的复位单元,用于接收第二触发信号,进行处理器复位。
第二方面,本实用新型实施例还提供一种电子设备,其中,该电子设备配置有上述的工控系统。
本实用新型实施例带来了以下有益效果:
本实用新型实施例提供的一种工控系统及电子设备,该工控系统包括相互连接的RTC芯片和处理器;RTC芯片能够在接收到处理器发送的第一重置信号时,将第一定时器的计时重置为0,其中,RTC芯片包括第一定时器;该第一定时器能够在计时达到预设的第一定时值时向处理器发送第一中断信号,以使处理器在接收到第一中断信号后,将缓存中的数据保存至存储器,并执行复位操作,使得在复位操作前及时保存数据,避免了处理器中数据的丢失,保障了设备的正常使用。
本实用新型的其他特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本实用新型而了解。本实用新型的目的和其他优点在说明书以及附图中所特别指出的结构来实现和获得。
为使本实用新型的上述目的、特征和优点能更明显易懂,下文特举较佳实施例,并配合所附附图,作详细说明如下。
附图说明
为了更清楚地说明本实用新型具体实施方式或现有技术中的技术方案,下面将对具体实施方式或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本实用新型的一些实施方式,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本实用新型实施例提供的一种工控系统的结构示意图;
图2为本实用新型实施例提供的另一种工控系统的结构示意图;
图3为本实用新型实施例提供的一种信号时序示意图;
图4为本实用新型实施例提供的另一种工控系统的结构示意图;
图5为本实用新型实施例提供的另一种工控系统的结构示意图;
图6为本实用新型实施例提供的另一种工控系统的结构示意图。
具体实施方式
为使本实用新型实施例的目的、技术方案和优点更加清楚,下面将结合附图对本实用新型的技术方案进行清楚、完整地描述,显然,所描述的实施例是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
目前,工控系统被广泛应用于网站服务器,个人电脑手机、通信基站、无线网关及网络摄像机等电子设备中进行通讯控制。现有的工控系统中为确保整个系统的可靠性和稳定性,一般会在系统设计之初增加看门狗功能,为了保障数据的完整性和设备的正常使用,本实用新型实施例提供的一种工控系统及电子设备,通过引入具有定时器功能的RTC(Real_Time Clock,实时时钟)芯片向处理器发送中断信号,以保证处理器在进行复位操作前进行数据的存储,有效避免了处理器在进行复位时数据的丢失。
本实用新型实施例提供了一种工控系统,图1示出了一种工控系统的结构示意图,如图1所示,该工控系统包括相互连接的RTC芯片100和处理器101;其中,RTC芯片包括第一定时器102;第一定时器102用于在计时达到预设的第一定时值时,向处理器101发送第一中断信号;RTC芯片100用于接收处理器101发送的第一重置信号,将第一定时器102的计时重置为0;处理器101,用于按照预设第一周期向RTC芯片100发送第一重置信号;以及接收第一中断信号,将缓存中的数据保存至存储器103,并执行复位操作。
上述RTC芯片100在当前绝大部分的工控系统中都是不可或缺的功能,本实施例正是充分利用了RTC芯片100其内部定时器溢出后的中断功能,替代了外部独立看门狗,节省了硬件成本,不仅如此还可以在中断复位整个工控系统前,利用第一定时器102产生的第一中断信号提前使处理器101进入复位前紧急处理状态,保存关键数据至存储器103中,便于后续问题查找分析,在第一中断信号处理流程中,当关键数据保存完成后,可以让处理器101进行主动复位,从而避免了问题代码将看门狗意外禁用的问题。
具体地,处理器101会在预设第一周期向RTC芯片100发送第一重置信号,以使得将第一定时器102的计时重置为0,可有效防止看门狗复位的产生,但是,如果处理器101在第一周期没有向RTC芯片100发送第一重置信号,则说明系统没有正常工作出现了故障,这时,当计时达到预设的第一定时值时,第一定时器102则向处理器101发送第一中断信号,以使得处理器101在进行复位操作之前将正在缓存的数据或者处理器已有的数据保存至存储器103中,在数据保存完毕后,处理器101才进行复位重启操作。
上述第一周期要小于第一定时值,但是在实际使用时,处理器101向RTC芯片100发送第一重置信号的第一周期越接近第一定时值越好,这样处理器101重置定时器的周期就会长一些,可以减少处理器101的占用时间。其中,上述第一定时值以及发送第一重置信号的第一周期可以根据实际需要进行设定,在此不进行限定。
本实用新型实施例提供的一种工控系统,该工控系统包括相互连接的RTC芯片和处理器;RTC芯片能够在接收到处理器发送的第一重置信号时,将第一定时器的计时重置为0,其中,RTC芯片包括第一定时器;该第一定时器能够在计时达到预设的第一定时值时向处理器发送第一中断信号,以使处理器在接收到第一中断信号后,将缓存中的数据保存至存储器,并执行复位操作,使得在复位操作前及时保存数据,避免了处理器中数据的丢失,以便于用户日后利用存储器中存储的数据进行复位问题的查找分析。
上述RTC芯片100与处理器101通过I2C(Inter-Integrated Circuit,)总线通信、SPI(Serial Peripheral Interface,串行外设接口)通信或串口通信,具体通信可以根据用户实际使用的RTC芯片与处理器的型号进行确定,在此不进行限定,其中,处理器作为整个工控系统的中央处理器,可以配置相应的电路系统,以及控制接口等实现上述功能。具体地,可以包括单片机、DSP(Digital Signal Processing,数字信号处理)、ARM(AdvancedRISC Machines,ARM处理器)或其它能够用于自动化控制的数字逻辑控制器,可以将控制指令随时加载到内存进行储存与执行。同时,也可以包括内置有CPU指令及相关信息的内存、输入/输出单元、电源模组、数字模拟等单元,具体可以根据实际使用情况进行设置,本实施例对此不进行限制。
为了实现处理器101的复位,在本实施例中,利用RTC芯片中包括的第二定时器向处理器101发送第二中断信号进行复位,为了便于说明,在图1的基础上,图2示出了另一种工控系统的结构示意图,如图2所示,RTC芯片100还包括第二定时器200,用于在计时达到预设的第二定时值时,发送第二中断信号;其中,第一定时值小于第二定时值;工控系统还包括:与第二定时器200和处理器101均连接的监控复位装置201,用于接收第二中断信号,向处理器输出复位信号;处理器101,还用于按照预设第二周期向RTC芯片100发送第二重置信号,以及接收复位信号,执行复位操作;RTC芯片100,还用于接收处理器发送的第二重置信号,将第二定时器200的计时重置为0。
同样地,处理器101会在计时达到预设的第一定时值之前按照预设第二周期向RTC芯片100发送第二重置信号,以使得将第二定时器200的计时重置为0,可有效防止因故障代码意外禁用看门狗。在实际使用时,如果处理器101在第二周期没有向RTC芯片100发送第二重置信号和/或处理器101在计时达到预设的第一定时值之前向RTC芯片100发送第一重置信号,均说明工控系统没有正常工作出现了故障,这时,需要利用RTC芯片100中的第一定时器102和第二定时器200实现处理器101的数据存储和处理器101的复位。
由于第一定时值小于第二定时值,因此,在工控系统出现故障时,第一定时器102先于第二定时器200发生中断,具体地,当计时达到预设的第一定时值时第一定时器102先向处理器101发送第一中断信号,以使得处理器将缓存数据存储至存储器103中进行数据储存;当计时达到预设的第二定时值时第二定时器200再向监控复位装置201发送第二中断信号,在本实施例中,当监控复位装置201接收到第二中断信号后向处理器101的复位引脚输出复位信号,以使得处理器101在复位信号的触发下进行复位操作,重新启动工控系统进行工作。通过一先一后两个中断信号实现了在处理器101复位前,紧急保存重要数据,以便于后续的系统问题查找和定位。其中,第二定时值可根据具体的应用系统而定,根据系统实时性的不同要求,灵活进行配置即可,在此不进行限定。
为了保证接收到的复位信号或者中断信号的有效性,上述监控复位装置201输出的复位信号为第一低电平信号,第一低电平信号的持续时间大于处理器101预设的复位时长;第一中断信号和第二中断信号均为第二低电平信号;第二低电平信号的持续时间大于预设时长。
为了便于说明,图3示出了一种信号时序示意图,最上面的信号时序为第一中断信号的时序图,中间的信号时序为第二中断信号的时序图,最下面的信号时序为复位信号的时序图,从图3中可确定出第一定时器102发送第一中断信号的第一定时值设为4.9s,第二定时器200发送第二中断信号的第二定时值设为5s,中断信号和复位信号均为低电平(0)时视为有效,高电平(1)视为无效。
如图3所示,当第一中断信号在4.9s由高电平变成低电平时,说明第一中断信号有效,这时处理器101可接收到第一定时器102发送的第一中断信号,如果接收到的第一中断信号的持续时间(即低电平持续时间)超过了预设时长,则处理器101进行数据存储,数据存储的时长为第一中断信号由低电平变成高电平的时间到5s前的这段时间内进行数据存储,如果处理器101接收到的第一中断信号的持续时间没有超过预设时长,则处理器101不进行数据存储。
如图3所示,当第二中断信号在5s由高电平变成低电平时,说明第二中断信号有效,这时监控复位装置201可接收到第二定时器200发送的第二中断信号,如果接收到的第二中断信号的持续时间(即低电平持续时间)超过了预设时长,则监控复位装置201才输出复位信号至处理器101,如果接收到的第二中断信号的持续时间没有超过预设时长,则监控复位装置201不会输出复位信号至处理器101。
进一步,在监控复位装置201输出复位信号至处理器101时,如果处理器101接收到的低电平的复位信号的持续时间大于预设的复位时长时,处理器101进行复位操作,如果处理器101接收到的低电平的复位信号的持续时间不大于预设的复位时长时,处理器101则不进行复位操作。上述接收终端信号的持续时间、预设时长,以及复位时长可以根据实际需要进行设置,在此不进行限定。
通常,在第一中断信号触发前,重置第一定时器102和第二定时器200的操作应该是连续进行的两个操作,中间不应被其他任务打断,为了便于说明,图4示出了另一种工控系统的结构示意图,如图4所示,处理器101包括:用于对第一定时器102计时的第一计数器400和用于对第二定时器200计时的第二计数器401;其中,第一计数器400的最大计数值为第一周期对应的第一值,第二计数器401的最大计数值为第二周期对应的第二值;处理器101还用于在第一计数器400达到第一值时,向RTC芯片100发送第一重置信号,关闭全局中断;以及在第二计数器401达到第二值时,向RTC芯片100发送第二重置信号,打开全局中断。
如图3所示,可以将第一计数器400的最大计数值和第二计数器401的最大计数值均设为相同的值,即第一周期与第二周期相同;具体使用时,也可以将第一计数器400的最大计数值和第二计数器401的最大计数值设为不同的值,即第一周期与第二周期不同,无论第一周期大于第二周期或者第一周期小于第二周期,其第一周期与第二周期均小于第一定时值,以保证在中断前进行定时器的计时重置。
如果第一周期与第二周期相同,则处理器101在第一计数器400达到第一值时向RTC芯片100发送第一重置信号和第二重置信号时,关闭全局中断,在第一定时器102和第二定时器200重置完成后,打开全局中断;如果第一周期小于第二周期,则处理器101在第一计数器400达到第一值时,向RTC芯片100发送第一重置信号,关闭全局中断,在第二计数器401达到第二值时,向RTC芯片100发送第二重置信号,打开全局中断。
若第一周期大于第二周期,则处理器101在第二计数器401达到第二值时,向RTC芯片100发送第二重置信号,关闭全局中断,在第一计数器400达到第一值时,向RTC芯片100发送第一重置信号,打开全局中断。
处理器根据接收到的中断信号和复位信号进行数据存储和复位的具体处理过程为:如图4所示,处理器101还包括:第一接收单元402,用于接收第一中断信号,输出第一触发信号;与第一接收单元402连接的数据传输单元403,用于接收第一触发信号,将缓存中的数据保存至存储器103,保存完毕输出第二触发信号;与数据传输单元403连接的复位单元404,用于接收第二触发信号,进行处理器复位。
如图4所示,上述监控复位装置201与处理器101的复位引脚405连接,而复位引脚405与复位单元404直接连接,在复位单元404接收到复位引脚405的复位信号时,可直接对处理器101进行复位处理。
上述第一接收单元402在接收到第一中断信号时,向数据传输单元403输出第一触发信号,使得数据传输单元403在第一触发信号的触发下,可将缓存中的数据保存至与其连接的存储器103中,在数据保存完毕后,在复位单元404没有接收到复位信号时,数据传输单元403可生成第二触发信号,通过数据传输单元403将第二触发信号发送至复位单元404,以使复位单元404对处理器101进行复位。
在本实施例中,上述输出复位信号的监控复位装置201为监控复位芯片或阻容复位电路。
若监控复位装置201为监控复位芯片,为了便于理解,图5示出了另一种工控系统的结构示意图,如图5所示,则在该监控复位装置201中集成有与第二定时器200连接的计数单元500用于对第二定时器200输出的第二中断信号的持续时间进行计时;还集成有与计数单元500连接的判定生成单元501,用于在判定出第二中断信号的持续时间大于预设时长时生成复位信号;还集成有与判定生成单元501和复位引脚405均连接的信号输出端口502,用于将生成的复位信号通过该信号输出端口传送至处理器101的复位引脚405上,以使得处理器101能够接收到该复位信号。
若监控复位装置201为阻容复位电路时,在本实施例中,以简单的阻容复位电路包括相互串联的电阻和电容为例进行说明,为了便于理解,图6示出了另一种工控系统的结构示意图,如图6所示,电阻R的第一端与外部电源VCC连接,用于为整个阻容复位电路进行供电,电容C的第一端、第二定时器200和复位引脚405均与电阻R的第二端连接,电容C的第二端接地D,当第二定时器200输出第二中断信号时,由于第二中断信号为低电平,因此,该二中断信号将拉低电容C的第一端与电阻R的第二端连接点O,此时,复位引脚405也同样被拉低,当处理器101监测到复位引脚405拉低的时长超过预设的复位时长时,则进行复位操作。
为了能够将存储在存储器103中的数据进行备用,在本实施例中,RTC芯片100还包括与存储器103连接的读取器,用于在处理器101完成数据存储时进行数据读取;RTC芯片100还包括与读取器连接的寄存器,可用于将读取器读取到的数据进行存储,便于用户可通过寄存器获取处理器101中的数据。
为了避免RTC芯片100出现故障无法使得工控系统进行复位,一般可在监控复位装置201上配置MR引脚,MR引脚与监控复位装置201外侧的按键连接,按键按下时,监控复位装置201向处理器101发送复位信号。
用户可通过按压按键拉低MR引脚的电平,在监控复位装置201监测到MR引脚拉低的时长超过预设时长时,向处理器101发送复位信号,使得处理器101可进行复位操作。
本实用新型实施例还提供了一种电子设备,该电子设备配置有上述的工控系统,该电子设备除了包括上述工控系统之外,还包括外部电源等其他电子部件,具体系统的实现方式可以参考相关技术实现,这里不再赘述。
本实用新型实施例提供的电子设备,与上述实施例提供的工控系统具有相同的技术特征,所以也能解决相同的技术问题,达到相同的技术效果。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的电子设备的具体工作过程,可以参考前述工控系统实施例中的对应过程,在此不再赘述。
另外,在本实用新型实施例的描述中,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域技术人员而言,可以具体情况理解上述术语在本实用新型中的具体含义。
所述功能如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本实用新型的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本实用新型各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、磁碟或者光盘等各种可以存储程序代码的介质。
在本实用新型的描述中,需要说明的是,术语“中心”、“上”、“下”、“左”、“右”、“竖直”、“水平”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本实用新型和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本实用新型的限制。此外,术语“第一”、“第二”、“第三”仅用于描述目的,而不能理解为指示或暗示相对重要性。
最后应说明的是:以上实施例,仅为本实用新型的具体实施方式,用以说明本实用新型的技术方案,而非对其限制,本实用新型的保护范围并不局限于此,尽管参照前述实施例对本实用新型进行了详细的说明,本领域技术人员应当理解:任何熟悉本技术领域的技术人员在本实用新型揭露的技术范围内,其依然可以对前述实施例所记载的技术方案进行修改或可轻易想到变化,或者对其中部分技术特征进行等同替换;而这些修改、变化或者替换,并不使相应技术方案的本质脱离本实用新型实施例技术方案的精神和范围,都应涵盖在本实用新型的保护范围之内。因此,本实用新型的保护范围应以权利要求的保护范围为准。

Claims (10)

1.一种工控系统,其特征在于,所述工控系统包括相互连接的RTC芯片和处理器;其中,所述RTC芯片包括第一定时器;
所述第一定时器用于在计时达到预设的第一定时值时,向所述处理器发送第一中断信号;
所述RTC芯片用于接收所述处理器发送的第一重置信号,将所述第一定时器的计时重置为0;
所述处理器,用于按照预设第一周期向所述RTC芯片发送所述第一重置信号;以及接收所述第一中断信号,将缓存中的数据保存至存储器,并执行复位操作。
2.根据权利要求1所述的工控系统,其特征在于,所述RTC芯片还包括第二定时器,用于在计时达到预设的第二定时值时,发送第二中断信号;其中,所述第一定时值小于所述第二定时值;
所述工控系统还包括:与所述第二定时器和所述处理器均连接的监控复位装置,用于接收所述第二中断信号,向所述处理器输出复位信号;
所述处理器,还用于按照预设第二周期向所述RTC芯片发送第二重置信号,以及接收所述复位信号,执行复位操作;
所述RTC芯片,还用于接收所述处理器发送的所述第二重置信号,将所述第二定时器的计时重置为0。
3.根据权利要求2所述的工控系统,其特征在于,所述处理器包括:用于对所述第一定时器计时的第一计数器和用于对所述第二定时器计时的第二计数器;其中,所述第一计数器的最大计数值为所述第一周期对应的第一值,所述第二计数器的最大计数值为所述第二周期对应的第二值;
所述处理器还用于在所述第一计数器达到所述第一值时,向所述RTC芯片发送所述第一重置信号,关闭全局中断;以及在所述第二计数器达到所述第二值时,向所述RTC芯片发送所述第二重置信号,打开所述全局中断。
4.根据权利要求2所述的工控系统,其特征在于,所述监控复位装置输出的所述复位信号为第一低电平信号,所述第一低电平信号的持续时间大于所述处理器预设的复位时长;
所述第一中断信号和所述第二中断信号均为第二低电平信号;所述第二低电平信号的持续时间大于预设时长。
5.根据权利要求2所述的工控系统,其特征在于,所述监控复位装置与所述处理器的复位引脚连接。
6.根据权利要求2所述的工控系统,其特征在于,所述监控复位装置为监控复位芯片或阻容复位电路。
7.根据权利要求2所述的工控系统,其特征在于,所述监控复位装置配置有MR引脚,所述MR引脚与所述监控复位装置外侧的按键连接,所述按键按下时,所述监控复位装置向所述处理器发送复位信号。
8.根据权利要求1所述的工控系统,其特征在于,所述RTC芯片与所述处理器通过I2C总线通信、SPI通信或串口通信。
9.根据权利要求1所述的工控系统,其特征在于,所述处理器还包括:
第一接收单元,用于接收所述第一中断信号,输出第一触发信号;
与所述第一接收单元连接的数据传输单元,用于接收所述第一触发信号,将缓存中的数据保存至存储器,保存完毕输出第二触发信号;
与所述数据传输单元连接的复位单元,用于接收所述第二触发信号,进行所述处理器复位。
10.一种电子设备,其特征在于,所述电子设备配置有权利要求1-9任一项所述的工控系统。
CN202022032999.1U 2020-09-16 2020-09-16 工控系统及电子设备 Active CN213122961U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202022032999.1U CN213122961U (zh) 2020-09-16 2020-09-16 工控系统及电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202022032999.1U CN213122961U (zh) 2020-09-16 2020-09-16 工控系统及电子设备

Publications (1)

Publication Number Publication Date
CN213122961U true CN213122961U (zh) 2021-05-04

Family

ID=75662935

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202022032999.1U Active CN213122961U (zh) 2020-09-16 2020-09-16 工控系统及电子设备

Country Status (1)

Country Link
CN (1) CN213122961U (zh)

Similar Documents

Publication Publication Date Title
US10684670B2 (en) Methods and apparatus for managing power with an inter-processor communication link between independently operable processors
USRE44270E1 (en) System for providing access of multiple data buffers to a data retaining and processing device
CN102789305B (zh) 推迟挂起
US8060882B2 (en) Processing tasks with failure recovery
CN100365994C (zh) 用于调试以太网的方法和装置
KR20180066073A (ko) 컴퓨팅 디바이스에서 운영 시스템 독립적 에러 제어를 제공하는 시스템 및 방법
US11860718B2 (en) Register reading method and apparatus, device, and medium
US20240020246A1 (en) Method for Generating Information Based on FIFO Memory and Apparatus, Device and Medium
US20070294600A1 (en) Method of detecting heartbeats and device thereof
CN213122961U (zh) 工控系统及电子设备
CN109901664A (zh) 提供时钟信号的方法、装置、系统、设备及可读存储介质
CN110362448A (zh) 一种gpu管控方法及相关装置
CN113918382A (zh) 用于复位的方法、装置、设备和可读存储介质
CN111143218B (zh) 适用于5G嵌入式设备的log调试方法、装置和可读存储介质
CN114328080A (zh) 一种固件状态检测的方法及装置、电子设备
CN109684133A (zh) 一种计算机死机状态自动重启方法
CN113824651B (zh) 行情数据缓存处理方法、装置、存储介质及电子设备
JP5994255B2 (ja) 通信機器および通信方法
JP2010262663A (ja) メモリインタフェース装置、メモリインタフェース方法、およびモデム装置
CN112749105B (zh) 一种降低espi总线开销的方法和设备
CN110944063B (zh) 可编程逻辑控制设备连接方法、控制系统及可读介质
WO2024016864A1 (zh) 处理器、获取信息的方法、单板及网络设备
CN116225151A (zh) 一种基于时钟总线的数据处理系统和方法
CN115129508A (zh) 一种内存可纠正错误的带外处理方法、装置、设备及介质
CN114860495A (zh) 一种信号监测的方法、系统、设备及存储介质

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant