CN210442807U - 一种数字信号处理平台 - Google Patents
一种数字信号处理平台 Download PDFInfo
- Publication number
- CN210442807U CN210442807U CN201921821471.3U CN201921821471U CN210442807U CN 210442807 U CN210442807 U CN 210442807U CN 201921821471 U CN201921821471 U CN 201921821471U CN 210442807 U CN210442807 U CN 210442807U
- Authority
- CN
- China
- Prior art keywords
- interface
- board card
- processing platform
- digital signal
- signal processing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000012545 processing Methods 0.000 title claims abstract description 35
- 238000004891 communication Methods 0.000 claims abstract description 25
- 238000011161 development Methods 0.000 abstract description 4
- 230000002093 peripheral effect Effects 0.000 abstract description 4
- 230000005611 electricity Effects 0.000 abstract description 2
- 238000010586 diagram Methods 0.000 description 13
- 230000006870 function Effects 0.000 description 8
- 238000013461 design Methods 0.000 description 4
- 238000000034 method Methods 0.000 description 4
- 230000008901 benefit Effects 0.000 description 2
- 230000005540 biological transmission Effects 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000008569 process Effects 0.000 description 1
Images
Landscapes
- Information Transfer Systems (AREA)
Abstract
本实用新型公开了一种数字信号处理平台,具体涉及处理平台领域,包括板卡。本实用新型通过设置USB Type‑C、SD卡插槽和板卡电源开关,通过外部12V电源供电,此种供电方式能满足板卡的充分供电,上电成功后3.3V指示灯D17会长亮,数字信号处理平台配备了SD卡插槽,支持SD卡的启动,为了方便用户开发,数字信号处理平台引出了PS端的UART1,通过MIO48,MIO49分别引出TX/RX信号,并转为USB通信方式通过J3端口经USB Type‑C母口与外部通信,使用UART1通信需要通过USB Type‑C接口与外部连接,同时USB Type‑C还支持板载下载调试器,该平台拥有丰富的外设,以及灵活的通用扩展接口,使用时功能更加丰富。
Description
技术领域
本实用新型涉及处理平台领域,更具体地说,本实用新型涉及一种数字信号处理平台。
背景技术
数字信号处理平台是依元素科技研发的便携式数模混合基础教学平台,数字信号处理平台配备的ARM-A9双核处理器+丰富PL逻辑资源等特点,结合SoC设计的概念能实现较复杂的数字逻辑设计和复杂的控制逻辑设计。
但是上述技术方案在实际运用时,如现有的数字信号处理平台接口单一,在与外设连接的设备较少,在使用的过程中,对数字信号处理较为单一,功能过于单一,不能满足现有使用的要求。
实用新型内容
为了克服现有技术的上述缺陷,本实用新型的实施例提供一种数字信号处理平台,通过设置USB Type-C、SD卡插槽和板卡电源开关,通过外部12V电源供电,此种供电方式能满足板卡的充分供电,上电成功后3.3V指示灯D17会长亮,数字信号处理平台配备了SD卡插槽,支持SD卡的启动,为了方便用户开发,数字信号处理平台引出了PS端的UART1,通过MIO48,MIO49分别引出TX/RX信号,并转为USB通信方式通过J3端口经USB Type-C母口与外部通信,使用UART1通信需要通过USB Type-C接口与外部连接,同时USB Type-C还支持板载下载调试器,该平台拥有丰富的外设,以及灵活的通用扩展接口,使用时功能更加丰富。
为实现上述目的,本实用新型提供如下技术方案:一种数字信号处理平台,包括板卡,所述板卡的外表面一端固定安装有USB Type-C、SD卡插槽、USB通信母口、PS端的以太网接口、HDMI母座、音频、板卡电源开关与适配器电源接口,所述USB Type-C、SD卡插槽、USB通信母口、PS端的以太网接口、HDMI母座、音频、板卡电源开关与适配器电源接口从左至右呈一字型依次排列,所述板卡的一侧固定安装有DAC接口,所述板卡的一侧位于DAC接口的下方固定安装有ADC接口,所述板卡的另一端固定安装有CAMERA接口,所述板卡的另一端位于CAMERA接口的一侧固定安装有若干个BUTTON按键,所述板卡的外表面位于BUTTON按键的一侧固定安装有若干个SW拨码开关,若干个所述SW拨码开关呈一字型排列,所述板卡的另一端固定安装有间距排针接插件,所述板卡的外表面位于间距排针接插件的一侧固定安装有XADC接插件接口,所述板卡的另一端靠近USB Type-C的一侧固定安装有JTAG接口,所述板卡的外表面靠近USB通信母口的一侧固定安装有PS端拓展IO口,所述板卡的外表面位于PS端拓展IO口的一侧固定安装有USB接口开关。
在一个优选地实施方式中,所述板卡的外表面靠近XADC接插件接口的一侧固定安装有PS端QSPI启动方式配置开关,所述板卡的外表面靠近BUTTON按键的一侧固定安装有DDR3内存。
在一个优选地实施方式中,所述板卡的外表面位于DDR3内存的一侧固定安装有ZYNQ FPGA,所述板卡的外表面位于BUTTON按键的一侧固定安装有LED。
在一个优选地实施方式中,所述LED的数量为四个,四个所述LED呈一字型排列。
在一个优选地实施方式中,所述DAC接口的数量为两个,所述ADC接口的数量为三个,所述DAC接口与ADC接口规格大小相同。
在一个优选地实施方式中,所述DDR3内存的容量为1GB。
在一个优选地实施方式中,所述音频的主控芯片型号为ADAU1761BCPZ。
在一个优选地实施方式中,所述PS端QSPI启动方式配置开关与BUTTON按键四周设置有引脚,所述PS端QSPI启动方式配置开关与BUTTON按键均通过引脚与板卡焊接。
本实用新型的技术效果和优点:
本实用新型通过设有USB Type-C、SD卡插槽和板卡电源开关,通过外部12V电源供电,此种供电方式能满足板卡的充分供电,上电成功后3.3V指示灯D17会长亮,数字信号处理平台配备了SD卡插槽,支持SD卡的启动,为了方便用户开发,数字信号处理平台引出了PS端的UART1,通过MIO48,MIO49分别引出TX/RX信号,并转为USB通信方式通过J3端口经USBType-C母口与外部通信,使用UART1通信需要通过USB Type-C接口与外部连接,同时USBType-C还支持板载下载调试器,与现有的数字信号处理平台相比,该平台拥有丰富的外设,以及灵活的通用扩展接口,使用时功能更加丰富。
附图说明
图1为本实用新型的整体结构示意图。
图2为本实用新型的SD卡插槽的电路原理图。
图3为本实用新型的PS端QSPI的电路原理图。
图4为本实用新型的USB的电路原理图。
图5为本实用新型的UART1通过USB Type-c与外部连接的电路原理图。
图6为本实用新型的PS端拓展IO口的电路原理图。
图7为本实用新型的ADC接口的电路原理图。
图8为本实用新型的DAC接口的电路原理图。
图9为本实用新型的SW拨码开关的电路原理图。
图10为本实用新型的LED的电路原理图。
图11为本实用新型的按键的电路原理图。
图12为本实用新型的音频的电路原理图。
图13为本实用新型的HDMI的电路原理图。
图14为本实用新型的XADC的电路原理图。
附图标记为:1USB Type-C、2 SD卡插槽、3 USB通信母口、4 PS端的以太网接口、5HDMI母座、6音频、7板卡电源开关、8适配器电源接口、9 DAC接口、10 ADC接口、11 CAMERA接口、12 BUTTON按键、13 SW拨码开关、14间距排针接插件、15 XADC接插件接口、16 JTAG接口、17 PS端拓展IO口、18 USB接口开关、19 PS端QSPI启动方式配置开关、20 IGB容量的DDR3内存、21 ZYNQFPGA、22 LED、23板卡。
具体实施方式
下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
根据图1-14所示的一种数字信号处理平台,包括板卡23,所述板卡23的外表面一端固定安装有USB Type-C1、SD卡插槽2、USB通信母口3、PS端的以太网接口4、HDMI母座5、音频6、板卡电源开关7与适配器电源接口8,所述USB Type-C1、SD卡插槽2、USB通信母口3、PS端的以太网接口4、HDMI母座5、音频6、板卡电源开关7与适配器电源接口8从左至右呈一字型依次排列,所述板卡23的一侧固定安装有DAC接口9,所述板卡23的一侧位于DAC接口9的下方固定安装有ADC接口10,所述板卡23的另一端固定安装有CAMERA接口11,所述板卡23的另一端位于CAMERA接口11的一侧固定安装有若干个BUTTON按键12,所述板卡23的外表面位于BUTTON按键12的一侧固定安装有若干个SW拨码开关13,若干个所述SW拨码开关13呈一字型排列,所述板卡23的另一端固定安装有间距排针接插件14,所述板卡23的外表面位于间距排针接插件14的一侧固定安装有XADC接插件接口15,所述板卡23的另一端靠近USBType-C1的一侧固定安装有JTAG接口16,所述板卡23的外表面靠近USB通信母口3的一侧固定安装有PS端拓展IO口17,所述板卡23的外表面位于PS端拓展IO口17的一侧固定安装有USB接口开关18。
进一步的,所述板卡23的外表面靠近XADC接插件接口15的一侧固定安装有PS端QSPI启动方式配置开关19,所述板卡23的外表面靠近BUTTON按键12的一侧固定安装有DDR3内存20。
进一步的,所述板卡23的外表面位于DDR3内存20的一侧固定安装有ZYNQFPGA21,所述板卡23的外表面位于BUTTON按键12的一侧固定安装有LED22。
进一步的,所述LED22的数量为四个,四个所述LED22呈一字型排列。
进一步的,所述DAC接口9的数量为两个,所述ADC接口10的数量为三个,所述DAC接口9与ADC接口10规格大小相同。
进一步的,所述DDR3内存20的容量为1GB。
进一步的,所述音频6的主控芯片型号为ADAU1761BCPZ。
进一步的,所述PS端QSPI启动方式配置开关19与BUTTON按键12四周设置有引脚,所述PS端QSPI启动方式配置开关19与BUTTON按键12均通过引脚与板卡23焊接。
实施方式具体为:通过外部12V电源供电,此种供电方式能满足板卡的充分供电,上电成功后3.3V指示灯D17会长亮,数字信号处理平台配备了SD卡插槽2,支持SD卡的启动,为了方便用户开发,数字信号处理平台引出了PS端的UART1,通过MIO48,MIO49分别引出TX/RX信号,并转为USB通信方式通过J3端口经USB Type-C1母口与外部通信,使用UART1通信需要通过USBType-C1接口与外部连接,同时USB Type-C1还支持板载下载调试器,板卡23载了一个外部ADC接口10,引出两个ADC输入端口和ADC时钟输入口,板卡23设有五个SW拨码开关13,可以设置为高低电平给到PL端的GPIO上,板卡23上有四个LED22灯可作为指示灯使用,数字信号处理平台的PL端留有四个BUTTON按键12电路S5-S8,该引脚连接在PL的一个全局时钟引脚上,可以作为复位引脚,也可以用户自定义功能,板卡23上集成了音频6模块,可以实现HDP OUT、Line OUT、MIC IN、Line IN等功能,板卡23带有一HDMI既高清晰度多媒体接口,这是一种数字视频/音频接口,相比较VGA接口,它具有传输的信息量大,色彩度高,传输速度快等显著优点,该实施方式解决了现有技术中,数字信号处理平台功能单一的问题。
本实用新型工作原理:
参照说明书附图1-14,数字信号处理平台引出了PS端的UART1,通过MIO48,MIO49分别引出TX/RX信号,并转为USB通信方式通过J3端口经USBType-C1母口与外部通信,使用UART1通信需要通过USB Type-C1接口与外部连接,同时USB Type-C1还支持板载下载调试器,板卡23载了一个外部ADC接口10,引出两个ADC输入端口和ADC时钟输入口,板卡23设有五个SW拨码开关13,可以设置为高低电平给到PL端的GPIO上,板卡23上有四个LED22灯可作为指示灯使用,数字信号处理平台的PL端留有四个BUTTON按键12电路S5-S8,该引脚连接在PL的一个全局时钟引脚上,可以作为复位引脚,也可以用户自定义功能,板卡23上集成了音频6模块,可以实现HDP OUT、LineOUT、MIC IN、Line IN等功能,板卡23带有一HDMI既高清晰度多媒体接口,这是一种数字视频/音频接口,相比较VGA接口。
最后应说明的几点是:首先,在本申请的描述中,需要说明的是,除非另有规定和限定,术语“安装”、“相连”、“连接”应做广义理解,可以是机械连接或电连接,也可以是两个元件内部的连通,可以是直接相连,“上”、“下”、“左”、“右”等仅用于表示相对位置关系,当被描述对象的绝对位置改变,则相对位置关系可能发生改变;
其次:本实用新型公开实施例附图中,只涉及到与本公开实施例涉及到的结构,其他结构可参考通常设计,在不冲突情况下,本实用新型同一实施例及不同实施例可以相互组合;
最后:以上所述仅为本实用新型的优选实施例而已,并不用于限制本实用新型,凡在本实用新型的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本实用新型的保护范围之内。
Claims (8)
1.一种数字信号处理平台,包括板卡(23),其特征在于:所述板卡(23)的外表面一端固定安装有USB Type-C(1)、SD卡插槽(2)、USB通信母口(3)、PS端的以太网接口(4)、HDMI母座(5)、音频(6)、板卡电源开关(7)与适配器电源接口(8),所述USB Type-C(1)、SD卡插槽(2)、USB通信母口(3)、PS端的以太网接口(4)、HDMI母座(5)、音频(6)、板卡电源开关(7)与适配器电源接口(8)从左至右呈一字型依次排列,所述板卡(23)的一侧固定安装有DAC接口(9),所述板卡(23)的一侧位于DAC接口(9)的下方固定安装有ADC接口(10),所述板卡(23)的另一端固定安装有CAMERA接口(11),所述板卡(23)的另一端位于CAMERA接口(11)的一侧固定安装有若干个BUTTON按键(12),所述板卡(23)的外表面位于BUTTON按键(12)的一侧固定安装有若干个SW拨码开关(13),若干个所述SW拨码开关(13)呈一字型排列,所述板卡(23)的另一端固定安装有间距排针接插件(14),所述板卡(23)的外表面位于间距排针接插件(14)的一侧固定安装有XADC接插件接口(15),所述板卡(23)的另一端靠近USB Type-C(1)的一侧固定安装有JTAG接口(16),所述板卡(23)的外表面靠近USB通信母口(3)的一侧固定安装有PS端拓展IO口(17),所述板卡(23)的外表面位于PS端拓展IO口(17)的一侧固定安装有USB接口开关(18)。
2.根据权利要求1所述的一种数字信号处理平台,其特征在于:所述板卡(23)的外表面靠近XADC接插件接口(15)的一侧固定安装有PS端QSPI启动方式配置开关(19),所述板卡(23)的外表面靠近BUTTON按键(12)的一侧固定安装有DDR3内存(20)。
3.根据权利要求2所述的一种数字信号处理平台,其特征在于:所述板卡(23)的外表面位于DDR3内存(20)的一侧固定安装有ZYNQ FPGA(21),所述板卡(23)的外表面位于BUTTON按键(12)的一侧固定安装有LED(22)。
4.根据权利要求3所述的一种数字信号处理平台,其特征在于:所述LED(22)的数量为四个,四个所述LED(22)呈一字型排列。
5.根据权利要求1所述的一种数字信号处理平台,其特征在于:所述DAC接口(9)的数量为两个,所述ADC接口(10)的数量为三个,所述DAC接口(9)与ADC接口(10)规格大小相同。
6.根据权利要求2所述的一种数字信号处理平台,其特征在于:所述DDR3内存(20)的容量为1GB。
7.根据权利要求1所述的一种数字信号处理平台,其特征在于:所述音频(6)的主控芯片型号为ADAU1761BCPZ。
8.根据权利要求2所述的一种数字信号处理平台,其特征在于:所述PS端QSPI启动方式配置开关(19)与BUTTON按键(12)四周设置有引脚,所述PS端QSPI启动方式配置开关(19)与BUTTON按键(12)均通过引脚与板卡(23)焊接。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201921821471.3U CN210442807U (zh) | 2019-10-28 | 2019-10-28 | 一种数字信号处理平台 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201921821471.3U CN210442807U (zh) | 2019-10-28 | 2019-10-28 | 一种数字信号处理平台 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN210442807U true CN210442807U (zh) | 2020-05-01 |
Family
ID=70411725
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201921821471.3U Expired - Fee Related CN210442807U (zh) | 2019-10-28 | 2019-10-28 | 一种数字信号处理平台 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN210442807U (zh) |
-
2019
- 2019-10-28 CN CN201921821471.3U patent/CN210442807U/zh not_active Expired - Fee Related
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101931674B (zh) | 一种共用Micro-USB接口的方法及装置 | |
CN103616935B (zh) | 一种嵌入式计算机主板 | |
CN107678985A (zh) | 显示装置及讯号来源切换方法 | |
CN206962829U (zh) | 一种车辆安控物联网接入设备的主板 | |
CN208401881U (zh) | 一种基带控制系统 | |
US20070218709A1 (en) | Computer system and main board equipped with hybrid hypertransport interfaces | |
CN105118441A (zh) | 用于异步控制系统的led显示屏控制卡 | |
CN207440581U (zh) | 一种fpga通用开发板 | |
CN210442807U (zh) | 一种数字信号处理平台 | |
TW201303607A (zh) | 硬碟轉接裝置 | |
CN209281378U (zh) | 芯片调试设备 | |
CN111081184B (zh) | 显示屏控制器、显示系统、核心板和显示箱体 | |
CN213783468U (zh) | 一种led电视主板及led显示装置 | |
CN207557927U (zh) | 一种仪表及手持软件更新工具 | |
CN211908911U (zh) | 一种fpga图像处理开发板 | |
CN206741445U (zh) | 一种具有kvm功能的国产化瘦客户机系统 | |
CN213122978U (zh) | 一种可快速升级与功能扩展的双主板结构及电子设备 | |
CN210804420U (zh) | 一种微机原理与嵌入式系统平台 | |
CN107391405A (zh) | Usb接口电路及usb设备 | |
CN208092483U (zh) | 用于机器人的大脑通信系统控制器及机器人 | |
TWM463385U (zh) | 可抽換式擴充介面裝置 | |
CN213876709U (zh) | 一种调试装置 | |
CN210519047U (zh) | 基于插接式连接子板的模块化开发板 | |
CN218866252U (zh) | 一种适用于多种液晶显示屏的快插式测试跳线板 | |
CN216352080U (zh) | 一种基于国产处理器的高密度工控主板 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20200501 |