CN209980234U - 仿真调试装置 - Google Patents
仿真调试装置 Download PDFInfo
- Publication number
- CN209980234U CN209980234U CN201920799084.8U CN201920799084U CN209980234U CN 209980234 U CN209980234 U CN 209980234U CN 201920799084 U CN201920799084 U CN 201920799084U CN 209980234 U CN209980234 U CN 209980234U
- Authority
- CN
- China
- Prior art keywords
- debugging
- cid
- simulation
- chip
- development environment
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Abstract
本实用新型公开了一种仿真调试装置,包括:用户电脑和仿真器;所述用户电脑内设有一CID检查模块,所述仿真器内设有一仿真芯片,该仿真芯片内设有一管理模块和一CID寄存器;所述CID寄存器通过仿真调试通道与用户电脑相连接,所述管理模块通过寄存器读写通道与CID寄存器相连接。本实用新型能够确保用户通过集成开发环境软件开始用户程序调试工作时,仿真器、仿真芯片已进入正常工作状态,且仿真调试通道连接正常、通信稳定,提高调试工作效率。
Description
技术领域
本实用新型涉及处理器芯片仿真领域,特别是涉及一种仿真调试装置。本实用新型还涉及一种仿真调试方法。
背景技术
处理器芯片内有用户开发的用户程序,在用户程序的编写和调试中,所使用的工具一般是仿真调试装置。仿真调试装置内使用包含产品处理器芯片各项功能的仿真芯片,用于模拟产品处理器芯片的工作行为,仿真芯片与仿真调试装置其他部件(存放用户程序的程序存储器、存放数据的数据存储器,调试通道,以及安装在用户电脑上的集成开发环境模块等)配合实现用户程序的仿真运行和各项调试功能,用于模拟实际产品处理器芯片进行调试、测试,以及检测机构的送检、预检等。
现有仿真调试装置上电后,首先安装在用户电脑上的集成开发环境模块通过调试通道读取仿真器中仿真芯片里的CID(芯片身份标识 Chip Identification),如果读取到CID就判断集成开发环境模块与仿真器已成功建立了通信连接,可以访问仿真芯片,开始进行用户程序的下载和调试了。但是,由于仿真器和仿真芯片属于开发工具,一般也通用于多款多系列处理器芯片的调试,并不是唯一一种型号的真正产品处理器芯片,不会被厂商分配符合规范具有一定格式的CID,所以现有的仿真调试装置中,在集成开发环境模块通过调试通道访问仿真芯片,读取CID,建立通信连接时,仿真芯片只是反馈一个随机数值的CID给集成开发环境模块,而通用的集成开发环境软件基于通用性考虑也不会判断CID的数值,只要读取到任意数值的CID,就判断已成功建立调试通道的连接,可以进入正常的用户程序下载和调试了。
实际上,如果仿真器或仿真芯片出现问题,反馈了一个异常的CID给集成开发环境模块,或者由于调试通道存在连接异常或不稳定,集成开发环境模块读取到的CID与仿真芯片产生的CID并不相同,由于集成开发环境模块并不判断CID的正确性,只要读取到CID就判断通信已正常建立,在集成开发环境模块上用户就可以继续后续的用户程序下载和调试操作了。但此时,由于仿真器或仿真芯片存在问题,或者调试通道存在连接异常或不稳定,后续的用户程序调试过程必然会出现很多异常;同时,由于用户程序处于开发调试阶段,用户程序本身也是不成熟的,存在极大的用户程序代码错误引起异常的可能性,用户再回过来查找和排除是仿真器、仿真芯片或调试通道的问题,还是用户程序代码本身存在错误引发的问题,极大地增加了的问题的复杂性,影响了调试工作的效率。
实用新型内容
本实用新型要解决的技术问题是提供一种仿真调试装置,能够确保用户通过集成开发环境软件开始用户程序调试工作时,仿真器、仿真芯片已进入正常工作状态,且仿真调试通道连接正常、通信稳定,提高调试工作效率。
为解决上述技术问题,本实用新型的仿真调试装置,包括:
用户电脑和仿真器;所述用户电脑内设有一CID检查模块,所述仿真器内设有一仿真芯片,该仿真芯片内设有一管理模块和一CID寄存器;述 CID寄存器通过仿真调试通道与用户电脑相连接,所述管理模块通过寄存器读写通道与CID寄存器相连接。
所述用户电脑上安装有一集成开发环境模块,所述CID检查模块设置在该集成开发环境模块内,所述CID寄存器通过仿真调试通道与集成开发环境模块相连接。
采用本实用新型的仿真调试装置,仿真器每次上电后,都自动产生带有指定格式的CID,集成开发环境模块通过仿真调试通道获取和检查CID后,确定仿真器和仿真芯片是否已正常工作,仿真调试通道是否已建立稳定连接。确保用户通过集成开发环境模块开始用户程序调试工作时,仿真器和仿真芯片进入正常工作状态,且仿真调试通道连接正常、通信稳定。只有仿真器已正常工作,仿真调试通道稳定连接,用户才能通过集成开发环境模块开始用户程序的下载和调试工作。在出现用户程序代码调试异常时,帮助用户提前消除了仿真器、仿真调试通道存在问题的怀疑和可能性,降低了问题的复杂性,用户只需要关注用户程序代码问题,有助于帮助用户提高用户程序调试工作的效率。
附图说明
下面结合附图和具体实施方式对本实用新型作进一步详细的说明:
图1是所述仿真调试装置的结构示意图。
具体实施方式
如图1所示,所述仿真调试装置1在下面的实施例中,包括:安装在用户电脑上的集成开发环境模块5和仿真器8。所述仿真器8内设有一仿真芯片2。所述集成开发环境模块5内设有一有CID检查模块6。所述仿真芯片2内设有一管理模块3和一CID寄存器4。所述CID寄存器4通过仿真调试通道7与集成开发环境模块5相连接,所述管理模块3通过寄存器读写通道9与CID寄存器4相连接。
所述仿真器8每次上电后,仿真芯片2的管理模块3将会产生一组符合指定格式的CID,并通过寄存器读写通道9写入CID寄存器4。所述集成开发环境模块5通过仿真调试通道7从CID寄存器4读取CID。所述集成开发环境模块5内的CID检查模块6首先对读取到的CID进行检查,判断其是否是符合指定格式的CID,如果符合指定格式,CID检查模块6通知集成开发环境模块5,集成开发环境模块5所连接的仿真器8、仿真芯片2都已进入正常工作状态,仿真调试通道7已建立了稳定连接,可以开始正常和稳定的用户程序下载和调试。
这样,只有仿真器8已正常工作,仿真调试通道7稳定连接,用户才能通过集成开发环境模块5开始用户程序的下载和调试工作。调试过程中,在出现用户程序代码调试异常时,用户无需怀疑仿真器8、仿真调试通道7 存在问题,降低了问题的复杂性,用户只需要关注用户程序代码问题即可。
所述仿真芯片2仍可以采用FPGA(Field Programmable Gate Array,现场可编程门阵列)芯片和网表实现;所述CID寄存器4可以使用FPGA内的寄存器资源或逻辑资源实现;所述管理模块3可以使用FPGA内的逻辑资源实现;所述集成开发环境模块5可以采用通用集成开发环境,例如KEIL、 ADS、MDK等,或自定义开发的专用集成开发环境软件实现。仿真调试通道 7可以使用标准调试协议的调试通道,例如JTAG等,或自定义协议的调试通道实现。CID检查模块6可以采用通用集成开发环境软件提供的扩展调试接口和自行开发的软件模块实现,例如KIEL的AGDI接口和自行开发的DLL 动态链接库。所述CID需要符合的指定格式可以是一组指定数据,或者一组数据加上与之匹配的校验值(使用通用校验算法获得)等方式自定义实现,例如16位数据加基于CRC16算法的校验值构成一组CID等。
以上通过具体实施方式对本实用新型进行了详细的说明,但这些并非构成对本实用新型的限制。在不脱离本实用新型原理的情况下,本领域的技术人员还可做出许多变形和改进,这些也应视为本实用新型的保护范围。
Claims (4)
1.一种仿真调试装置,其特征在于,包括:用户电脑和仿真器;所述用户电脑内设有一CID检查模块,所述仿真器内设有一仿真芯片,该仿真芯片内设有一管理模块和一CID寄存器;
所述CID寄存器通过仿真调试通道与用户电脑相连接,所述管理模块通过寄存器读写通道与CID寄存器相连接。
2.如权利要求1所述的装置,其特征在于:所述用户电脑上安装有一集成开发环境模块,所述CID检查模块设置在该集成开发环境模块内,所述CID寄存器通过仿真调试通道与集成开发环境模块相连接。
3.如权利要求1所述的装置,其特征在于:所述管理模块采用FPGA芯片构成。
4.如权利要求2所述的装置,其特征在于:所述集成开发环境模块采用通用集成开发环境模块。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201920799084.8U CN209980234U (zh) | 2019-05-30 | 2019-05-30 | 仿真调试装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201920799084.8U CN209980234U (zh) | 2019-05-30 | 2019-05-30 | 仿真调试装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN209980234U true CN209980234U (zh) | 2020-01-21 |
Family
ID=69264763
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201920799084.8U Active CN209980234U (zh) | 2019-05-30 | 2019-05-30 | 仿真调试装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN209980234U (zh) |
-
2019
- 2019-05-30 CN CN201920799084.8U patent/CN209980234U/zh active Active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5878050A (en) | Method and apparatus for data compare detection of memory errors on a computers memory subsystem | |
CN113486625B (zh) | 芯片的验证方法与验证系统 | |
TW202109298A (zh) | 能夠有效率地回報除錯資訊給主機的快閃記憶體控制器及方法 | |
CN109710479B (zh) | 一种处理方法及第一设备、第二设备 | |
CN110704315B (zh) | 一种嵌入式软件测试的故障注入装置 | |
CN117076337B (zh) | 一种数据传输方法、装置、电子设备及可读存储介质 | |
US7096440B2 (en) | Methods and systems for automatic verification of specification document to hardware design | |
CN209980234U (zh) | 仿真调试装置 | |
CN111459730A (zh) | 一种Whitley平台下PCH端参数的调整方法及系统 | |
US20230101154A1 (en) | Resumable instruction generation | |
CN112799887A (zh) | 一种芯片ft测试系统以及测试方法 | |
CN115602242B (zh) | 一种存储装置及其测试方法 | |
CN110162438B (zh) | 仿真调试装置和仿真调试方法 | |
CN115757099A (zh) | 平台固件保护恢复功能自动测试方法和装置 | |
CN101206613A (zh) | 高速基本输入/输出系统调试卡 | |
CN100511172C (zh) | 一种板间透传总线的测试装置及方法 | |
CN106610862B (zh) | 支持eeprom掉电测试的仿真器 | |
US10922023B2 (en) | Method for accessing code SRAM and electronic device | |
US7024347B2 (en) | Transaction conflict testing method and apparatus | |
CN112986806A (zh) | 一种接口测试方法、测试系统及计算机存储介质 | |
CN107729033B (zh) | 实现在线编程的嵌入式系统、编程器及方法 | |
CN113160875A (zh) | 芯片测试系统和测试方法 | |
CN109374038A (zh) | 一种基于应用样机的核安全级仪控产品的变更测试方法 | |
CN117637012B (zh) | 一种存储芯片的检测系统及检测方法 | |
Zhang et al. | Security and Fault Diagnosis-Based Assertion-Based Verification for FPGA |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |